Home
last modified time | relevance | path

Searched refs:TSC_IOSCR_G4_IO1_Pos (Results 1 – 25 of 83) sorted by relevance

1234

/hal_stm32-latest/stm32cube/stm32f0xx/soc/
Dstm32f058xx.h5707 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
5708 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32f051x8.h5738 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
5739 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32f071xb.h6291 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
6292 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32f042x6.h9513 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
9514 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32f048xx.h9477 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
9478 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32f072xb.h10088 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
10089 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32f091xc.h10745 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
10746 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32f098xx.h10712 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
10713 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32f078xx.h10058 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
10059 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32l0xx/soc/
Dstm32l052xx.h6264 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
6265 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32l062xx.h6401 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
6402 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32l053xx.h6423 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
6424 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32l072xx.h6560 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
6561 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32l073xx.h6719 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
6720 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32l083xx.h6856 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
6857 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32l063xx.h6558 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
6559 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32l082xx.h6697 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
6698 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32f3xx/soc/
Dstm32f301x8.h7525 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
7526 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32f318xx.h7512 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
7513 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32wbaxx/soc/
Dstm32wba50xx.h9378 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
9379 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32u0xx/soc/
Dstm32u031xx.h8735 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
8736 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32u083xx.h9672 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
9673 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32wbxx/soc/
Dstm32wb1mxx.h8166 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
8167 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
/hal_stm32-latest/stm32cube/stm32wbxx/soc/Include/
Dstm32wb10xx.h7994 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
7995 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */
Dstm32wb15xx.h8166 #define TSC_IOSCR_G4_IO1_Pos (12U) macro
8167 #define TSC_IOSCR_G4_IO1_Msk (0x1UL << TSC_IOSCR_G4_IO1_Pos) /*!< 0x00001000 */

1234