/hal_stm32-latest/stm32cube/stm32f0xx/soc/ |
D | stm32f058xx.h | 5695 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 5696 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32f051x8.h | 5726 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 5727 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32f071xb.h | 6279 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 6280 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32f042x6.h | 9501 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 9502 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32f048xx.h | 9465 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 9466 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32f072xb.h | 10076 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 10077 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32f091xc.h | 10733 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 10734 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32f098xx.h | 10700 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 10701 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32f078xx.h | 10046 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 10047 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
/hal_stm32-latest/stm32cube/stm32l0xx/soc/ |
D | stm32l052xx.h | 6252 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 6253 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32l062xx.h | 6389 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 6390 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32l053xx.h | 6411 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 6412 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32l072xx.h | 6548 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 6549 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32l073xx.h | 6707 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 6708 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32l083xx.h | 6844 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 6845 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32l063xx.h | 6546 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 6547 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32l082xx.h | 6685 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 6686 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
/hal_stm32-latest/stm32cube/stm32f3xx/soc/ |
D | stm32f301x8.h | 7513 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 7514 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32f318xx.h | 7500 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 7501 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
/hal_stm32-latest/stm32cube/stm32wbaxx/soc/ |
D | stm32wba50xx.h | 9366 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 9367 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
/hal_stm32-latest/stm32cube/stm32u0xx/soc/ |
D | stm32u031xx.h | 8723 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 8724 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32u083xx.h | 9660 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 9661 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
/hal_stm32-latest/stm32cube/stm32wbxx/soc/ |
D | stm32wb1mxx.h | 8154 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 8155 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
/hal_stm32-latest/stm32cube/stm32wbxx/soc/Include/ |
D | stm32wb10xx.h | 7982 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 7983 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|
D | stm32wb15xx.h | 8154 #define TSC_IOSCR_G3_IO1_Pos (8U) macro 8155 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
|