Home
last modified time | relevance | path

Searched refs:TSC_IOSCR_G3_IO1_Pos (Results 1 – 25 of 81) sorted by relevance

1234

/hal_stm32-latest/stm32cube/stm32f0xx/soc/
Dstm32f058xx.h5695 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
5696 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32f051x8.h5726 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
5727 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32f071xb.h6279 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
6280 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32f042x6.h9501 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
9502 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32f048xx.h9465 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
9466 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32f072xb.h10076 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
10077 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32f091xc.h10733 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
10734 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32f098xx.h10700 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
10701 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32f078xx.h10046 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
10047 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
/hal_stm32-latest/stm32cube/stm32l0xx/soc/
Dstm32l052xx.h6252 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
6253 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32l062xx.h6389 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
6390 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32l053xx.h6411 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
6412 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32l072xx.h6548 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
6549 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32l073xx.h6707 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
6708 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32l083xx.h6844 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
6845 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32l063xx.h6546 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
6547 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32l082xx.h6685 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
6686 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
/hal_stm32-latest/stm32cube/stm32f3xx/soc/
Dstm32f301x8.h7513 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
7514 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32f318xx.h7500 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
7501 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
/hal_stm32-latest/stm32cube/stm32wbaxx/soc/
Dstm32wba50xx.h9366 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
9367 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
/hal_stm32-latest/stm32cube/stm32u0xx/soc/
Dstm32u031xx.h8723 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
8724 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32u083xx.h9660 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
9661 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
/hal_stm32-latest/stm32cube/stm32wbxx/soc/
Dstm32wb1mxx.h8154 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
8155 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
/hal_stm32-latest/stm32cube/stm32wbxx/soc/Include/
Dstm32wb10xx.h7982 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
7983 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */
Dstm32wb15xx.h8154 #define TSC_IOSCR_G3_IO1_Pos (8U) macro
8155 #define TSC_IOSCR_G3_IO1_Msk (0x1UL << TSC_IOSCR_G3_IO1_Pos) /*!< 0x00000100 */

1234