/hal_stm32-latest/stm32cube/stm32f0xx/soc/ |
D | stm32f058xx.h | 5573 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 5574 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32f051x8.h | 5604 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 5605 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32f071xb.h | 6157 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 6158 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32f042x6.h | 9379 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 9380 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32f048xx.h | 9343 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 9344 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32f072xb.h | 9954 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 9955 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32f091xc.h | 10611 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 10612 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32f098xx.h | 10578 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 10579 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32f078xx.h | 9924 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 9925 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
/hal_stm32-latest/stm32cube/stm32l0xx/soc/ |
D | stm32l052xx.h | 6130 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 6131 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32l062xx.h | 6267 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 6268 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32l053xx.h | 6289 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 6290 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32l072xx.h | 6426 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 6427 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32l073xx.h | 6585 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 6586 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32l083xx.h | 6722 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 6723 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32l063xx.h | 6424 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 6425 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32l082xx.h | 6563 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 6564 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
/hal_stm32-latest/stm32cube/stm32f3xx/soc/ |
D | stm32f301x8.h | 7391 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 7392 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32f318xx.h | 7378 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 7379 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
/hal_stm32-latest/stm32cube/stm32wbaxx/soc/ |
D | stm32wba50xx.h | 9274 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 9275 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
/hal_stm32-latest/stm32cube/stm32u0xx/soc/ |
D | stm32u031xx.h | 8613 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 8614 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32u083xx.h | 9550 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 9551 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
/hal_stm32-latest/stm32cube/stm32wbxx/soc/ |
D | stm32wb1mxx.h | 8044 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 8045 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
/hal_stm32-latest/stm32cube/stm32wbxx/soc/Include/ |
D | stm32wb10xx.h | 7872 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 7873 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|
D | stm32wb15xx.h | 8044 #define TSC_IOASCR_G1_IO1_Pos (0U) macro 8045 #define TSC_IOASCR_G1_IO1_Msk (0x1UL << TSC_IOASCR_G1_IO1_Pos) /*!< 0x00000001 */
|