Home
last modified time | relevance | path

Searched refs:STM32_CLOCK_MASK_MASK (Results 1 – 21 of 21) sorted by relevance

/Zephyr-latest/include/zephyr/dt-bindings/clock/
Dstm32wb0_clock.h34 #define STM32_CLOCK_MASK_MASK (0x1FU) macro
36 #define STM32_CLOCK_VAL_MASK STM32_CLOCK_MASK_MASK
55 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32l1_clock.h33 #define STM32_CLOCK_MASK_MASK 0x7U macro
54 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32f1_clock.h35 #define STM32_CLOCK_MASK_MASK 0x7U macro
56 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32l0_clock.h38 #define STM32_CLOCK_MASK_MASK 0x7U macro
59 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32f0_clock.h37 #define STM32_CLOCK_MASK_MASK 0x7U macro
58 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32f4_clock.h50 #define STM32_CLOCK_MASK_MASK 0x7U macro
71 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32c0_clock.h36 #define STM32_CLOCK_MASK_MASK 0x7U macro
57 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32wb_clock.h45 #define STM32_CLOCK_MASK_MASK 0x7U macro
66 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32wl_clock.h45 #define STM32_CLOCK_MASK_MASK 0x7U macro
66 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32u0_clock.h43 #define STM32_CLOCK_MASK_MASK 0x7U macro
64 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32wba_clock.h66 #define STM32_CLOCK_MASK_MASK 0x7U macro
74 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32f3_clock.h38 #define STM32_CLOCK_MASK_MASK 0x7U macro
59 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32g0_clock.h42 #define STM32_CLOCK_MASK_MASK 0x7U macro
63 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32g4_clock.h46 #define STM32_CLOCK_MASK_MASK 0x7U macro
67 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32f7_clock.h48 #define STM32_CLOCK_MASK_MASK 0x7U macro
69 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32l4_clock.h44 #define STM32_CLOCK_MASK_MASK 0x7U macro
65 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32h7rs_clock.h61 #define STM32_CLOCK_MASK_MASK 0x7U macro
82 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32h7_clock.h65 #define STM32_CLOCK_MASK_MASK 0x7U macro
86 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32u5_clock.h59 #define STM32_CLOCK_MASK_MASK 0x7U macro
80 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
Dstm32h5_clock.h58 #define STM32_CLOCK_MASK_MASK 0x7U macro
79 (((mask) & STM32_CLOCK_MASK_MASK) << STM32_CLOCK_MASK_SHIFT) | \
/Zephyr-latest/include/zephyr/drivers/clock_control/
Dstm32_clock_control.h493 (((clock) >> STM32_CLOCK_MASK_SHIFT) & STM32_CLOCK_MASK_MASK)