Home
last modified time | relevance | path

Searched refs:ADC_CFGR_JAWD1EN_Pos (Results 1 – 25 of 118) sorted by relevance

12345

/hal_stm32-latest/stm32cube/stm32h5xx/drivers/include/
Dstm32h5xx_ll_adc.h348 #define ADC_CFGR_JAWD1EN_BITOFFSET_POS (ADC_CFGR_JAWD1EN_Pos)
/hal_stm32-latest/stm32cube/stm32mp1xx/drivers/include/
Dstm32mp1xx_ll_adc.h354 #define ADC_CFGR_JAWD1EN_BITOFFSET_POS (ADC_CFGR_JAWD1EN_Pos)
/hal_stm32-latest/stm32cube/stm32h7rsxx/drivers/include/
Dstm32h7rsxx_ll_adc.h356 #define ADC_CFGR_JAWD1EN_BITOFFSET_POS (ADC_CFGR_JAWD1EN_Pos)
/hal_stm32-latest/stm32cube/stm32g4xx/drivers/include/
Dstm32g4xx_ll_adc.h356 #define ADC_CFGR_JAWD1EN_BITOFFSET_POS (ADC_CFGR_JAWD1EN_Pos)
/hal_stm32-latest/stm32cube/stm32h7xx/drivers/include/
Dstm32h7xx_ll_adc.h359 #define ADC_CFGR_JAWD1EN_BITOFFSET_POS (ADC_CFGR_JAWD1EN_Pos)
/hal_stm32-latest/stm32cube/stm32f3xx/soc/
Dstm32f301x8.h938 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
939 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32f318xx.h939 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
940 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32f302x8.h1047 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1048 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32f328xx.h998 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
999 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32f302xc.h1082 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1083 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32f303x8.h999 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1000 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32f358xx.h1072 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1073 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
/hal_stm32-latest/stm32cube/stm32wbxx/soc/
Dstm32wb50xx.h1153 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1154 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32wb30xx.h1152 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1153 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32wb35xx.h1344 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1345 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32wb55xx.h1390 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1391 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32wb5mxx.h1390 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1391 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
/hal_stm32-latest/stm32cube/stm32g4xx/soc/
Dstm32g411xb.h1264 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1265 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32g411xc.h1301 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1302 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32g441xx.h1422 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1423 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32gbk1cb.h1374 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1375 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32g431xx.h1388 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1389 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32g4a1xx.h1502 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1503 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
/hal_stm32-latest/stm32cube/stm32l4xx/soc/
Dstm32l422xx.h1256 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1257 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */
Dstm32l412xx.h1221 #define ADC_CFGR_JAWD1EN_Pos (24U) macro
1222 #define ADC_CFGR_JAWD1EN_Msk (0x1UL << ADC_CFGR_JAWD1EN_Pos) /*!< 0x01000000 */

12345