Home
last modified time | relevance | path

Searched refs:XSPI_CCR_DMODE_2 (Results 1 – 25 of 31) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32h7rsxx/drivers/include/
Dstm32h7rsxx_hal_xspi.h636 #define HAL_XSPI_DATA_8_LINES ((uint32_t)XSPI_CCR_DMODE_2) /*!…
637 #define HAL_XSPI_DATA_16_LINES ((uint32_t)(XSPI_CCR_DMODE_0 | XSPI_CCR_DMODE_2)) /*!…
/hal_stm32-latest/stm32cube/stm32n6xx/drivers/include/
Dstm32n6xx_hal_xspi.h654 #define HAL_XSPI_DATA_8_LINES ((uint32_t)XSPI_CCR_DMODE_2) /*!…
655 #define HAL_XSPI_DATA_16_LINES ((uint32_t)(XSPI_CCR_DMODE_0 | XSPI_CCR_DMODE_2)) /*!…
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/include/
Dstm32u5xx_hal_xspi.h661 #define HAL_XSPI_DATA_8_LINES ((uint32_t)XSPI_CCR_DMODE_2) /*!…
663 #define HAL_XSPI_DATA_16_LINES ((uint32_t)(XSPI_CCR_DMODE_0 | XSPI_CCR_DMODE_2)) /*!…
/hal_stm32-latest/stm32cube/stm32h5xx/drivers/include/
Dstm32h5xx_hal_xspi.h601 #define HAL_XSPI_DATA_8_LINES ((uint32_t)XSPI_CCR_DMODE_2) /*!…
/hal_stm32-latest/stm32cube/stm32h5xx/drivers/src/
Dstm32h5xx_hal_xspi.c1102 WRITE_REG(hxspi->Instance->CCR, (pCmd->DQSMode | XSPI_CCR_DDTR | XSPI_CCR_DMODE_2 | in HAL_XSPI_HyperbusCmd()
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/src/
Dstm32u5xx_hal_xspi.c1234 WRITE_REG(hxspi->Instance->CCR, (pCmd->DQSMode | XSPI_CCR_DDTR | XSPI_CCR_DMODE_2 | in HAL_XSPI_HyperbusCmd()
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u595xx.h13056 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
13509 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
13920 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5a5xx.h13505 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
13958 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
14369 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5f7xx.h14554 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
15007 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
15418 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u599xx.h16775 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
17228 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
17639 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5g7xx.h15003 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
15456 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
15867 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5f9xx.h17680 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
18133 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
18544 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5a9xx.h17224 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
17677 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
18088 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u5g9xx.h18129 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
18582 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
18993 #define HSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u545xx.h12106 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
12525 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u535xx.h11706 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
12125 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u575xx.h12741 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
13160 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32u585xx.h13190 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04… macro
13609 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h523xx.h11014 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x040… macro
11426 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32h562xx.h11740 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x040… macro
12152 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32h533xx.h11423 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x040… macro
11835 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32h573xx.h14233 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x040… macro
14645 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
Dstm32h563xx.h13824 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x040… macro
14236 #define OCTOSPI_CCR_DMODE_2 XSPI_CCR_DMODE_2 /*!< 0x04…
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h13352 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04000000 */ macro
Dstm32h7s7xx.h14386 #define XSPI_CCR_DMODE_2 (0x4UL << XSPI_CCR_DMODE_Pos) /*!< 0x04000000 */ macro

12