Home
last modified time | relevance | path

Searched refs:TIM_RCR_REP_Pos (Results 1 – 25 of 213) sorted by relevance

123456789

/hal_stm32-latest/stm32cube/stm32wb0x/soc/
Dstm32wb07.h5839 #define TIM_RCR_REP_Pos (0UL) /*!<TIM RCR: RE… macro
5842 #define TIM_RCR_REP_0 (0x1U << TIM_RCR_REP_Pos)
5843 #define TIM_RCR_REP_1 (0x2U << TIM_RCR_REP_Pos)
5844 #define TIM_RCR_REP_2 (0x4U << TIM_RCR_REP_Pos)
5845 #define TIM_RCR_REP_3 (0x8U << TIM_RCR_REP_Pos)
5846 …efine TIM_RCR_REP_4 (0x10U << TIM_RCR_REP_Pos)
5847 …efine TIM_RCR_REP_5 (0x20U << TIM_RCR_REP_Pos)
5848 …efine TIM_RCR_REP_6 (0x40U << TIM_RCR_REP_Pos)
5849 …efine TIM_RCR_REP_7 (0x80U << TIM_RCR_REP_Pos)
5850 …fine TIM_RCR_REP_8 (0x100U << TIM_RCR_REP_Pos)
[all …]
Dstm32wb06.h5839 #define TIM_RCR_REP_Pos (0UL) /*!<TIM RCR: RE… macro
5842 #define TIM_RCR_REP_0 (0x1U << TIM_RCR_REP_Pos)
5843 #define TIM_RCR_REP_1 (0x2U << TIM_RCR_REP_Pos)
5844 #define TIM_RCR_REP_2 (0x4U << TIM_RCR_REP_Pos)
5845 #define TIM_RCR_REP_3 (0x8U << TIM_RCR_REP_Pos)
5846 …efine TIM_RCR_REP_4 (0x10U << TIM_RCR_REP_Pos)
5847 …efine TIM_RCR_REP_5 (0x20U << TIM_RCR_REP_Pos)
5848 …efine TIM_RCR_REP_6 (0x40U << TIM_RCR_REP_Pos)
5849 …efine TIM_RCR_REP_7 (0x80U << TIM_RCR_REP_Pos)
5850 …fine TIM_RCR_REP_8 (0x100U << TIM_RCR_REP_Pos)
[all …]
Dstm32wb05.h5314 #define TIM_RCR_REP_Pos (0UL) /*!<TIM RCR: RE… macro
5317 #define TIM_RCR_REP_0 (0x1U << TIM_RCR_REP_Pos)
5318 #define TIM_RCR_REP_1 (0x2U << TIM_RCR_REP_Pos)
5319 #define TIM_RCR_REP_2 (0x4U << TIM_RCR_REP_Pos)
5320 #define TIM_RCR_REP_3 (0x8U << TIM_RCR_REP_Pos)
5321 …efine TIM_RCR_REP_4 (0x10U << TIM_RCR_REP_Pos)
5322 …efine TIM_RCR_REP_5 (0x20U << TIM_RCR_REP_Pos)
5323 …efine TIM_RCR_REP_6 (0x40U << TIM_RCR_REP_Pos)
5324 …efine TIM_RCR_REP_7 (0x80U << TIM_RCR_REP_Pos)
Dstm32wb09.h5834 #define TIM_RCR_REP_Pos (0UL) /*!<TIM RCR: RE… macro
5837 #define TIM_RCR_REP_0 (0x1U << TIM_RCR_REP_Pos)
5838 #define TIM_RCR_REP_1 (0x2U << TIM_RCR_REP_Pos)
5839 #define TIM_RCR_REP_2 (0x4U << TIM_RCR_REP_Pos)
5840 #define TIM_RCR_REP_3 (0x8U << TIM_RCR_REP_Pos)
5841 …efine TIM_RCR_REP_4 (0x10U << TIM_RCR_REP_Pos)
5842 …efine TIM_RCR_REP_5 (0x20U << TIM_RCR_REP_Pos)
5843 …efine TIM_RCR_REP_6 (0x40U << TIM_RCR_REP_Pos)
5844 …efine TIM_RCR_REP_7 (0x80U << TIM_RCR_REP_Pos)
/hal_stm32-latest/stm32cube/stm32f1xx/soc/
Dstm32f101x6.h4033 #define TIM_RCR_REP_Pos (0U) macro
4034 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f101xb.h4095 #define TIM_RCR_REP_Pos (0U) macro
4096 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f100xb.h4500 #define TIM_RCR_REP_Pos (0U) macro
4501 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f102x6.h4082 #define TIM_RCR_REP_Pos (0U) macro
4083 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f100xe.h4847 #define TIM_RCR_REP_Pos (0U) macro
4848 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f101xg.h4714 #define TIM_RCR_REP_Pos (0U) macro
4715 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f101xe.h4639 #define TIM_RCR_REP_Pos (0U) macro
4640 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f102xb.h4136 #define TIM_RCR_REP_Pos (0U) macro
4137 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
/hal_stm32-latest/stm32cube/stm32f0xx/soc/
Dstm32f030x6.h4625 #define TIM_RCR_REP_Pos (0U) macro
4626 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f030x8.h4660 #define TIM_RCR_REP_Pos (0U) macro
4661 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f070x6.h4708 #define TIM_RCR_REP_Pos (0U) macro
4709 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f031x6.h4827 #define TIM_RCR_REP_Pos (0U) macro
4828 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f030xc.h4993 #define TIM_RCR_REP_Pos (0U) macro
4994 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f038xx.h4796 #define TIM_RCR_REP_Pos (0U) macro
4797 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f070xb.h4860 #define TIM_RCR_REP_Pos (0U) macro
4861 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f058xx.h5287 #define TIM_RCR_REP_Pos (0U) macro
5288 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f051x8.h5318 #define TIM_RCR_REP_Pos (0U) macro
5319 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
/hal_stm32-latest/stm32cube/stm32c0xx/soc/
Dstm32c011xx.h5674 #define TIM_RCR_REP_Pos (0U) macro
5675 #define TIM_RCR_REP_Msk (0xFFFFUL << TIM_RCR_REP_Pos) /*!< 0x0000FFFF */
Dstm32c031xx.h5837 #define TIM_RCR_REP_Pos (0U) macro
5838 #define TIM_RCR_REP_Msk (0xFFFFUL << TIM_RCR_REP_Pos) /*!< 0x0000FFFF */
/hal_stm32-latest/stm32cube/stm32f4xx/soc/
Dstm32f410cx.h6439 #define TIM_RCR_REP_Pos (0U) macro
6440 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */
Dstm32f410rx.h6443 #define TIM_RCR_REP_Pos (0U) macro
6444 #define TIM_RCR_REP_Msk (0xFFUL << TIM_RCR_REP_Pos) /*!< 0x000000FF */

123456789