Home
last modified time | relevance | path

Searched refs:SWPMI_CR_TXDMA_Pos (Results 1 – 25 of 37) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32u0xx/soc/
Dstm32u031xx.h9370 #define SWPMI_CR_TXDMA_Pos (1U) macro
9371 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32u083xx.h10330 #define SWPMI_CR_TXDMA_Pos (1U) macro
10331 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32u073xx.h10060 #define SWPMI_CR_TXDMA_Pos (1U) macro
10061 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
/hal_stm32-latest/stm32cube/stm32l4xx/soc/
Dstm32l433xx.h14588 #define SWPMI_CR_TXDMA_Pos (1U) macro
14589 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l442xx.h13754 #define SWPMI_CR_TXDMA_Pos (1U) macro
13755 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l431xx.h14359 #define SWPMI_CR_TXDMA_Pos (1U) macro
14360 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l432xx.h13529 #define SWPMI_CR_TXDMA_Pos (1U) macro
13530 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l443xx.h14813 #define SWPMI_CR_TXDMA_Pos (1U) macro
14814 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l471xx.h15924 #define SWPMI_CR_TXDMA_Pos (1U) macro
15925 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l475xx.h16088 #define SWPMI_CR_TXDMA_Pos (1U) macro
16089 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l476xx.h16245 #define SWPMI_CR_TXDMA_Pos (1U) macro
16246 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l486xx.h16464 #define SWPMI_CR_TXDMA_Pos (1U) macro
16465 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l485xx.h16313 #define SWPMI_CR_TXDMA_Pos (1U) macro
16314 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l4a6xx.h17811 #define SWPMI_CR_TXDMA_Pos (1U) macro
17812 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32l496xx.h17471 #define SWPMI_CR_TXDMA_Pos (1U) macro
17472 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
/hal_stm32-latest/stm32cube/stm32h7xx/soc/
Dstm32h7a3xx.h19769 #define SWPMI_CR_TXDMA_Pos (1U) macro
19770 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32h7b0xx.h20249 #define SWPMI_CR_TXDMA_Pos (1U) macro
20250 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32h7b0xxq.h20261 #define SWPMI_CR_TXDMA_Pos (1U) macro
20262 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32h7a3xxq.h19781 #define SWPMI_CR_TXDMA_Pos (1U) macro
19782 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32h7b3xx.h20256 #define SWPMI_CR_TXDMA_Pos (1U) macro
20257 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32h7b3xxq.h20268 #define SWPMI_CR_TXDMA_Pos (1U) macro
20269 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32h730xxq.h21945 #define SWPMI_CR_TXDMA_Pos (1U) macro
21946 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32h733xx.h21933 #define SWPMI_CR_TXDMA_Pos (1U) macro
21934 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32h725xx.h21458 #define SWPMI_CR_TXDMA_Pos (1U) macro
21459 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */
Dstm32h730xx.h21933 #define SWPMI_CR_TXDMA_Pos (1U) macro
21934 #define SWPMI_CR_TXDMA_Msk (0x1UL << SWPMI_CR_TXDMA_Pos) /*!< 0x00000002 */

12