Home
last modified time | relevance | path

Searched refs:DMA_CNDTR5_NDT_Pos (Results 1 – 22 of 22) sorted by relevance

/hal_stm32-latest/stm32cube/stm32l1xx/soc/
Dstm32l152xb.h2080 #define DMA_CNDTR5_NDT_Pos (0U) macro
2081 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l152xba.h2068 #define DMA_CNDTR5_NDT_Pos (0U) macro
2069 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l100xba.h2065 #define DMA_CNDTR5_NDT_Pos (0U) macro
2066 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l100xb.h2062 #define DMA_CNDTR5_NDT_Pos (0U) macro
2063 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l151xb.h2063 #define DMA_CNDTR5_NDT_Pos (0U) macro
2064 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l151xba.h2066 #define DMA_CNDTR5_NDT_Pos (0U) macro
2067 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l100xc.h2138 #define DMA_CNDTR5_NDT_Pos (0U) macro
2139 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l151xc.h2304 #define DMA_CNDTR5_NDT_Pos (0U) macro
2305 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l151xca.h2326 #define DMA_CNDTR5_NDT_Pos (0U) macro
2327 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l151xdx.h2343 #define DMA_CNDTR5_NDT_Pos (0U) macro
2344 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l151xe.h2343 #define DMA_CNDTR5_NDT_Pos (0U) macro
2344 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l152xc.h2300 #define DMA_CNDTR5_NDT_Pos (0U) macro
2301 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l152xca.h2343 #define DMA_CNDTR5_NDT_Pos (0U) macro
2344 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l152xdx.h2360 #define DMA_CNDTR5_NDT_Pos (0U) macro
2361 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l152xe.h2360 #define DMA_CNDTR5_NDT_Pos (0U) macro
2361 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l162xc.h2430 #define DMA_CNDTR5_NDT_Pos (0U) macro
2431 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l162xca.h2473 #define DMA_CNDTR5_NDT_Pos (0U) macro
2474 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l162xdx.h2490 #define DMA_CNDTR5_NDT_Pos (0U) macro
2491 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l162xe.h2490 #define DMA_CNDTR5_NDT_Pos (0U) macro
2491 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l151xd.h2442 #define DMA_CNDTR5_NDT_Pos (0U) macro
2443 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l152xd.h2459 #define DMA_CNDTR5_NDT_Pos (0U) macro
2460 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */
Dstm32l162xd.h2589 #define DMA_CNDTR5_NDT_Pos (0U) macro
2590 #define DMA_CNDTR5_NDT_Msk (0xFFFFUL << DMA_CNDTR5_NDT_Pos) /*!< 0x0000FFFF */