Home
last modified time | relevance | path

Searched refs:APB1PERIPH_BASE_NS (Results 1 – 25 of 29) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32l5xx/soc/
Dstm32l552xx.h1352 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1359 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1360 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1361 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1362 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1363 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1364 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1365 #define RTC_BASE_NS (APB1PERIPH_BASE_NS + 0x2800UL)
1366 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1367 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
[all …]
Dstm32l562xx.h1426 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1433 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1434 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1435 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1436 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1437 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1438 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1439 #define RTC_BASE_NS (APB1PERIPH_BASE_NS + 0x2800UL)
1440 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1441 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
[all …]
/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h562xx.h1591 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1600 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1601 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1602 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1603 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1604 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1605 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1606 #define TIM12_BASE_NS (APB1PERIPH_BASE_NS + 0x1800UL)
1607 #define TIM13_BASE_NS (APB1PERIPH_BASE_NS + 0x1C00UL)
1608 #define TIM14_BASE_NS (APB1PERIPH_BASE_NS + 0x2000UL)
[all …]
Dstm32h503xx.h1183 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1191 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1192 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1193 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1194 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1195 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1196 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1197 #define OPAMP1_BASE_NS (APB1PERIPH_BASE_NS + 0x3400UL)
1198 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
1199 #define SPI3_BASE_NS (APB1PERIPH_BASE_NS + 0x3C00UL)
[all …]
Dstm32h573xx.h1833 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1842 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1843 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1844 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1845 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1846 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1847 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1848 #define TIM12_BASE_NS (APB1PERIPH_BASE_NS + 0x1800UL)
1849 #define TIM13_BASE_NS (APB1PERIPH_BASE_NS + 0x1C00UL)
1850 #define TIM14_BASE_NS (APB1PERIPH_BASE_NS + 0x2000UL)
[all …]
Dstm32h563xx.h1769 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1778 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1779 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1780 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1781 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1782 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1783 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1784 #define TIM12_BASE_NS (APB1PERIPH_BASE_NS + 0x1800UL)
1785 #define TIM13_BASE_NS (APB1PERIPH_BASE_NS + 0x1C00UL)
1786 #define TIM14_BASE_NS (APB1PERIPH_BASE_NS + 0x2000UL)
[all …]
Dstm32h523xx.h1502 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1511 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1512 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1513 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1514 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1515 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1516 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1517 #define TIM12_BASE_NS (APB1PERIPH_BASE_NS + 0x1800UL)
1518 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1519 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
[all …]
Dstm32h533xx.h1566 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1575 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1576 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1577 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1578 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1579 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1580 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1581 #define TIM12_BASE_NS (APB1PERIPH_BASE_NS + 0x1800UL)
1582 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1583 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
[all …]
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h1523 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1531 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1532 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1533 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1534 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1535 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1536 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1537 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1538 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1539 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u535xx.h1445 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1453 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1454 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1455 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1456 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1457 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1458 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1459 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1460 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1461 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u595xx.h1712 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1720 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1721 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1722 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1723 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1724 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1725 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1726 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1727 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1728 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u5a5xx.h1791 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1799 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1800 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1801 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1802 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1803 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1804 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1805 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1806 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1807 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u5f7xx.h1876 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1884 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1885 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1886 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1887 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1888 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1889 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1890 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1891 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1892 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u575xx.h1660 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1668 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1669 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1670 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1671 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1672 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1673 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1674 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1675 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1676 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u599xx.h1893 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1901 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1902 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1903 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1904 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1905 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1906 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1907 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1908 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1909 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u5g7xx.h1955 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1963 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1964 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1965 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1966 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1967 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1968 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1969 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1970 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1971 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u585xx.h1739 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1747 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1748 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1749 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1750 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1751 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1752 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1753 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1754 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1755 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u5f9xx.h1980 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1988 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1989 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1990 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1991 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1992 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1993 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1994 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1995 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1996 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u5a9xx.h1972 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1980 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1981 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1982 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1983 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1984 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1985 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1986 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1987 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1988 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
Dstm32u5g9xx.h2059 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
2067 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
2068 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
2069 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
2070 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
2071 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
2072 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
2073 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
2074 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
2075 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
[all …]
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h2894 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
2906 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
2907 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
2908 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
2909 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
2910 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
2911 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
2912 #define TIM12_BASE_NS (APB1PERIPH_BASE_NS + 0x1800UL)
2913 #define TIM13_BASE_NS (APB1PERIPH_BASE_NS + 0x1C00UL)
2914 #define TIM14_BASE_NS (APB1PERIPH_BASE_NS + 0x2000UL)
[all …]
Dstm32n657xx.h3051 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
3063 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
3064 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
3065 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
3066 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
3067 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
3068 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
3069 #define TIM12_BASE_NS (APB1PERIPH_BASE_NS + 0x1800UL)
3070 #define TIM13_BASE_NS (APB1PERIPH_BASE_NS + 0x1C00UL)
3071 #define TIM14_BASE_NS (APB1PERIPH_BASE_NS + 0x2000UL)
[all …]
Dstm32n655xx.h3021 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
3033 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
3034 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
3035 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
3036 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
3037 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
3038 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
3039 #define TIM12_BASE_NS (APB1PERIPH_BASE_NS + 0x1800UL)
3040 #define TIM13_BASE_NS (APB1PERIPH_BASE_NS + 0x1C00UL)
3041 #define TIM14_BASE_NS (APB1PERIPH_BASE_NS + 0x2000UL)
[all …]
Dstm32n647xx.h2924 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
2936 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
2937 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
2938 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
2939 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
2940 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
2941 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
2942 #define TIM12_BASE_NS (APB1PERIPH_BASE_NS + 0x1800UL)
2943 #define TIM13_BASE_NS (APB1PERIPH_BASE_NS + 0x1C00UL)
2944 #define TIM14_BASE_NS (APB1PERIPH_BASE_NS + 0x2000UL)
[all …]
/hal_stm32-latest/stm32cube/stm32wbaxx/soc/
Dstm32wba52xx.h1013 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1022 #define TIM2_BASE_NS APB1PERIPH_BASE_NS
1023 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1024 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1025 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1026 #define USART2_BASE_NS (APB1PERIPH_BASE_NS + 0x4400UL)
1027 #define I2C1_BASE_NS (APB1PERIPH_BASE_NS + 0x5400UL)
1028 #define LPTIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x9400UL)

12