Lines Matching refs:APB1PERIPH_BASE_NS
1739 #define APB1PERIPH_BASE_NS PERIPH_BASE_NS macro
1747 #define TIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x0000UL)
1748 #define TIM3_BASE_NS (APB1PERIPH_BASE_NS + 0x0400UL)
1749 #define TIM4_BASE_NS (APB1PERIPH_BASE_NS + 0x0800UL)
1750 #define TIM5_BASE_NS (APB1PERIPH_BASE_NS + 0x0C00UL)
1751 #define TIM6_BASE_NS (APB1PERIPH_BASE_NS + 0x1000UL)
1752 #define TIM7_BASE_NS (APB1PERIPH_BASE_NS + 0x1400UL)
1753 #define WWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x2C00UL)
1754 #define IWDG_BASE_NS (APB1PERIPH_BASE_NS + 0x3000UL)
1755 #define SPI2_BASE_NS (APB1PERIPH_BASE_NS + 0x3800UL)
1756 #define USART2_BASE_NS (APB1PERIPH_BASE_NS + 0x4400UL)
1757 #define USART3_BASE_NS (APB1PERIPH_BASE_NS + 0x4800UL)
1758 #define UART4_BASE_NS (APB1PERIPH_BASE_NS + 0x4C00UL)
1759 #define UART5_BASE_NS (APB1PERIPH_BASE_NS + 0x5000UL)
1760 #define I2C1_BASE_NS (APB1PERIPH_BASE_NS + 0x5400UL)
1761 #define I2C2_BASE_NS (APB1PERIPH_BASE_NS + 0x5800UL)
1762 #define CRS_BASE_NS (APB1PERIPH_BASE_NS + 0x6000UL)
1763 #define I2C4_BASE_NS (APB1PERIPH_BASE_NS + 0x8400UL)
1764 #define LPTIM2_BASE_NS (APB1PERIPH_BASE_NS + 0x9400UL)
1765 #define FDCAN1_BASE_NS (APB1PERIPH_BASE_NS + 0xA400UL)
1766 #define FDCAN_CONFIG_BASE_NS (APB1PERIPH_BASE_NS + 0xA500UL)
1767 #define SRAMCAN_BASE_NS (APB1PERIPH_BASE_NS + 0xAC00UL)
1768 #define UCPD1_BASE_NS (APB1PERIPH_BASE_NS + 0xDC00UL)
3022 #define APB1PERIPH_BASE APB1PERIPH_BASE_NS