Home
last modified time | relevance | path

Searched refs:ADC_CFGR2_ROVSE_Pos (Results 1 – 25 of 117) sorted by relevance

12345

/hal_stm32-latest/stm32cube/stm32wbxx/soc/
Dstm32wb50xx.h1174 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1175 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32wb30xx.h1173 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1174 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32wb35xx.h1365 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1366 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32wb55xx.h1411 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1412 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32wb5mxx.h1411 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1412 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
/hal_stm32-latest/stm32cube/stm32g4xx/soc/
Dstm32g411xb.h1285 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1286 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32g411xc.h1322 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1323 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32g441xx.h1443 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1444 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32gbk1cb.h1395 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1396 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32g431xx.h1409 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1410 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32g4a1xx.h1523 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1524 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32g491xx.h1489 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1490 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32g473xx.h1578 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1579 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32g471xx.h1500 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1501 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32g483xx.h1612 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1613 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
/hal_stm32-latest/stm32cube/stm32l4xx/soc/
Dstm32l422xx.h1277 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1278 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32l412xx.h1242 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1243 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32l433xx.h1435 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1436 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32l451xx.h1422 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1423 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32l442xx.h1396 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1397 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32l431xx.h1376 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1377 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32l432xx.h1361 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1362 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32l443xx.h1470 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1471 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
Dstm32l471xx.h1532 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1533 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h503xx.h1876 #define ADC_CFGR2_ROVSE_Pos (0U) macro
1877 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */

12345