/hal_stm32-latest/stm32cube/stm32wbxx/soc/ |
D | stm32wb50xx.h | 1174 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1175 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32wb30xx.h | 1173 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1174 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32wb35xx.h | 1365 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1366 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32wb55xx.h | 1411 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1412 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32wb5mxx.h | 1411 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1412 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
/hal_stm32-latest/stm32cube/stm32g4xx/soc/ |
D | stm32g411xb.h | 1285 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1286 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32g411xc.h | 1322 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1323 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32g441xx.h | 1443 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1444 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32gbk1cb.h | 1395 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1396 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32g431xx.h | 1409 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1410 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32g4a1xx.h | 1523 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1524 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32g491xx.h | 1489 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1490 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32g473xx.h | 1578 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1579 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32g471xx.h | 1500 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1501 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32g483xx.h | 1612 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1613 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
/hal_stm32-latest/stm32cube/stm32l4xx/soc/ |
D | stm32l422xx.h | 1277 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1278 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32l412xx.h | 1242 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1243 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32l433xx.h | 1435 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1436 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32l451xx.h | 1422 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1423 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32l442xx.h | 1396 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1397 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32l431xx.h | 1376 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1377 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32l432xx.h | 1361 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1362 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32l443xx.h | 1470 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1471 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
D | stm32l471xx.h | 1532 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1533 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|
/hal_stm32-latest/stm32cube/stm32h5xx/soc/ |
D | stm32h503xx.h | 1876 #define ADC_CFGR2_ROVSE_Pos (0U) macro 1877 #define ADC_CFGR2_ROVSE_Msk (0x1UL << ADC_CFGR2_ROVSE_Pos) /*!< 0x00000001 */
|