Home
last modified time | relevance | path

Searched refs:ADC_CFGR1_DMNGT (Results 1 – 25 of 25) sorted by relevance

/hal_stm32-latest/stm32cube/stm32n6xx/drivers/src/
Dstm32n6xx_ll_adc.c572 ADC_CFGR1_RES | ADC_CFGR1_DMNGT); in LL_ADC_DeInit()
861 | ADC_CFGR1_DMNGT in LL_ADC_REG_Init()
879 | ADC_CFGR1_DMNGT in LL_ADC_REG_Init()
Dstm32n6xx_hal_adc.c732 ADC_CFGR1_RES | ADC_CFGR1_DMNGT); in HAL_ADC_DeInit()
2594 if ((hadc->Instance->CFGR1 & ADC_CFGR1_DMNGT) != 0UL) in HAL_ADC_IRQHandler()
3592 if (READ_BIT(hadc->Instance->CFGR1, ADC_CFGR1_DMNGT) == 0UL) in ADC_DMAConvCplt()
Dstm32n6xx_hal_adc_ex.c169 …CLEAR_BIT(hadc->Instance->CFGR1, ADC_CFGR1_DMNGT | ADC_CFGR1_EXTEN | ADC_CFGR1_CONT | ADC_CFGR1_RE… in HAL_ADCEx_Calibration_Start()
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/src/
Dstm32u5xx_ll_adc.c620 ADC_CFGR1_RES | ADC_CFGR1_DMNGT); in LL_ADC_DeInit()
1008 | ADC_CFGR1_DMNGT in LL_ADC_REG_Init()
1026 | ADC_CFGR1_DMNGT in LL_ADC_REG_Init()
Dstm32u5xx_hal_adc.c758 MODIFY_REG(hadc->Instance->CFGR1, ADC_CFGR1_AUTDLY | ADC_CFGR1_DMNGT, tmpCFGR1); in HAL_ADC_Init()
1022 ADC_CFGR1_RES | ADC_CFGR1_DMNGT); in HAL_ADC_DeInit()
3055 if ((hadc->Instance->CFGR1 & ADC_CFGR1_DMNGT) != 0UL) in HAL_ADC_IRQHandler()
3062 if ((hadc->Instance->CFGR1 & ADC_CFGR1_DMNGT) != 0UL) in HAL_ADC_IRQHandler()
4470 if (READ_BIT(hadc->Instance->CFGR1, ADC_CFGR1_DMNGT) == 0UL) in ADC_DMAConvCplt()
/hal_stm32-latest/stm32cube/stm32n6xx/drivers/include/
Dstm32n6xx_hal_adc_ex.h538 #define ADC_CFGR1_FIELDS_2 ((uint32_t)(ADC_CFGR1_DMNGT | ADC_CFGR1_AUTDLY))
Dstm32n6xx_ll_adc.h4398 MODIFY_REG(ADCx->CFGR1, ADC_CFGR1_DMNGT, DataTransferMode); in LL_ADC_REG_SetDataTransferMode()
4418 return (uint32_t)(READ_BIT(ADCx->CFGR1, ADC_CFGR1_DMNGT)); in LL_ADC_REG_GetDataTransferMode()
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/include/
Dstm32u5xx_hal_adc_ex.h486 #define ADC_CFGR_FIELDS_2 ((uint32_t)(ADC_CFGR1_DMNGT | ADC_CFGR1_AUTDLY))
Dstm32u5xx_ll_adc.h5469 MODIFY_REG(ADCx->CFGR1, ADC_CFGR1_DMNGT, DataTransferMode); in LL_ADC_REG_SetDataTransferMode()
5489 return (uint32_t)(READ_BIT(ADCx->CFGR1, ADC_CFGR1_DMNGT)); in LL_ADC_REG_GetDataTransferMode()
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h3187 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u535xx.h3023 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u575xx.h3425 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u585xx.h3638 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u595xx.h3560 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u5a5xx.h3773 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u5f7xx.h3856 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u599xx.h3848 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u5g7xx.h4069 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u5f9xx.h3976 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u5a9xx.h4061 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
Dstm32u5g9xx.h4189 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC Data Manag… macro
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h5149 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC data manage… macro
Dstm32n657xx.h5648 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC data manage… macro
Dstm32n655xx.h5570 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC data manage… macro
Dstm32n647xx.h5227 #define ADC_CFGR1_DMNGT ADC_CFGR1_DMNGT_Msk /*!< ADC data manage… macro