Home
last modified time | relevance | path

Searched refs:OSC_CR_SC2P_MASK (Results 1 – 20 of 20) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
Dfsl_clock.h366 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1042 reg &= ~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK); in OSC_SetCapLoad()
DMKL25Z4.h2875 #define OSC_CR_SC2P_MASK (0x8U) macro
2877 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
Dfsl_clock.h395 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1103 reg &= ~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK); in OSC_SetCapLoad()
DMKW22D5.h5222 #define OSC_CR_SC2P_MASK (0x8U) macro
5224 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
Dfsl_clock.h395 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1103 reg &= ~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK); in OSC_SetCapLoad()
DMKW24D5.h5222 #define OSC_CR_SC2P_MASK (0x8U) macro
5224 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
Dfsl_clock.h405 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1150 reg &= (uint8_t)(~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK)); in OSC_SetCapLoad()
DMK22F51212.h9526 #define OSC_CR_SC2P_MASK (0x8U) macro
9532 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
Dfsl_clock.h453 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1161 reg &= (uint8_t)(~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK)); in OSC_SetCapLoad()
DMKV58F24.h17446 #define OSC_CR_SC2P_MASK (0x8U) macro
17452 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
Dfsl_clock.h453 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1160 reg &= (uint8_t)(~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK)); in OSC_SetCapLoad()
DMKV56F24.h16106 #define OSC_CR_SC2P_MASK (0x8U) macro
16112 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
Dfsl_clock.h447 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1195 reg &= (uint8_t)(~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK)); in OSC_SetCapLoad()
DMK64F12.h17616 #define OSC_CR_SC2P_MASK (0x8U) macro
17622 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
Dfsl_clock.h471 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1261 reg &= (uint8_t)(~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK)); in OSC_SetCapLoad()
DMK80F25615.h17322 #define OSC_CR_SC2P_MASK (0x8U) macro
17328 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
Dfsl_clock.h478 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1268 reg &= (uint8_t)(~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK)); in OSC_SetCapLoad()
DMK82F25615.h18069 #define OSC_CR_SC2P_MASK (0x8U) macro
18075 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
Dfsl_clock.h500 kOSC_Cap2P = OSC_CR_SC2P_MASK, /*!< 2 pF capacitor load */
1394 reg &= (uint8_t)(~(OSC_CR_SC2P_MASK | OSC_CR_SC4P_MASK | OSC_CR_SC8P_MASK | OSC_CR_SC16P_MASK)); in OSC_SetCapLoad()
DMK66F18.h17982 #define OSC_CR_SC2P_MASK (0x8U) macro
17988 …(x) (((uint8_t)(((uint8_t)(x)) << OSC_CR_SC2P_SHIFT)) & OSC_CR_SC2P_MASK)