Home
last modified time | relevance | path

Searched refs:OSC_CR_EREFSTEN_MASK (Results 1 – 20 of 20) sorted by relevance

/hal_nxp-2.7.6/mcux/devices/MKL25Z4/
Dfsl_clock.h376 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1016 reg &= ~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK); in OSC_SetExtRefClkConfig()
DMKL25Z4.h2878 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
2880 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW22D5/
Dfsl_clock.h405 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1077 reg &= ~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK); in OSC_SetExtRefClkConfig()
DMKW22D5.h5225 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
5227 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKW24D5/
Dfsl_clock.h405 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1077 reg &= ~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK); in OSC_SetExtRefClkConfig()
DMKW24D5.h5225 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
5227 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK22F51212/
Dfsl_clock.h415 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1122 reg &= (uint8_t)(~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK)); in OSC_SetExtRefClkConfig()
DMK22F51212.h9533 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
9539 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV58F24/
Dfsl_clock.h463 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1133 reg &= (uint8_t)(~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK)); in OSC_SetExtRefClkConfig()
DMKV58F24.h17453 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
17459 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MKV56F24/
Dfsl_clock.h463 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1132 reg &= (uint8_t)(~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK)); in OSC_SetExtRefClkConfig()
DMKV56F24.h16113 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
16119 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK64F12/
Dfsl_clock.h457 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1169 reg &= (uint8_t)(~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK)); in OSC_SetExtRefClkConfig()
DMK64F12.h17624 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
17630 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK80F25615/
Dfsl_clock.h481 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1233 reg &= (uint8_t)(~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK)); in OSC_SetExtRefClkConfig()
DMK80F25615.h17329 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
17335 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK82F25615/
Dfsl_clock.h488 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1240 reg &= (uint8_t)(~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK)); in OSC_SetExtRefClkConfig()
DMK82F25615.h18076 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
18082 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)
/hal_nxp-2.7.6/mcux/devices/MK66F18/
Dfsl_clock.h510 kOSC_ErClkEnableInStop = OSC_CR_EREFSTEN_MASK /*!< Enable in stop mode. */
1366 reg &= (uint8_t)(~(OSC_CR_ERCLKEN_MASK | OSC_CR_EREFSTEN_MASK)); in OSC_SetExtRefClkConfig()
DMK66F18.h17989 #define OSC_CR_EREFSTEN_MASK (0x20U) macro
17995 … (((uint8_t)(((uint8_t)(x)) << OSC_CR_EREFSTEN_SHIFT)) & OSC_CR_EREFSTEN_MASK)