Searched refs:MX6QDL_PAD_GPIO_2__GPIO1_IO02 (Results 1 – 25 of 31) sorted by relevance
12
20 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x80000000 /* uSDHC1 CD */
68 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x400120b0
151 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x80000000 /* USDHC1 CD */
261 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b0b0
173 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x70
240 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x80000000
208 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b0b0
302 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b0b0
235 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b0b0
387 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1f0b0 /* WP */
313 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x130b1
376 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x0b0b0
549 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1f0b0 /* SD2 WP */
330 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b0b1 /* RED_LED# */
684 #define MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x234 0x604 0x000 0x5 0x0 macro
373 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b0b0
738 #define MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x224 0x5f4 0x000 0x5 0x0 macro
453 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x4001b0b0 /* CAN_STBY */
515 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x4001b0b0 /* CAN_STBY */
357 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x0b0b0
624 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b0b0
403 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b088 /* RED_LED */
332 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b0b1 /*SD3 CD pin*/
434 MX6QDL_PAD_GPIO_2__GPIO1_IO02 0x1b0b0