Home
last modified time | relevance | path

Searched refs:XSPI_WCCR_ABMODE_Pos (Results 1 – 25 of 25) sorted by relevance

/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h523xx.h11157 #define XSPI_WCCR_ABMODE_Pos (16U) macro
11158 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11160 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11161 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11162 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11569 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32h562xx.h11883 #define XSPI_WCCR_ABMODE_Pos (16U) macro
11884 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11886 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11887 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11888 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
12295 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32h533xx.h11566 #define XSPI_WCCR_ABMODE_Pos (16U) macro
11567 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11569 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11570 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11571 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
11978 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32h573xx.h14376 #define XSPI_WCCR_ABMODE_Pos (16U) macro
14377 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
14379 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
14380 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
14381 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
14788 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32h563xx.h13967 #define XSPI_WCCR_ABMODE_Pos (16U) macro
13968 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
13970 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
13971 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
13972 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x000…
14379 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h12249 #define XSPI_WCCR_ABMODE_Pos (16U) macro
12250 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
12252 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
12253 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
12254 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
12668 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u535xx.h11849 #define XSPI_WCCR_ABMODE_Pos (16U) macro
11850 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
11852 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
11853 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
11854 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
12268 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u595xx.h13199 #define XSPI_WCCR_ABMODE_Pos (16U) macro
13200 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13202 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13203 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13204 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13652 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
14063 #define HSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u5a5xx.h13648 #define XSPI_WCCR_ABMODE_Pos (16U) macro
13649 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13651 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13652 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13653 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
14101 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
14512 #define HSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u5f7xx.h14697 #define XSPI_WCCR_ABMODE_Pos (16U) macro
14698 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
14700 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
14701 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
14702 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
15150 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
15561 #define HSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u575xx.h12884 #define XSPI_WCCR_ABMODE_Pos (16U) macro
12885 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
12887 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
12888 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
12889 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13303 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u599xx.h16918 #define XSPI_WCCR_ABMODE_Pos (16U) macro
16919 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
16921 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
16922 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
16923 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
17371 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
17782 #define HSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u5g7xx.h15146 #define XSPI_WCCR_ABMODE_Pos (16U) macro
15147 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
15149 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
15150 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
15151 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
15599 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
16010 #define HSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u585xx.h13333 #define XSPI_WCCR_ABMODE_Pos (16U) macro
13334 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13336 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13337 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13338 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
13752 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u5f9xx.h17823 #define XSPI_WCCR_ABMODE_Pos (16U) macro
17824 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
17826 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
17827 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
17828 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
18276 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
18687 #define HSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u5a9xx.h17367 #define XSPI_WCCR_ABMODE_Pos (16U) macro
17368 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
17370 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
17371 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
17372 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
17820 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
18231 #define HSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
Dstm32u5g9xx.h18272 #define XSPI_WCCR_ABMODE_Pos (16U) macro
18273 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
18275 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
18276 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
18277 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00…
18725 #define OCTOSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
19136 #define HSPI_WCCR_ABMODE_Pos XSPI_WCCR_ABMODE_Pos
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h13492 #define XSPI_WCCR_ABMODE_Pos (16U) macro
13493 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00070000 */
13495 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00010000 */
13496 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00020000 */
13497 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00040000 */
Dstm32h7s7xx.h14526 #define XSPI_WCCR_ABMODE_Pos (16U) macro
14527 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00070000 */
14529 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00010000 */
14530 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00020000 */
14531 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00040000 */
Dstm32h7s3xx.h14124 #define XSPI_WCCR_ABMODE_Pos (16U) macro
14125 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00070000 */
14127 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00010000 */
14128 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00020000 */
14129 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00040000 */
Dstm32h7r7xx.h13892 #define XSPI_WCCR_ABMODE_Pos (16U) macro
13893 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00070000 */
13895 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00010000 */
13896 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00020000 */
13897 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00040000 */
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h39530 #define XSPI_WCCR_ABMODE_Pos (16U) macro
39531 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00070000 */
39533 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00010000 */
39534 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00020000 */
39535 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00040000 */
Dstm32n657xx.h41169 #define XSPI_WCCR_ABMODE_Pos (16U) macro
41170 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00070000 */
41172 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00010000 */
41173 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00020000 */
41174 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00040000 */
Dstm32n655xx.h40780 #define XSPI_WCCR_ABMODE_Pos (16U) macro
40781 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00070000 */
40783 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00010000 */
40784 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00020000 */
40785 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00040000 */
Dstm32n647xx.h39919 #define XSPI_WCCR_ABMODE_Pos (16U) macro
39920 #define XSPI_WCCR_ABMODE_Msk (0x7UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00070000 */
39922 #define XSPI_WCCR_ABMODE_0 (0x1UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00010000 */
39923 #define XSPI_WCCR_ABMODE_1 (0x2UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00020000 */
39924 #define XSPI_WCCR_ABMODE_2 (0x4UL << XSPI_WCCR_ABMODE_Pos) /*!< 0x00040000 */