Home
last modified time | relevance | path

Searched refs:XSPI_WCCR_ISIZE_1 (Results 1 – 25 of 25) sorted by relevance

/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u595xx.h13184 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
13637 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
14048 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u5a5xx.h13633 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
14086 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
14497 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u5f7xx.h14682 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
15135 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
15546 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u599xx.h16903 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
17356 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
17767 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u5g7xx.h15131 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
15584 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
15995 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u5f9xx.h17808 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
18261 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
18672 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u5a9xx.h17352 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
17805 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
18216 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u5g9xx.h18257 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
18710 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
19121 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u545xx.h12234 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
12653 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u535xx.h11834 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
12253 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u575xx.h12869 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
13288 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32u585xx.h13318 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro
13737 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h523xx.h11142 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro
11554 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32h562xx.h11868 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro
12280 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32h533xx.h11551 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro
11963 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32h573xx.h14361 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro
14773 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
Dstm32h563xx.h13952 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro
14364 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h13477 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
Dstm32h7s7xx.h14511 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
Dstm32h7s3xx.h14109 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
Dstm32h7r7xx.h13877 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h39515 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
Dstm32n657xx.h41154 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
Dstm32n655xx.h40765 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
Dstm32n647xx.h39904 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro