/hal_stm32-latest/stm32cube/stm32u5xx/soc/ |
D | stm32u595xx.h | 13184 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 13637 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00… 14048 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u5a5xx.h | 13633 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 14086 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00… 14497 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u5f7xx.h | 14682 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 15135 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00… 15546 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u599xx.h | 16903 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 17356 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00… 17767 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u5g7xx.h | 15131 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 15584 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00… 15995 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u5f9xx.h | 17808 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 18261 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00… 18672 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u5a9xx.h | 17352 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 17805 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00… 18216 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u5g9xx.h | 18257 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 18710 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00… 19121 #define HSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u545xx.h | 12234 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 12653 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u535xx.h | 11834 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 12253 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u575xx.h | 12869 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 13288 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32u585xx.h | 13318 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00… macro 13737 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
/hal_stm32-latest/stm32cube/stm32h5xx/soc/ |
D | stm32h523xx.h | 11142 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro 11554 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32h562xx.h | 11868 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro 12280 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32h533xx.h | 11551 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro 11963 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32h573xx.h | 14361 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro 14773 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
D | stm32h563xx.h | 13952 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x000… macro 14364 #define OCTOSPI_WCCR_ISIZE_1 XSPI_WCCR_ISIZE_1 /*!< 0x00…
|
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/ |
D | stm32h7r3xx.h | 13477 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
|
D | stm32h7s7xx.h | 14511 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
|
D | stm32h7s3xx.h | 14109 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
|
D | stm32h7r7xx.h | 13877 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
|
/hal_stm32-latest/stm32cube/stm32n6xx/soc/ |
D | stm32n645xx.h | 39515 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
|
D | stm32n657xx.h | 41154 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
|
D | stm32n655xx.h | 40765 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
|
D | stm32n647xx.h | 39904 #define XSPI_WCCR_ISIZE_1 (0x2UL << XSPI_WCCR_ISIZE_Pos) /*!< 0x00000020 */ macro
|