/hal_stm32-latest/stm32cube/stm32h5xx/soc/ |
D | stm32h523xx.h | 11171 #define XSPI_WCCR_DMODE_Pos (24U) macro 11172 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x070… 11174 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x010… 11175 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x020… 11176 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x040… 11583 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32h562xx.h | 11897 #define XSPI_WCCR_DMODE_Pos (24U) macro 11898 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x070… 11900 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x010… 11901 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x020… 11902 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x040… 12309 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32h533xx.h | 11580 #define XSPI_WCCR_DMODE_Pos (24U) macro 11581 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x070… 11583 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x010… 11584 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x020… 11585 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x040… 11992 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32h573xx.h | 14390 #define XSPI_WCCR_DMODE_Pos (24U) macro 14391 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x070… 14393 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x010… 14394 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x020… 14395 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x040… 14802 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32h563xx.h | 13981 #define XSPI_WCCR_DMODE_Pos (24U) macro 13982 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x070… 13984 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x010… 13985 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x020… 13986 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x040… 14393 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
/hal_stm32-latest/stm32cube/stm32u5xx/soc/ |
D | stm32u545xx.h | 12263 #define XSPI_WCCR_DMODE_Pos (24U) macro 12264 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 12266 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 12267 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 12268 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 12682 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u535xx.h | 11863 #define XSPI_WCCR_DMODE_Pos (24U) macro 11864 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 11866 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 11867 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 11868 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 12282 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u595xx.h | 13213 #define XSPI_WCCR_DMODE_Pos (24U) macro 13214 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 13216 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 13217 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 13218 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 13666 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos 14077 #define HSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u5a5xx.h | 13662 #define XSPI_WCCR_DMODE_Pos (24U) macro 13663 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 13665 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 13666 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 13667 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 14115 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos 14526 #define HSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u5f7xx.h | 14711 #define XSPI_WCCR_DMODE_Pos (24U) macro 14712 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 14714 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 14715 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 14716 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 15164 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos 15575 #define HSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u575xx.h | 12898 #define XSPI_WCCR_DMODE_Pos (24U) macro 12899 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 12901 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 12902 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 12903 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 13317 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u599xx.h | 16932 #define XSPI_WCCR_DMODE_Pos (24U) macro 16933 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 16935 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 16936 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 16937 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 17385 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos 17796 #define HSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u5g7xx.h | 15160 #define XSPI_WCCR_DMODE_Pos (24U) macro 15161 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 15163 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 15164 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 15165 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 15613 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos 16024 #define HSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u585xx.h | 13347 #define XSPI_WCCR_DMODE_Pos (24U) macro 13348 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 13350 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 13351 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 13352 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 13766 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u5f9xx.h | 17837 #define XSPI_WCCR_DMODE_Pos (24U) macro 17838 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 17840 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 17841 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 17842 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 18290 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos 18701 #define HSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u5a9xx.h | 17381 #define XSPI_WCCR_DMODE_Pos (24U) macro 17382 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 17384 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 17385 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 17386 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 17834 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos 18245 #define HSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
D | stm32u5g9xx.h | 18286 #define XSPI_WCCR_DMODE_Pos (24U) macro 18287 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07… 18289 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01… 18290 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02… 18291 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04… 18739 #define OCTOSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos 19150 #define HSPI_WCCR_DMODE_Pos XSPI_WCCR_DMODE_Pos
|
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/ |
D | stm32h7r3xx.h | 13506 #define XSPI_WCCR_DMODE_Pos (24U) macro 13507 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07000000 */ 13509 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01000000 */ 13510 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02000000 */ 13511 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h7s7xx.h | 14540 #define XSPI_WCCR_DMODE_Pos (24U) macro 14541 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07000000 */ 14543 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01000000 */ 14544 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02000000 */ 14545 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h7s3xx.h | 14138 #define XSPI_WCCR_DMODE_Pos (24U) macro 14139 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07000000 */ 14141 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01000000 */ 14142 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02000000 */ 14143 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32h7r7xx.h | 13906 #define XSPI_WCCR_DMODE_Pos (24U) macro 13907 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07000000 */ 13909 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01000000 */ 13910 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02000000 */ 13911 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04000000 */
|
/hal_stm32-latest/stm32cube/stm32n6xx/soc/ |
D | stm32n645xx.h | 39544 #define XSPI_WCCR_DMODE_Pos (24U) macro 39545 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07000000 */ 39547 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01000000 */ 39548 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02000000 */ 39549 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32n657xx.h | 41183 #define XSPI_WCCR_DMODE_Pos (24U) macro 41184 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07000000 */ 41186 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01000000 */ 41187 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02000000 */ 41188 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32n655xx.h | 40794 #define XSPI_WCCR_DMODE_Pos (24U) macro 40795 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07000000 */ 40797 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01000000 */ 40798 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02000000 */ 40799 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04000000 */
|
D | stm32n647xx.h | 39933 #define XSPI_WCCR_DMODE_Pos (24U) macro 39934 #define XSPI_WCCR_DMODE_Msk (0x7UL << XSPI_WCCR_DMODE_Pos) /*!< 0x07000000 */ 39936 #define XSPI_WCCR_DMODE_0 (0x1UL << XSPI_WCCR_DMODE_Pos) /*!< 0x01000000 */ 39937 #define XSPI_WCCR_DMODE_1 (0x2UL << XSPI_WCCR_DMODE_Pos) /*!< 0x02000000 */ 39938 #define XSPI_WCCR_DMODE_2 (0x4UL << XSPI_WCCR_DMODE_Pos) /*!< 0x04000000 */
|