Home
last modified time | relevance | path

Searched refs:XSPI_WCCR_ADMODE_Pos (Results 1 – 25 of 25) sorted by relevance

/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h523xx.h11143 #define XSPI_WCCR_ADMODE_Pos (8U) macro
11144 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11146 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11147 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11148 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11555 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32h562xx.h11869 #define XSPI_WCCR_ADMODE_Pos (8U) macro
11870 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11872 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11873 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11874 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
12281 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32h533xx.h11552 #define XSPI_WCCR_ADMODE_Pos (8U) macro
11553 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11555 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11556 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11557 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
11964 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32h573xx.h14362 #define XSPI_WCCR_ADMODE_Pos (8U) macro
14363 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
14365 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
14366 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
14367 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
14774 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32h563xx.h13953 #define XSPI_WCCR_ADMODE_Pos (8U) macro
13954 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
13956 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
13957 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
13958 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x000…
14365 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h12235 #define XSPI_WCCR_ADMODE_Pos (8U) macro
12236 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
12238 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
12239 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
12240 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
12654 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u535xx.h11835 #define XSPI_WCCR_ADMODE_Pos (8U) macro
11836 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
11838 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
11839 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
11840 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
12254 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u595xx.h13185 #define XSPI_WCCR_ADMODE_Pos (8U) macro
13186 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13188 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13189 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13190 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13638 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
14049 #define HSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u5a5xx.h13634 #define XSPI_WCCR_ADMODE_Pos (8U) macro
13635 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13637 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13638 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13639 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
14087 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
14498 #define HSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u5f7xx.h14683 #define XSPI_WCCR_ADMODE_Pos (8U) macro
14684 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
14686 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
14687 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
14688 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
15136 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
15547 #define HSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u575xx.h12870 #define XSPI_WCCR_ADMODE_Pos (8U) macro
12871 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
12873 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
12874 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
12875 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13289 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u599xx.h16904 #define XSPI_WCCR_ADMODE_Pos (8U) macro
16905 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
16907 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
16908 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
16909 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
17357 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
17768 #define HSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u5g7xx.h15132 #define XSPI_WCCR_ADMODE_Pos (8U) macro
15133 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
15135 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
15136 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
15137 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
15585 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
15996 #define HSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u585xx.h13319 #define XSPI_WCCR_ADMODE_Pos (8U) macro
13320 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13322 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13323 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13324 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
13738 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u5f9xx.h17809 #define XSPI_WCCR_ADMODE_Pos (8U) macro
17810 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
17812 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
17813 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
17814 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
18262 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
18673 #define HSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u5a9xx.h17353 #define XSPI_WCCR_ADMODE_Pos (8U) macro
17354 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
17356 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
17357 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
17358 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
17806 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
18217 #define HSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
Dstm32u5g9xx.h18258 #define XSPI_WCCR_ADMODE_Pos (8U) macro
18259 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
18261 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
18262 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
18263 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00…
18711 #define OCTOSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
19122 #define HSPI_WCCR_ADMODE_Pos XSPI_WCCR_ADMODE_Pos
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h13478 #define XSPI_WCCR_ADMODE_Pos (8U) macro
13479 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000700 */
13481 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000100 */
13482 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000200 */
13483 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000400 */
Dstm32h7s7xx.h14512 #define XSPI_WCCR_ADMODE_Pos (8U) macro
14513 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000700 */
14515 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000100 */
14516 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000200 */
14517 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000400 */
Dstm32h7s3xx.h14110 #define XSPI_WCCR_ADMODE_Pos (8U) macro
14111 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000700 */
14113 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000100 */
14114 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000200 */
14115 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000400 */
Dstm32h7r7xx.h13878 #define XSPI_WCCR_ADMODE_Pos (8U) macro
13879 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000700 */
13881 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000100 */
13882 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000200 */
13883 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000400 */
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h39516 #define XSPI_WCCR_ADMODE_Pos (8U) macro
39517 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000700 */
39519 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000100 */
39520 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000200 */
39521 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000400 */
Dstm32n657xx.h41155 #define XSPI_WCCR_ADMODE_Pos (8U) macro
41156 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000700 */
41158 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000100 */
41159 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000200 */
41160 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000400 */
Dstm32n655xx.h40766 #define XSPI_WCCR_ADMODE_Pos (8U) macro
40767 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000700 */
40769 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000100 */
40770 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000200 */
40771 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000400 */
Dstm32n647xx.h39905 #define XSPI_WCCR_ADMODE_Pos (8U) macro
39906 #define XSPI_WCCR_ADMODE_Msk (0x7UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000700 */
39908 #define XSPI_WCCR_ADMODE_0 (0x1UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000100 */
39909 #define XSPI_WCCR_ADMODE_1 (0x2UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000200 */
39910 #define XSPI_WCCR_ADMODE_2 (0x4UL << XSPI_WCCR_ADMODE_Pos) /*!< 0x00000400 */