Home
last modified time | relevance | path

Searched refs:XSPI_CR_TCIE_Pos (Results 1 – 25 of 25) sorted by relevance

/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u595xx.h12866 #define XSPI_CR_TCIE_Pos (17U) macro
12867 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
13319 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
13735 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u5a5xx.h13315 #define XSPI_CR_TCIE_Pos (17U) macro
13316 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
13768 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
14184 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u5f7xx.h14364 #define XSPI_CR_TCIE_Pos (17U) macro
14365 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
14817 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
15233 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u545xx.h11921 #define XSPI_CR_TCIE_Pos (17U) macro
11922 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
12335 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u535xx.h11521 #define XSPI_CR_TCIE_Pos (17U) macro
11522 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
11935 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u599xx.h16585 #define XSPI_CR_TCIE_Pos (17U) macro
16586 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
17038 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
17454 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u5g7xx.h14813 #define XSPI_CR_TCIE_Pos (17U) macro
14814 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
15266 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
15682 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u5f9xx.h17490 #define XSPI_CR_TCIE_Pos (17U) macro
17491 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
17943 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
18359 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u5a9xx.h17034 #define XSPI_CR_TCIE_Pos (17U) macro
17035 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
17487 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
17903 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u5g9xx.h17939 #define XSPI_CR_TCIE_Pos (17U) macro
17940 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
18392 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
18808 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u575xx.h12556 #define XSPI_CR_TCIE_Pos (17U) macro
12557 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
12970 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32u585xx.h13005 #define XSPI_CR_TCIE_Pos (17U) macro
13006 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00…
13419 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h523xx.h10831 #define XSPI_CR_TCIE_Pos (17U) macro
10832 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000…
11243 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32h562xx.h11557 #define XSPI_CR_TCIE_Pos (17U) macro
11558 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000…
11969 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32h533xx.h11240 #define XSPI_CR_TCIE_Pos (17U) macro
11241 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000…
11652 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32h573xx.h14050 #define XSPI_CR_TCIE_Pos (17U) macro
14051 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000…
14462 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
Dstm32h563xx.h13641 #define XSPI_CR_TCIE_Pos (17U) macro
13642 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000…
14053 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h13161 #define XSPI_CR_TCIE_Pos (17U) macro
13162 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32h7s7xx.h14195 #define XSPI_CR_TCIE_Pos (17U) macro
14196 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32h7s3xx.h13793 #define XSPI_CR_TCIE_Pos (17U) macro
13794 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32h7r7xx.h13561 #define XSPI_CR_TCIE_Pos (17U) macro
13562 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h39190 #define XSPI_CR_TCIE_Pos (17U) macro
39191 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32n657xx.h40829 #define XSPI_CR_TCIE_Pos (17U) macro
40830 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32n655xx.h40440 #define XSPI_CR_TCIE_Pos (17U) macro
40441 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32n647xx.h39579 #define XSPI_CR_TCIE_Pos (17U) macro
39580 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */