/hal_stm32-latest/stm32cube/stm32u5xx/soc/ |
D | stm32u595xx.h | 12866 #define XSPI_CR_TCIE_Pos (17U) macro 12867 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 13319 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos 13735 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u5a5xx.h | 13315 #define XSPI_CR_TCIE_Pos (17U) macro 13316 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 13768 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos 14184 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u5f7xx.h | 14364 #define XSPI_CR_TCIE_Pos (17U) macro 14365 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 14817 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos 15233 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u545xx.h | 11921 #define XSPI_CR_TCIE_Pos (17U) macro 11922 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 12335 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u535xx.h | 11521 #define XSPI_CR_TCIE_Pos (17U) macro 11522 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 11935 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u599xx.h | 16585 #define XSPI_CR_TCIE_Pos (17U) macro 16586 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 17038 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos 17454 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u5g7xx.h | 14813 #define XSPI_CR_TCIE_Pos (17U) macro 14814 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 15266 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos 15682 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u5f9xx.h | 17490 #define XSPI_CR_TCIE_Pos (17U) macro 17491 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 17943 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos 18359 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u5a9xx.h | 17034 #define XSPI_CR_TCIE_Pos (17U) macro 17035 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 17487 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos 17903 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u5g9xx.h | 17939 #define XSPI_CR_TCIE_Pos (17U) macro 17940 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 18392 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos 18808 #define HSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u575xx.h | 12556 #define XSPI_CR_TCIE_Pos (17U) macro 12557 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 12970 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32u585xx.h | 13005 #define XSPI_CR_TCIE_Pos (17U) macro 13006 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00… 13419 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
/hal_stm32-latest/stm32cube/stm32h5xx/soc/ |
D | stm32h523xx.h | 10831 #define XSPI_CR_TCIE_Pos (17U) macro 10832 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000… 11243 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32h562xx.h | 11557 #define XSPI_CR_TCIE_Pos (17U) macro 11558 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000… 11969 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32h533xx.h | 11240 #define XSPI_CR_TCIE_Pos (17U) macro 11241 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000… 11652 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32h573xx.h | 14050 #define XSPI_CR_TCIE_Pos (17U) macro 14051 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000… 14462 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
D | stm32h563xx.h | 13641 #define XSPI_CR_TCIE_Pos (17U) macro 13642 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x000… 14053 #define OCTOSPI_CR_TCIE_Pos XSPI_CR_TCIE_Pos
|
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/ |
D | stm32h7r3xx.h | 13161 #define XSPI_CR_TCIE_Pos (17U) macro 13162 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32h7s7xx.h | 14195 #define XSPI_CR_TCIE_Pos (17U) macro 14196 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32h7s3xx.h | 13793 #define XSPI_CR_TCIE_Pos (17U) macro 13794 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32h7r7xx.h | 13561 #define XSPI_CR_TCIE_Pos (17U) macro 13562 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
/hal_stm32-latest/stm32cube/stm32n6xx/soc/ |
D | stm32n645xx.h | 39190 #define XSPI_CR_TCIE_Pos (17U) macro 39191 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32n657xx.h | 40829 #define XSPI_CR_TCIE_Pos (17U) macro 40830 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32n655xx.h | 40440 #define XSPI_CR_TCIE_Pos (17U) macro 40441 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32n647xx.h | 39579 #define XSPI_CR_TCIE_Pos (17U) macro 39580 #define XSPI_CR_TCIE_Msk (0x1UL << XSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|