Home
last modified time | relevance | path

Searched refs:XSPI_CCR_ADDTR_Msk (Results 1 – 25 of 25) sorted by relevance

/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u595xx.h13030 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
13031 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
13483 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
13894 #define HSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u5a5xx.h13479 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
13480 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
13932 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
14343 #define HSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u5f7xx.h14528 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
14529 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
14981 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
15392 #define HSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u545xx.h12080 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
12081 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
12499 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u535xx.h11680 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
11681 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
12099 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u599xx.h16749 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
16750 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
17202 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
17613 #define HSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u5g7xx.h14977 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
14978 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
15430 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
15841 #define HSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u5f9xx.h17654 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
17655 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
18107 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
18518 #define HSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u5a9xx.h17198 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
17199 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
17651 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
18062 #define HSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u5g9xx.h18103 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
18104 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
18556 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
18967 #define HSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u575xx.h12715 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
12716 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
13134 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32u585xx.h13164 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00… macro
13165 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addr…
13583 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h523xx.h10988 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x000… macro
10989 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addre…
11400 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32h562xx.h11714 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x000… macro
11715 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addre…
12126 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32h533xx.h11397 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x000… macro
11398 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addre…
11809 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32h573xx.h14207 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x000… macro
14208 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addre…
14619 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
Dstm32h563xx.h13798 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x000… macro
13799 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Addre…
14210 #define OCTOSPI_CCR_ADDTR_Msk XSPI_CCR_ADDTR_Msk /*!< 0x00…
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h13326 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00000800 */ macro
13327 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Address Double T…
Dstm32h7s7xx.h14360 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00000800 */ macro
14361 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Address Double T…
Dstm32h7s3xx.h13958 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00000800 */ macro
13959 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Address Double T…
Dstm32h7r7xx.h13726 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00000800 */ macro
13727 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Address Double T…
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h39364 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00000800 */ macro
39365 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Address Double T…
Dstm32n657xx.h41003 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00000800 */ macro
41004 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Address Double T…
Dstm32n655xx.h40614 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00000800 */ macro
40615 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Address Double T…
Dstm32n647xx.h39753 #define XSPI_CCR_ADDTR_Msk (0x1UL << XSPI_CCR_ADDTR_Pos) /*!< 0x00000800 */ macro
39754 #define XSPI_CCR_ADDTR XSPI_CCR_ADDTR_Msk /*!< Address Double T…