Home
last modified time | relevance | path

Searched refs:SDIO_CLKCR_PWRSAV_Pos (Results 1 – 25 of 29) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32f4xx/soc/
Dstm32f401xc.h5285 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
5286 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f401xe.h5285 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
5286 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f411xe.h5316 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
5317 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f405xx.h10770 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
10771 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f412cx.h9925 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
9926 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f415xx.h11055 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
11056 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f423xx.h11714 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
11715 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f407xx.h11106 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
11107 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f412zx.h10923 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
10924 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f412rx.h10890 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
10891 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f412vx.h10901 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
10902 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f413xx.h11564 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
11565 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f427xx.h12251 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
12252 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f446xx.h12305 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
12306 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f417xx.h11388 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
11389 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f429xx.h12607 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
12608 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
/hal_stm32-latest/stm32cube/stm32l1xx/soc/
Dstm32l151xd.h5863 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
5864 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32l152xd.h6005 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
6006 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32l162xd.h6144 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
6145 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
/hal_stm32-latest/stm32cube/stm32f1xx/soc/
Dstm32f103xe.h5536 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
5537 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f103xg.h5606 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
5607 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
/hal_stm32-latest/stm32cube/stm32f2xx/soc/
Dstm32f215xx.h10504 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
10505 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f205xx.h10249 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
10250 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f207xx.h10584 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
10585 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */
Dstm32f217xx.h10839 #define SDIO_CLKCR_PWRSAV_Pos (9U) macro
10840 #define SDIO_CLKCR_PWRSAV_Msk (0x1UL << SDIO_CLKCR_PWRSAV_Pos) /*!< 0x00000200 */

12