Home
last modified time | relevance | path

Searched refs:RCC_ICSCR1_MSICAL0_Pos (Results 1 – 13 of 13) sorted by relevance

/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h14271 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
14272 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
14274 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
14275 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
14276 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
14277 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
14278 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u535xx.h13758 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
13759 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
13761 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
13762 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
13763 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
13764 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
13765 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u575xx.h15166 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
15167 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
15169 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
15170 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
15171 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
15172 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
15173 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u585xx.h15728 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
15729 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
15731 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
15732 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
15733 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
15734 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
15735 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u595xx.h16194 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
16195 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
16197 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
16198 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
16199 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
16200 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
16201 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u5a5xx.h16756 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
16757 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
16759 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
16760 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
16761 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
16762 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
16763 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u5f7xx.h17720 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
17721 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
17723 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
17724 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
17725 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
17726 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
17727 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u599xx.h19913 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
19914 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
19916 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
19917 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
19918 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
19919 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
19920 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u5g7xx.h18282 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
18283 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
18285 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
18286 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
18287 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
18288 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
18289 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u5f9xx.h20849 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
20850 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
20852 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
20853 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
20854 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
20855 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
20856 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u5a9xx.h20475 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
20476 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
20478 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
20479 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
20480 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
20481 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
20482 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
Dstm32u5g9xx.h21411 #define RCC_ICSCR1_MSICAL0_Pos (15U) macro
21412 #define RCC_ICSCR1_MSICAL0_Msk (0x1FUL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x000F8000…
21414 #define RCC_ICSCR1_MSICAL0_0 (0x01UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00002000…
21415 #define RCC_ICSCR1_MSICAL0_1 (0x02UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00004000…
21416 #define RCC_ICSCR1_MSICAL0_2 (0x04UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00008000…
21417 #define RCC_ICSCR1_MSICAL0_3 (0x08UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x0000C000…
21418 #define RCC_ICSCR1_MSICAL0_4 (0x10UL << RCC_ICSCR1_MSICAL0_Pos) /*!< 0x00010000…
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/include/
Dstm32u5xx_ll_rcc.h2385 …t)(READ_BIT(RCC->ICSCR1, (RCC_ICSCR1_MSICAL0 >> Oscillator)) >> (RCC_ICSCR1_MSICAL0_Pos - Oscillat… in LL_RCC_MSI_GetCalibration()