Home
last modified time | relevance | path

Searched refs:RCC_CFGR2_ADCPRE12_Pos (Results 1 – 10 of 10) sorted by relevance

/hal_stm32-latest/stm32cube/stm32f3xx/drivers/src/
Dstm32f3xx_hal_rcc_ex.c1277 … frequency = RCC_GetPLLCLKFreq() / adc_pll_prediv_table[(srcclk >> RCC_CFGR2_ADCPRE12_Pos) & 0xF]; in HAL_RCCEx_GetPeriphCLKFreq()
/hal_stm32-latest/stm32cube/stm32f3xx/soc/
Dstm32f328xx.h8821 #define RCC_CFGR2_ADCPRE12_Pos (4U) macro
8822 #define RCC_CFGR2_ADCPRE12_Msk (0x1FUL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x000001F0…
8824 #define RCC_CFGR2_ADCPRE12_0 (0x01UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000010…
8825 #define RCC_CFGR2_ADCPRE12_1 (0x02UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000020…
8826 #define RCC_CFGR2_ADCPRE12_2 (0x04UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000040…
8827 #define RCC_CFGR2_ADCPRE12_3 (0x08UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000080…
8828 #define RCC_CFGR2_ADCPRE12_4 (0x10UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000100…
Dstm32f302xc.h9140 #define RCC_CFGR2_ADCPRE12_Pos (4U) macro
9141 #define RCC_CFGR2_ADCPRE12_Msk (0x1FUL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x000001F0…
9143 #define RCC_CFGR2_ADCPRE12_0 (0x01UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000010…
9144 #define RCC_CFGR2_ADCPRE12_1 (0x02UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000020…
9145 #define RCC_CFGR2_ADCPRE12_2 (0x04UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000040…
9146 #define RCC_CFGR2_ADCPRE12_3 (0x08UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000080…
9147 #define RCC_CFGR2_ADCPRE12_4 (0x10UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000100…
Dstm32f303x8.h8848 #define RCC_CFGR2_ADCPRE12_Pos (4U) macro
8849 #define RCC_CFGR2_ADCPRE12_Msk (0x1FUL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x000001F0…
8851 #define RCC_CFGR2_ADCPRE12_0 (0x01UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000010…
8852 #define RCC_CFGR2_ADCPRE12_1 (0x02UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000020…
8853 #define RCC_CFGR2_ADCPRE12_2 (0x04UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000040…
8854 #define RCC_CFGR2_ADCPRE12_3 (0x08UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000080…
8855 #define RCC_CFGR2_ADCPRE12_4 (0x10UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000100…
Dstm32f358xx.h9643 #define RCC_CFGR2_ADCPRE12_Pos (4U) macro
9644 #define RCC_CFGR2_ADCPRE12_Msk (0x1FUL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x000001F0…
9646 #define RCC_CFGR2_ADCPRE12_0 (0x01UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000010…
9647 #define RCC_CFGR2_ADCPRE12_1 (0x02UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000020…
9648 #define RCC_CFGR2_ADCPRE12_2 (0x04UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000040…
9649 #define RCC_CFGR2_ADCPRE12_3 (0x08UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000080…
9650 #define RCC_CFGR2_ADCPRE12_4 (0x10UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000100…
Dstm32f303xc.h9746 #define RCC_CFGR2_ADCPRE12_Pos (4U) macro
9747 #define RCC_CFGR2_ADCPRE12_Msk (0x1FUL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x000001F0…
9749 #define RCC_CFGR2_ADCPRE12_0 (0x01UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000010…
9750 #define RCC_CFGR2_ADCPRE12_1 (0x02UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000020…
9751 #define RCC_CFGR2_ADCPRE12_2 (0x04UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000040…
9752 #define RCC_CFGR2_ADCPRE12_3 (0x08UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000080…
9753 #define RCC_CFGR2_ADCPRE12_4 (0x10UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000100…
Dstm32f302xe.h10773 #define RCC_CFGR2_ADCPRE12_Pos (4U) macro
10774 #define RCC_CFGR2_ADCPRE12_Msk (0x1FUL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x000001F0…
10776 #define RCC_CFGR2_ADCPRE12_0 (0x01UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000010…
10777 #define RCC_CFGR2_ADCPRE12_1 (0x02UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000020…
10778 #define RCC_CFGR2_ADCPRE12_2 (0x04UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000040…
10779 #define RCC_CFGR2_ADCPRE12_3 (0x08UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000080…
10780 #define RCC_CFGR2_ADCPRE12_4 (0x10UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000100…
Dstm32f303xe.h11357 #define RCC_CFGR2_ADCPRE12_Pos (4U) macro
11358 #define RCC_CFGR2_ADCPRE12_Msk (0x1FUL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x000001F0…
11360 #define RCC_CFGR2_ADCPRE12_0 (0x01UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000010…
11361 #define RCC_CFGR2_ADCPRE12_1 (0x02UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000020…
11362 #define RCC_CFGR2_ADCPRE12_2 (0x04UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000040…
11363 #define RCC_CFGR2_ADCPRE12_3 (0x08UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000080…
11364 #define RCC_CFGR2_ADCPRE12_4 (0x10UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000100…
Dstm32f398xx.h11252 #define RCC_CFGR2_ADCPRE12_Pos (4U) macro
11253 #define RCC_CFGR2_ADCPRE12_Msk (0x1FUL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x000001F0…
11255 #define RCC_CFGR2_ADCPRE12_0 (0x01UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000010…
11256 #define RCC_CFGR2_ADCPRE12_1 (0x02UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000020…
11257 #define RCC_CFGR2_ADCPRE12_2 (0x04UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000040…
11258 #define RCC_CFGR2_ADCPRE12_3 (0x08UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000080…
11259 #define RCC_CFGR2_ADCPRE12_4 (0x10UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000100…
Dstm32f334x8.h11950 #define RCC_CFGR2_ADCPRE12_Pos (4U) macro
11951 #define RCC_CFGR2_ADCPRE12_Msk (0x1FUL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x000001F0…
11953 #define RCC_CFGR2_ADCPRE12_0 (0x01UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000010…
11954 #define RCC_CFGR2_ADCPRE12_1 (0x02UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000020…
11955 #define RCC_CFGR2_ADCPRE12_2 (0x04UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000040…
11956 #define RCC_CFGR2_ADCPRE12_3 (0x08UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000080…
11957 #define RCC_CFGR2_ADCPRE12_4 (0x10UL << RCC_CFGR2_ADCPRE12_Pos) /*!< 0x00000100…