/hal_stm32-latest/stm32cube/stm32l4xx/soc/ |
D | stm32l422xx.h | 7566 #define QUADSPI_CR_TCIE_Pos (17U) macro 7567 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32l412xx.h | 7341 #define QUADSPI_CR_TCIE_Pos (17U) macro 7342 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32l433xx.h | 12031 #define QUADSPI_CR_TCIE_Pos (17U) macro 12032 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32l451xx.h | 12086 #define QUADSPI_CR_TCIE_Pos (17U) macro 12087 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32l442xx.h | 11261 #define QUADSPI_CR_TCIE_Pos (17U) macro 11262 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32l431xx.h | 11802 #define QUADSPI_CR_TCIE_Pos (17U) macro 11803 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32l432xx.h | 11036 #define QUADSPI_CR_TCIE_Pos (17U) macro 11037 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
/hal_stm32-latest/stm32cube/stm32wbxx/soc/ |
D | stm32wb35xx.h | 6923 #define QUADSPI_CR_TCIE_Pos (17U) macro 6924 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32wb55xx.h | 7114 #define QUADSPI_CR_TCIE_Pos (17U) macro 7115 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32wb5mxx.h | 7114 #define QUADSPI_CR_TCIE_Pos (17U) macro 7115 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
/hal_stm32-latest/stm32cube/stm32g4xx/soc/ |
D | stm32g4a1xx.h | 7638 #define QUADSPI_CR_TCIE_Pos (17U) macro 7639 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32g491xx.h | 7417 #define QUADSPI_CR_TCIE_Pos (17U) macro 7418 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32g473xx.h | 8080 #define QUADSPI_CR_TCIE_Pos (17U) macro 8081 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32g471xx.h | 7566 #define QUADSPI_CR_TCIE_Pos (17U) macro 7567 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32g483xx.h | 8301 #define QUADSPI_CR_TCIE_Pos (17U) macro 8302 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
/hal_stm32-latest/stm32cube/stm32f7xx/soc/ |
D | stm32f723xx.h | 8912 #define QUADSPI_CR_TCIE_Pos (17U) macro 8913 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32f722xx.h | 8896 #define QUADSPI_CR_TCIE_Pos (17U) macro 8897 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32f730xx.h | 9126 #define QUADSPI_CR_TCIE_Pos (17U) macro 9127 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32f733xx.h | 9126 #define QUADSPI_CR_TCIE_Pos (17U) macro 9127 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32f732xx.h | 9110 #define QUADSPI_CR_TCIE_Pos (17U) macro 9111 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
/hal_stm32-latest/stm32cube/stm32f4xx/soc/ |
D | stm32f423xx.h | 9292 #define QUADSPI_CR_TCIE_Pos (17U) macro 9293 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32f412zx.h | 9022 #define QUADSPI_CR_TCIE_Pos (17U) macro 9023 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32f412rx.h | 9016 #define QUADSPI_CR_TCIE_Pos (17U) macro 9017 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32f412vx.h | 9018 #define QUADSPI_CR_TCIE_Pos (17U) macro 9019 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|
D | stm32f413xx.h | 9256 #define QUADSPI_CR_TCIE_Pos (17U) macro 9257 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
|