Home
last modified time | relevance | path

Searched refs:QUADSPI_CR_TCIE_Pos (Results 1 – 25 of 83) sorted by relevance

1234

/hal_stm32-latest/stm32cube/stm32l4xx/soc/
Dstm32l422xx.h7566 #define QUADSPI_CR_TCIE_Pos (17U) macro
7567 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32l412xx.h7341 #define QUADSPI_CR_TCIE_Pos (17U) macro
7342 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32l433xx.h12031 #define QUADSPI_CR_TCIE_Pos (17U) macro
12032 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32l451xx.h12086 #define QUADSPI_CR_TCIE_Pos (17U) macro
12087 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32l442xx.h11261 #define QUADSPI_CR_TCIE_Pos (17U) macro
11262 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32l431xx.h11802 #define QUADSPI_CR_TCIE_Pos (17U) macro
11803 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32l432xx.h11036 #define QUADSPI_CR_TCIE_Pos (17U) macro
11037 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
/hal_stm32-latest/stm32cube/stm32wbxx/soc/
Dstm32wb35xx.h6923 #define QUADSPI_CR_TCIE_Pos (17U) macro
6924 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32wb55xx.h7114 #define QUADSPI_CR_TCIE_Pos (17U) macro
7115 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32wb5mxx.h7114 #define QUADSPI_CR_TCIE_Pos (17U) macro
7115 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
/hal_stm32-latest/stm32cube/stm32g4xx/soc/
Dstm32g4a1xx.h7638 #define QUADSPI_CR_TCIE_Pos (17U) macro
7639 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32g491xx.h7417 #define QUADSPI_CR_TCIE_Pos (17U) macro
7418 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32g473xx.h8080 #define QUADSPI_CR_TCIE_Pos (17U) macro
8081 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32g471xx.h7566 #define QUADSPI_CR_TCIE_Pos (17U) macro
7567 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32g483xx.h8301 #define QUADSPI_CR_TCIE_Pos (17U) macro
8302 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
/hal_stm32-latest/stm32cube/stm32f7xx/soc/
Dstm32f723xx.h8912 #define QUADSPI_CR_TCIE_Pos (17U) macro
8913 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32f722xx.h8896 #define QUADSPI_CR_TCIE_Pos (17U) macro
8897 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32f730xx.h9126 #define QUADSPI_CR_TCIE_Pos (17U) macro
9127 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32f733xx.h9126 #define QUADSPI_CR_TCIE_Pos (17U) macro
9127 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32f732xx.h9110 #define QUADSPI_CR_TCIE_Pos (17U) macro
9111 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
/hal_stm32-latest/stm32cube/stm32f4xx/soc/
Dstm32f423xx.h9292 #define QUADSPI_CR_TCIE_Pos (17U) macro
9293 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32f412zx.h9022 #define QUADSPI_CR_TCIE_Pos (17U) macro
9023 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32f412rx.h9016 #define QUADSPI_CR_TCIE_Pos (17U) macro
9017 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32f412vx.h9018 #define QUADSPI_CR_TCIE_Pos (17U) macro
9019 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */
Dstm32f413xx.h9256 #define QUADSPI_CR_TCIE_Pos (17U) macro
9257 #define QUADSPI_CR_TCIE_Msk (0x1UL << QUADSPI_CR_TCIE_Pos) /*!< 0x00020000 */

1234