Home
last modified time | relevance | path

Searched refs:GTZC_CFGR4_SRAM5_Msk (Results 1 – 8 of 8) sorted by relevance

/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u595xx.h20738 #define GTZC_CFGR4_SRAM5_Msk (0x01UL << GTZC_CFGR4_SRAM5_Pos) macro
21220 #define GTZC_TZIC1_IER4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
21422 #define GTZC_TZIC1_SR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
21624 #define GTZC_TZIC1_FCR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
Dstm32u5a5xx.h21358 #define GTZC_CFGR4_SRAM5_Msk (0x01UL << GTZC_CFGR4_SRAM5_Pos) macro
21862 #define GTZC_TZIC1_IER4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
22074 #define GTZC_TZIC1_SR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
22286 #define GTZC_TZIC1_FCR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
Dstm32u5f7xx.h22347 #define GTZC_CFGR4_SRAM5_Msk (0x01UL << GTZC_CFGR4_SRAM5_Pos) macro
22869 #define GTZC_TZIC1_IER4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
23087 #define GTZC_TZIC1_SR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
23305 #define GTZC_TZIC1_FCR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
Dstm32u599xx.h24522 #define GTZC_CFGR4_SRAM5_Msk (0x01UL << GTZC_CFGR4_SRAM5_Pos) macro
25034 #define GTZC_TZIC1_IER4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
25246 #define GTZC_TZIC1_SR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
25458 #define GTZC_TZIC1_FCR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
Dstm32u5g7xx.h22967 #define GTZC_CFGR4_SRAM5_Msk (0x01UL << GTZC_CFGR4_SRAM5_Pos) macro
23511 #define GTZC_TZIC1_IER4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
23739 #define GTZC_TZIC1_SR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
23967 #define GTZC_TZIC1_FCR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
Dstm32u5f9xx.h25490 #define GTZC_CFGR4_SRAM5_Msk (0x01UL << GTZC_CFGR4_SRAM5_Pos) macro
26018 #define GTZC_TZIC1_IER4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
26238 #define GTZC_TZIC1_SR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
26458 #define GTZC_TZIC1_FCR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
Dstm32u5a9xx.h25142 #define GTZC_CFGR4_SRAM5_Msk (0x01UL << GTZC_CFGR4_SRAM5_Pos) macro
25676 #define GTZC_TZIC1_IER4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
25898 #define GTZC_TZIC1_SR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
26120 #define GTZC_TZIC1_FCR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
Dstm32u5g9xx.h26110 #define GTZC_CFGR4_SRAM5_Msk (0x01UL << GTZC_CFGR4_SRAM5_Pos) macro
26660 #define GTZC_TZIC1_IER4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
26890 #define GTZC_TZIC1_SR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk
27120 #define GTZC_TZIC1_FCR4_SRAM5_Msk GTZC_CFGR4_SRAM5_Msk