Home
last modified time | relevance | path

Searched refs:GTZC_CFGR3_TSC_Pos (Results 1 – 18 of 18) sorted by relevance

/hal_stm32-latest/stm32cube/stm32wbaxx/drivers/include/
Dstm32wbaxx_hal_gtzc.h191 #define GTZC_PERIPH_TSC (GTZC_PERIPH_REG3 | GTZC_CFGR3_TSC_Pos)
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/include/
Dstm32u5xx_hal_gtzc.h247 #define GTZC_PERIPH_TSC (GTZC1_PERIPH_REG3 | GTZC_CFGR3_TSC_Pos)
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h18443 #define GTZC_CFGR3_TSC_Pos (4U) macro
18444 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
18615 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
18735 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
18855 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
19025 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
19193 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u535xx.h17891 #define GTZC_CFGR3_TSC_Pos (4U) macro
17892 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
18055 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
18169 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
18283 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
18445 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
18605 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u575xx.h19488 #define GTZC_CFGR3_TSC_Pos (4U) macro
19489 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
19674 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
19804 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
19934 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
20120 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
20306 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u585xx.h20098 #define GTZC_CFGR3_TSC_Pos (4U) macro
20099 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
20294 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
20430 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
20566 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
20762 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
20958 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u595xx.h20669 #define GTZC_CFGR3_TSC_Pos (4U) macro
20670 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
20871 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
21011 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
21151 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
21353 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
21555 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u5a5xx.h21279 #define GTZC_CFGR3_TSC_Pos (4U) macro
21280 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
21491 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
21637 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
21783 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
21995 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
22207 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u5f7xx.h22264 #define GTZC_CFGR3_TSC_Pos (4U) macro
22265 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
22482 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
22634 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
22786 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
23004 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
23222 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u599xx.h24445 #define GTZC_CFGR3_TSC_Pos (4U) macro
24446 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
24657 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
24807 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
24957 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
25169 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
25381 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u5g7xx.h22874 #define GTZC_CFGR3_TSC_Pos (4U) macro
22875 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
23102 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
23260 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
23418 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
23646 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
23874 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u5f9xx.h25407 #define GTZC_CFGR3_TSC_Pos (4U) macro
25408 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
25627 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
25781 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
25935 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
26155 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
26375 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u5a9xx.h25055 #define GTZC_CFGR3_TSC_Pos (4U) macro
25056 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
25277 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
25433 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
25589 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
25811 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
26033 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
Dstm32u5g9xx.h26017 #define GTZC_CFGR3_TSC_Pos (4U) macro
26018 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
26247 #define GTZC_TZSC1_SECCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
26407 #define GTZC_TZSC1_PRIVCFGR3_TSC_Pos GTZC_CFGR3_TSC_Pos
26567 #define GTZC_TZIC1_IER3_TSC_Pos GTZC_CFGR3_TSC_Pos
26797 #define GTZC_TZIC1_SR3_TSC_Pos GTZC_CFGR3_TSC_Pos
27027 #define GTZC_TZIC1_FCR3_TSC_Pos GTZC_CFGR3_TSC_Pos
/hal_stm32-latest/stm32cube/stm32wbaxx/soc/
Dstm32wba52xx.h5662 #define GTZC_CFGR3_TSC_Pos GTZC_TZSC_SECCFGR3_TSCSEC_Pos macro
5663 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
Dstm32wba54xx.h5849 #define GTZC_CFGR3_TSC_Pos GTZC_TZSC_SECCFGR3_TSCSEC_Pos macro
5850 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
Dstm32wba5mxx.h5849 #define GTZC_CFGR3_TSC_Pos GTZC_TZSC_SECCFGR3_TSCSEC_Pos macro
5850 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)
Dstm32wba55xx.h5849 #define GTZC_CFGR3_TSC_Pos GTZC_TZSC_SECCFGR3_TSCSEC_Pos macro
5850 #define GTZC_CFGR3_TSC_Msk (0x01UL << GTZC_CFGR3_TSC_Pos)