Home
last modified time | relevance | path

Searched refs:GTZC_CFGR2_RTC_Pos (Results 1 – 16 of 16) sorted by relevance

/hal_stm32-latest/stm32cube/stm32l5xx/drivers/include/
Dstm32l5xx_hal_gtzc.h221 #define GTZC_PERIPH_RTC (GTZC_PERIPH_REG2 | GTZC_CFGR2_RTC_Pos)
/hal_stm32-latest/stm32cube/stm32u5xx/drivers/include/
Dstm32u5xx_hal_gtzc.h353 #define GTZC_PERIPH_RTC (GTZC2_PERIPH_REG2 | GTZC_CFGR2_RTC_Pos)
/hal_stm32-latest/stm32cube/stm32l5xx/soc/
Dstm32l552xx.h16437 #define GTZC_CFGR2_RTC_Pos (19U) macro
16438 #define GTZC_CFGR2_RTC_Msk ( 0x01UL << GTZC_CFGR2_RTC_Pos )
16781 #define GTZC_TZIC_IER2_RTCIE_Pos GTZC_CFGR2_RTC_Pos
16921 #define GTZC_TZIC_SR2_RTCF_Pos GTZC_CFGR2_RTC_Pos
17061 #define GTZC_TZIC_FCR2_RTCFC_Pos GTZC_CFGR2_RTC_Pos
Dstm32l562xx.h17178 #define GTZC_CFGR2_RTC_Pos (19U) macro
17179 #define GTZC_CFGR2_RTC_Msk ( 0x01UL << GTZC_CFGR2_RTC_Pos )
17536 #define GTZC_TZIC_IER2_RTCIE_Pos GTZC_CFGR2_RTC_Pos
17682 #define GTZC_TZIC_SR2_RTCF_Pos GTZC_CFGR2_RTC_Pos
17828 #define GTZC_TZIC_FCR2_RTCFC_Pos GTZC_CFGR2_RTC_Pos
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h18527 #define GTZC_CFGR2_RTC_Pos (1U) macro
18528 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
18937 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
19107 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
19275 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u535xx.h17967 #define GTZC_CFGR2_RTC_Pos (1U) macro
17968 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
18357 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
18519 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
18679 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u575xx.h19582 #define GTZC_CFGR2_RTC_Pos (1U) macro
19583 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
20028 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
20214 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
20400 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u585xx.h20202 #define GTZC_CFGR2_RTC_Pos (1U) macro
20203 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
20670 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
20866 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
21062 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u595xx.h20771 #define GTZC_CFGR2_RTC_Pos (1U) macro
20772 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
21253 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
21455 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
21657 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5a5xx.h21391 #define GTZC_CFGR2_RTC_Pos (1U) macro
21392 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
21895 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
22107 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
22319 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5f7xx.h22380 #define GTZC_CFGR2_RTC_Pos (1U) macro
22381 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
22902 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
23120 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
23338 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u599xx.h24555 #define GTZC_CFGR2_RTC_Pos (1U) macro
24556 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
25067 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
25279 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
25491 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5g7xx.h23000 #define GTZC_CFGR2_RTC_Pos (1U) macro
23001 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
23544 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
23772 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
24000 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5f9xx.h25523 #define GTZC_CFGR2_RTC_Pos (1U) macro
25524 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
26051 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
26271 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
26491 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5a9xx.h25175 #define GTZC_CFGR2_RTC_Pos (1U) macro
25176 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
25709 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
25931 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
26153 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos
Dstm32u5g9xx.h26143 #define GTZC_CFGR2_RTC_Pos (1U) macro
26144 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos)
26693 #define GTZC_TZIC2_IER2_RTC_Pos GTZC_CFGR2_RTC_Pos
26923 #define GTZC_TZIC2_SR2_RTC_Pos GTZC_CFGR2_RTC_Pos
27153 #define GTZC_TZIC2_FCR2_RTC_Pos GTZC_CFGR2_RTC_Pos