Home
last modified time | relevance | path

Searched refs:GTZC_CFGR2_RTC_Msk (Results 1 – 14 of 14) sorted by relevance

/hal_stm32-latest/stm32cube/stm32l5xx/soc/
Dstm32l552xx.h16438 #define GTZC_CFGR2_RTC_Msk ( 0x01UL << GTZC_CFGR2_RTC_Pos ) macro
16782 #define GTZC_TZIC_IER2_RTCIE_Msk GTZC_CFGR2_RTC_Msk
16922 #define GTZC_TZIC_SR2_RTCF_Msk GTZC_CFGR2_RTC_Msk
17062 #define GTZC_TZIC_FCR2_RTCFC_Msk GTZC_CFGR2_RTC_Msk
Dstm32l562xx.h17179 #define GTZC_CFGR2_RTC_Msk ( 0x01UL << GTZC_CFGR2_RTC_Pos ) macro
17537 #define GTZC_TZIC_IER2_RTCIE_Msk GTZC_CFGR2_RTC_Msk
17683 #define GTZC_TZIC_SR2_RTCF_Msk GTZC_CFGR2_RTC_Msk
17829 #define GTZC_TZIC_FCR2_RTCFC_Msk GTZC_CFGR2_RTC_Msk
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h18528 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
18938 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
19108 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
19276 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u535xx.h17968 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
18358 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
18520 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
18680 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u575xx.h19583 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
20029 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
20215 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
20401 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u585xx.h20203 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
20671 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
20867 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
21063 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u595xx.h20772 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
21254 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
21456 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
21658 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u5a5xx.h21392 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
21896 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
22108 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
22320 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u5f7xx.h22381 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
22903 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
23121 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
23339 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u599xx.h24556 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
25068 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
25280 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
25492 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u5g7xx.h23001 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
23545 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
23773 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
24001 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u5f9xx.h25524 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
26052 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
26272 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
26492 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u5a9xx.h25176 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
25710 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
25932 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
26154 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk
Dstm32u5g9xx.h26144 #define GTZC_CFGR2_RTC_Msk (0x01UL << GTZC_CFGR2_RTC_Pos) macro
26694 #define GTZC_TZIC2_IER2_RTC_Msk GTZC_CFGR2_RTC_Msk
26924 #define GTZC_TZIC2_SR2_RTC_Msk GTZC_CFGR2_RTC_Msk
27154 #define GTZC_TZIC2_FCR2_RTC_Msk GTZC_CFGR2_RTC_Msk