Home
last modified time | relevance | path

Searched refs:GFXTIM_EVSR_LES2_Pos (Results 1 – 12 of 12) sorted by relevance

/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h10087 #define GFXTIM_EVSR_LES2_Pos (8U) macro
10088 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
10090 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
10091 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
10092 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
Dstm32h7s7xx.h10611 #define GFXTIM_EVSR_LES2_Pos (8U) macro
10612 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
10614 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
10615 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
10616 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
Dstm32h7s3xx.h10532 #define GFXTIM_EVSR_LES2_Pos (8U) macro
10533 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
10535 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
10536 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
10537 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
Dstm32h7r7xx.h10164 #define GFXTIM_EVSR_LES2_Pos (8U) macro
10165 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
10167 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
10168 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
10169 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u5f7xx.h9936 #define GFXTIM_EVSR_LES2_Pos (8U) macro
9937 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
9939 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
9940 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
9941 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
Dstm32u5g7xx.h10385 #define GFXTIM_EVSR_LES2_Pos (8U) macro
10386 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
10388 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
10389 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
10390 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
Dstm32u5f9xx.h13062 #define GFXTIM_EVSR_LES2_Pos (8U) macro
13063 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
13065 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
13066 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
13067 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
Dstm32u5g9xx.h13511 #define GFXTIM_EVSR_LES2_Pos (8U) macro
13512 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
13514 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
13515 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
13516 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
/hal_stm32-latest/stm32cube/stm32n6xx/soc/
Dstm32n645xx.h18836 #define GFXTIM_EVSR_LES2_Pos (8U) macro
18837 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
18839 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
18840 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
18841 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
Dstm32n657xx.h19778 #define GFXTIM_EVSR_LES2_Pos (8U) macro
19779 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
19781 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
19782 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
19783 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
Dstm32n655xx.h19536 #define GFXTIM_EVSR_LES2_Pos (8U) macro
19537 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
19539 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
19540 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
19541 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */
Dstm32n647xx.h19078 #define GFXTIM_EVSR_LES2_Pos (8U) macro
19079 #define GFXTIM_EVSR_LES2_Msk (0x7UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000700 */
19081 #define GFXTIM_EVSR_LES2_0 (0x1UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000100 */
19082 #define GFXTIM_EVSR_LES2_1 (0x2UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000200 */
19083 #define GFXTIM_EVSR_LES2_2 (0x4UL << GFXTIM_EVSR_LES2_Pos) /*!< 0x00000400 */