| /hal_stm32-latest/stm32cube/stm32wbaxx/soc/ |
| D | stm32wba52xx.h | 2609 #define DMA_SECCFGR_SEC0_Pos (0U) macro 2610 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32wba54xx.h | 2792 #define DMA_SECCFGR_SEC0_Pos (0U) macro 2793 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32wba5mxx.h | 2792 #define DMA_SECCFGR_SEC0_Pos (0U) macro 2793 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32wba55xx.h | 2792 #define DMA_SECCFGR_SEC0_Pos (0U) macro 2793 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| /hal_stm32-latest/stm32cube/stm32h5xx/soc/ |
| D | stm32h523xx.h | 4986 #define DMA_SECCFGR_SEC0_Pos (0U) macro 4987 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32h562xx.h | 5429 #define DMA_SECCFGR_SEC0_Pos (0U) macro 5430 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32h533xx.h | 5395 #define DMA_SECCFGR_SEC0_Pos (0U) macro 5396 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32h573xx.h | 7922 #define DMA_SECCFGR_SEC0_Pos (0U) macro 7923 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32h563xx.h | 7513 #define DMA_SECCFGR_SEC0_Pos (0U) macro 7514 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| /hal_stm32-latest/stm32cube/stm32u5xx/soc/ |
| D | stm32u545xx.h | 5957 #define DMA_SECCFGR_SEC0_Pos (0U) macro 5958 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u535xx.h | 5557 #define DMA_SECCFGR_SEC0_Pos (0U) macro 5558 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u575xx.h | 5956 #define DMA_SECCFGR_SEC0_Pos (0U) macro 5957 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u585xx.h | 6405 #define DMA_SECCFGR_SEC0_Pos (0U) macro 6406 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u595xx.h | 6212 #define DMA_SECCFGR_SEC0_Pos (0U) macro 6213 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u5a5xx.h | 6661 #define DMA_SECCFGR_SEC0_Pos (0U) macro 6662 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u5f7xx.h | 6508 #define DMA_SECCFGR_SEC0_Pos (0U) macro 6509 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u599xx.h | 6500 #define DMA_SECCFGR_SEC0_Pos (0U) macro 6501 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u5g7xx.h | 6957 #define DMA_SECCFGR_SEC0_Pos (0U) macro 6958 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u5f9xx.h | 6628 #define DMA_SECCFGR_SEC0_Pos (0U) macro 6629 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u5a9xx.h | 6949 #define DMA_SECCFGR_SEC0_Pos (0U) macro 6950 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| D | stm32u5g9xx.h | 7077 #define DMA_SECCFGR_SEC0_Pos (0U) macro 7078 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001…
|
| /hal_stm32-latest/stm32cube/stm32n6xx/soc/ |
| D | stm32n645xx.h | 10711 #define DMA_SECCFGR_SEC0_Pos (0U) macro 10712 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001 */
|
| D | stm32n657xx.h | 11653 #define DMA_SECCFGR_SEC0_Pos (0U) macro 11654 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001 */
|
| D | stm32n655xx.h | 11411 #define DMA_SECCFGR_SEC0_Pos (0U) macro 11412 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001 */
|
| D | stm32n647xx.h | 10953 #define DMA_SECCFGR_SEC0_Pos (0U) macro 10954 #define DMA_SECCFGR_SEC0_Msk (0x1UL << DMA_SECCFGR_SEC0_Pos) /*!< 0x00000001 */
|