Home
last modified time | relevance | path

Searched refs:ADC_CR_ADEN_Msk (Results 1 – 25 of 195) sorted by relevance

12345678

/hal_stm32-latest/stm32cube/stm32f0xx/soc/
Dstm32f030x6.h604 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
605 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
Dstm32f030x8.h620 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
621 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
Dstm32f070x6.h649 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
650 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
Dstm32f031x6.h614 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
615 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
Dstm32f030xc.h636 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
637 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
Dstm32f038xx.h613 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
614 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
Dstm32f070xb.h672 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
673 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
Dstm32f058xx.h719 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
720 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
Dstm32f051x8.h720 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
721 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
/hal_stm32-latest/stm32cube/stm32l0xx/soc/
Dstm32l041xx.h708 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
709 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l010x8.h666 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
667 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l010xb.h671 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
672 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l011xx.h678 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
679 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l021xx.h699 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
700 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l031xx.h687 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
688 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l051xx.h722 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
723 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l010x4.h658 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
659 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l010x6.h664 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
665 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l081xx.h765 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
766 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l071xx.h744 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
745 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l052xx.h831 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
832 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l062xx.h852 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
853 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
Dstm32l053xx.h847 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
848 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable cont…
/hal_stm32-latest/stm32cube/stm32c0xx/soc/
Dstm32c011xx.h721 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
722 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */
Dstm32c031xx.h725 #define ADC_CR_ADEN_Msk (0x1UL << ADC_CR_ADEN_Pos) /*!< 0x00000001 */ macro
726 #define ADC_CR_ADEN ADC_CR_ADEN_Msk /*!< ADC enable */

12345678