Home
last modified time | relevance | path

Searched refs:ADC_CHSELR_CHSEL18_Pos (Results 1 – 25 of 68) sorted by relevance

123

/hal_stm32-latest/stm32cube/stm32f0xx/soc/
Dstm32f030x6.h764 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
765 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32f030x8.h780 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
781 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32f070x6.h809 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
810 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32f031x6.h774 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
775 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32f030xc.h796 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
797 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32f038xx.h773 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
774 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32f070xb.h832 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
833 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32f058xx.h879 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
880 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32f051x8.h880 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
881 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
/hal_stm32-latest/stm32cube/stm32l0xx/soc/
Dstm32l041xx.h826 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
827 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l010x8.h784 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
785 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l010xb.h789 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
790 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l011xx.h796 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
797 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l021xx.h817 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
818 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l031xx.h805 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
806 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l051xx.h840 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
841 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l010x4.h776 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
777 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l010x6.h782 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
783 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l081xx.h883 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
884 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l071xx.h862 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
863 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l052xx.h949 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
950 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l062xx.h970 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
971 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32l053xx.h965 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
966 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
/hal_stm32-latest/stm32cube/stm32c0xx/soc/
Dstm32c011xx.h1062 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
1063 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */
Dstm32c031xx.h1066 #define ADC_CHSELR_CHSEL18_Pos (18U) macro
1067 #define ADC_CHSELR_CHSEL18_Msk (0x1UL << ADC_CHSELR_CHSEL18_Pos) /*!< 0x00040000 */

123