Home
last modified time | relevance | path

Searched refs:ADC_CHSELR_CHSEL0_Pos (Results 1 – 25 of 78) sorted by relevance

1234

/hal_stm32-latest/stm32cube/stm32f0xx/soc/
Dstm32f030x6.h818 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
819 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32f030x8.h834 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
835 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32f070x6.h863 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
864 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32f031x6.h828 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
829 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32f030xc.h850 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
851 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32f038xx.h827 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
828 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32f070xb.h886 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
887 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32f058xx.h933 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
934 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32f051x8.h934 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
935 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
/hal_stm32-latest/stm32cube/stm32l0xx/soc/
Dstm32l041xx.h877 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
878 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l010x8.h835 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
836 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l010xb.h840 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
841 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l011xx.h847 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
848 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l021xx.h868 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
869 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l031xx.h856 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
857 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l051xx.h891 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
892 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l010x4.h827 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
828 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l010x6.h833 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
834 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l081xx.h934 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
935 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l071xx.h913 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
914 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l052xx.h1000 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
1001 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l062xx.h1021 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
1022 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32l053xx.h1019 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
1020 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
/hal_stm32-latest/stm32cube/stm32c0xx/soc/
Dstm32c011xx.h1116 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
1117 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */
Dstm32c031xx.h1120 #define ADC_CHSELR_CHSEL0_Pos (0U) macro
1121 #define ADC_CHSELR_CHSEL0_Msk (0x1UL << ADC_CHSELR_CHSEL0_Pos) /*!< 0x00000001 */

1234