Home
last modified time | relevance | path

Searched refs:ADC_CFGR2_OVSE_Pos (Results 1 – 25 of 47) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32l0xx/soc/
Dstm32l041xx.h790 #define ADC_CFGR2_OVSE_Pos (0U) macro
791 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l010x8.h748 #define ADC_CFGR2_OVSE_Pos (0U) macro
749 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l010xb.h753 #define ADC_CFGR2_OVSE_Pos (0U) macro
754 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l011xx.h760 #define ADC_CFGR2_OVSE_Pos (0U) macro
761 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l021xx.h781 #define ADC_CFGR2_OVSE_Pos (0U) macro
782 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l031xx.h769 #define ADC_CFGR2_OVSE_Pos (0U) macro
770 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l051xx.h804 #define ADC_CFGR2_OVSE_Pos (0U) macro
805 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l010x4.h740 #define ADC_CFGR2_OVSE_Pos (0U) macro
741 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l010x6.h746 #define ADC_CFGR2_OVSE_Pos (0U) macro
747 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l081xx.h847 #define ADC_CFGR2_OVSE_Pos (0U) macro
848 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l071xx.h826 #define ADC_CFGR2_OVSE_Pos (0U) macro
827 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l052xx.h913 #define ADC_CFGR2_OVSE_Pos (0U) macro
914 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l062xx.h934 #define ADC_CFGR2_OVSE_Pos (0U) macro
935 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l053xx.h929 #define ADC_CFGR2_OVSE_Pos (0U) macro
930 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l072xx.h940 #define ADC_CFGR2_OVSE_Pos (0U) macro
941 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l073xx.h956 #define ADC_CFGR2_OVSE_Pos (0U) macro
957 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l083xx.h977 #define ADC_CFGR2_OVSE_Pos (0U) macro
978 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l063xx.h950 #define ADC_CFGR2_OVSE_Pos (0U) macro
951 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32l082xx.h961 #define ADC_CFGR2_OVSE_Pos (0U) macro
962 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
/hal_stm32-latest/stm32cube/stm32c0xx/soc/
Dstm32c011xx.h813 #define ADC_CFGR2_OVSE_Pos (0U) macro
814 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32c031xx.h817 #define ADC_CFGR2_OVSE_Pos (0U) macro
818 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32c071xx.h894 #define ADC_CFGR2_OVSE_Pos (0U) macro
895 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
/hal_stm32-latest/stm32cube/stm32g0xx/soc/
Dstm32g030xx.h858 #define ADC_CFGR2_OVSE_Pos (0U) macro
859 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32g050xx.h877 #define ADC_CFGR2_OVSE_Pos (0U) macro
878 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */
Dstm32g070xx.h880 #define ADC_CFGR2_OVSE_Pos (0U) macro
881 #define ADC_CFGR2_OVSE_Msk (0x1UL << ADC_CFGR2_OVSE_Pos) /*!< 0x00000001 */

12