Home
last modified time | relevance | path

Searched refs:MUX_PA24E_TC5_WO0 (Results 1 – 25 of 46) sorted by relevance

12

/hal_atmel-3.6.0/asf/sam0/include/samd21/pio/
Dsamd21e15a.h539 #define MUX_PA24E_TC5_WO0 _L_(4) macro
540 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21e16a.h539 #define MUX_PA24E_TC5_WO0 _L_(4) macro
540 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21e17a.h539 #define MUX_PA24E_TC5_WO0 _L_(4) macro
540 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21e18a.h539 #define MUX_PA24E_TC5_WO0 _L_(4) macro
540 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21g17au.h716 #define MUX_PA24E_TC5_WO0 _L_(4) macro
717 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21g18au.h716 #define MUX_PA24E_TC5_WO0 _L_(4) macro
717 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21g15a.h777 #define MUX_PA24E_TC5_WO0 _L_(4) macro
778 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21g16a.h777 #define MUX_PA24E_TC5_WO0 _L_(4) macro
778 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21g17a.h777 #define MUX_PA24E_TC5_WO0 _L_(4) macro
778 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21g18a.h777 #define MUX_PA24E_TC5_WO0 _L_(4) macro
778 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21j15a.h979 #define MUX_PA24E_TC5_WO0 _L_(4) macro
980 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21j16a.h979 #define MUX_PA24E_TC5_WO0 _L_(4) macro
980 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21j17a.h979 #define MUX_PA24E_TC5_WO0 _L_(4) macro
980 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd21j18a.h979 #define MUX_PA24E_TC5_WO0 _L_(4) macro
980 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
/hal_atmel-3.6.0/asf/sam0/include/samr21/pio/
Dsamr21e18a.h613 #define MUX_PA24E_TC5_WO0 _L_(4) macro
614 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamr21e16a.h613 #define MUX_PA24E_TC5_WO0 _L_(4) macro
614 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamr21e17a.h613 #define MUX_PA24E_TC5_WO0 _L_(4) macro
614 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamr21e19a.h735 #define MUX_PA24E_TC5_WO0 _L_(4) macro
736 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamr21g16a.h821 #define MUX_PA24E_TC5_WO0 _L_(4) macro
822 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamr21g17a.h821 #define MUX_PA24E_TC5_WO0 _L_(4) macro
822 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamr21g18a.h821 #define MUX_PA24E_TC5_WO0 _L_(4) macro
822 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
/hal_atmel-3.6.0/asf/sam0/include/samc20n/pio/
Dsamc20n17a.h1745 #define MUX_PA24E_TC5_WO0 _L_(4) macro
1746 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamc20n18a.h1745 #define MUX_PA24E_TC5_WO0 _L_(4) macro
1746 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
/hal_atmel-3.6.0/asf/sam0/include/samd51/pio/
Dsamd51j18a.h973 #define MUX_PA24E_TC5_WO0 _L_(4) macro
974 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)
Dsamd51j19a.h973 #define MUX_PA24E_TC5_WO0 _L_(4) macro
974 #define PINMUX_PA24E_TC5_WO0 ((PIN_PA24E_TC5_WO0 << 16) | MUX_PA24E_TC5_WO0)

12