1 /**************************************************************************//**
2  * @file
3  * @brief EFR32BG29 GPIO register and bit field definitions
4  ******************************************************************************
5  * # License
6  * <b>Copyright 2024 Silicon Laboratories, Inc. www.silabs.com</b>
7  ******************************************************************************
8  *
9  * SPDX-License-Identifier: Zlib
10  *
11  * The licensor of this software is Silicon Laboratories Inc.
12  *
13  * This software is provided 'as-is', without any express or implied
14  * warranty. In no event will the authors be held liable for any damages
15  * arising from the use of this software.
16  *
17  * Permission is granted to anyone to use this software for any purpose,
18  * including commercial applications, and to alter it and redistribute it
19  * freely, subject to the following restrictions:
20  *
21  * 1. The origin of this software must not be misrepresented; you must not
22  *    claim that you wrote the original software. If you use this software
23  *    in a product, an acknowledgment in the product documentation would be
24  *    appreciated but is not required.
25  * 2. Altered source versions must be plainly marked as such, and must not be
26  *    misrepresented as being the original software.
27  * 3. This notice may not be removed or altered from any source distribution.
28  *
29  *****************************************************************************/
30 #ifndef EFR32BG29_GPIO_H
31 #define EFR32BG29_GPIO_H
32 #define GPIO_HAS_SET_CLEAR
33 
34 /**************************************************************************//**
35 * @addtogroup Parts
36 * @{
37 ******************************************************************************/
38 
39 #include "efr32bg29_gpio_port.h"
40 
41 typedef struct gpio_acmproute_typedef{
42   __IOM uint32_t ROUTEEN;                            /**< ACMP0 pin enable                                   */
43   __IOM uint32_t ACMPOUTROUTE;                       /**< ACMPOUT port/pin select                            */
44   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
45 } GPIO_ACMPROUTE_TypeDef;
46 
47 typedef struct gpio_cmuroute_typedef{
48   __IOM uint32_t ROUTEEN;                            /**< CMU pin enable                                     */
49   __IOM uint32_t CLKIN0ROUTE;                        /**< CLKIN0 port/pin select                             */
50   __IOM uint32_t CLKOUT0ROUTE;                       /**< CLKOUT0 port/pin select                            */
51   __IOM uint32_t CLKOUT1ROUTE;                       /**< CLKOUT1 port/pin select                            */
52   __IOM uint32_t CLKOUT2ROUTE;                       /**< CLKOUT2 port/pin select                            */
53   uint32_t       RESERVED0[2U];                      /**< Reserved for future use                            */
54 } GPIO_CMUROUTE_TypeDef;
55 
56 typedef struct gpio_eusartroute_typedef{
57   __IOM uint32_t ROUTEEN;                            /**< EUSART0 pin enable                                 */
58   __IOM uint32_t CSROUTE;                            /**< CS port/pin select                                 */
59   __IOM uint32_t CTSROUTE;                           /**< CTS port/pin select                                */
60   __IOM uint32_t RTSROUTE;                           /**< RTS port/pin select                                */
61   __IOM uint32_t RXROUTE;                            /**< RX port/pin select                                 */
62   __IOM uint32_t SCLKROUTE;                          /**< SCLK port/pin select                               */
63   __IOM uint32_t TXROUTE;                            /**< TX port/pin select                                 */
64   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
65 } GPIO_EUSARTROUTE_TypeDef;
66 
67 typedef struct gpio_frcroute_typedef{
68   __IOM uint32_t ROUTEEN;                            /**< FRC pin enable                                     */
69   __IOM uint32_t DCLKROUTE;                          /**< DCLK port/pin select                               */
70   __IOM uint32_t DFRAMEROUTE;                        /**< DFRAME port/pin select                             */
71   __IOM uint32_t DOUTROUTE;                          /**< DOUT port/pin select                               */
72   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
73 } GPIO_FRCROUTE_TypeDef;
74 
75 typedef struct gpio_i2croute_typedef{
76   __IOM uint32_t ROUTEEN;                            /**< I2C0 pin enable                                    */
77   __IOM uint32_t SCLROUTE;                           /**< SCL port/pin select                                */
78   __IOM uint32_t SDAROUTE;                           /**< SDA port/pin select                                */
79   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
80 } GPIO_I2CROUTE_TypeDef;
81 
82 typedef struct gpio_letimerroute_typedef{
83   __IOM uint32_t ROUTEEN;                            /**< LETIMER pin enable                                 */
84   __IOM uint32_t OUT0ROUTE;                          /**< OUT0 port/pin select                               */
85   __IOM uint32_t OUT1ROUTE;                          /**< OUT1 port/pin select                               */
86   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
87 } GPIO_LETIMERROUTE_TypeDef;
88 
89 typedef struct gpio_modemroute_typedef{
90   __IOM uint32_t ROUTEEN;                            /**< MODEM pin enable                                   */
91   __IOM uint32_t ANT0ROUTE;                          /**< ANT0 port/pin select                               */
92   __IOM uint32_t ANT1ROUTE;                          /**< ANT1 port/pin select                               */
93   __IOM uint32_t ANTROLLOVERROUTE;                   /**< ANTROLLOVER port/pin select                        */
94   __IOM uint32_t ANTRR0ROUTE;                        /**< ANTRR0 port/pin select                             */
95   __IOM uint32_t ANTRR1ROUTE;                        /**< ANTRR1 port/pin select                             */
96   __IOM uint32_t ANTRR2ROUTE;                        /**< ANTRR2 port/pin select                             */
97   __IOM uint32_t ANTRR3ROUTE;                        /**< ANTRR3 port/pin select                             */
98   __IOM uint32_t ANTRR4ROUTE;                        /**< ANTRR4 port/pin select                             */
99   __IOM uint32_t ANTRR5ROUTE;                        /**< ANTRR5 port/pin select                             */
100   __IOM uint32_t ANTSWENROUTE;                       /**< ANTSWEN port/pin select                            */
101   __IOM uint32_t ANTSWUSROUTE;                       /**< ANTSWUS port/pin select                            */
102   __IOM uint32_t ANTTRIGROUTE;                       /**< ANTTRIG port/pin select                            */
103   __IOM uint32_t ANTTRIGSTOPROUTE;                   /**< ANTTRIGSTOP port/pin select                        */
104   __IOM uint32_t DCLKROUTE;                          /**< DCLK port/pin select                               */
105   __IOM uint32_t DINROUTE;                           /**< DIN port/pin select                                */
106   __IOM uint32_t DOUTROUTE;                          /**< DOUT port/pin select                               */
107   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
108 } GPIO_MODEMROUTE_TypeDef;
109 
110 typedef struct gpio_pdmroute_typedef{
111   __IOM uint32_t ROUTEEN;                            /**< PDM pin enable                                     */
112   __IOM uint32_t CLKROUTE;                           /**< CLK port/pin select                                */
113   __IOM uint32_t DAT0ROUTE;                          /**< DAT0 port/pin select                               */
114   __IOM uint32_t DAT1ROUTE;                          /**< DAT1 port/pin select                               */
115   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
116 } GPIO_PDMROUTE_TypeDef;
117 
118 typedef struct gpio_prsroute_typedef{
119   __IOM uint32_t ROUTEEN;                            /**< PRS0 pin enable                                    */
120   __IOM uint32_t ASYNCH0ROUTE;                       /**< ASYNCH0 port/pin select                            */
121   __IOM uint32_t ASYNCH1ROUTE;                       /**< ASYNCH1 port/pin select                            */
122   __IOM uint32_t ASYNCH2ROUTE;                       /**< ASYNCH2 port/pin select                            */
123   __IOM uint32_t ASYNCH3ROUTE;                       /**< ASYNCH3 port/pin select                            */
124   __IOM uint32_t ASYNCH4ROUTE;                       /**< ASYNCH4 port/pin select                            */
125   __IOM uint32_t ASYNCH5ROUTE;                       /**< ASYNCH5 port/pin select                            */
126   __IOM uint32_t ASYNCH6ROUTE;                       /**< ASYNCH6 port/pin select                            */
127   __IOM uint32_t ASYNCH7ROUTE;                       /**< ASYNCH7 port/pin select                            */
128   __IOM uint32_t ASYNCH8ROUTE;                       /**< ASYNCH8 port/pin select                            */
129   __IOM uint32_t ASYNCH9ROUTE;                       /**< ASYNCH9 port/pin select                            */
130   __IOM uint32_t ASYNCH10ROUTE;                      /**< ASYNCH10 port/pin select                           */
131   __IOM uint32_t ASYNCH11ROUTE;                      /**< ASYNCH11 port/pin select                           */
132   __IOM uint32_t SYNCH0ROUTE;                        /**< SYNCH0 port/pin select                             */
133   __IOM uint32_t SYNCH1ROUTE;                        /**< SYNCH1 port/pin select                             */
134   __IOM uint32_t SYNCH2ROUTE;                        /**< SYNCH2 port/pin select                             */
135   __IOM uint32_t SYNCH3ROUTE;                        /**< SYNCH3 port/pin select                             */
136   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
137 } GPIO_PRSROUTE_TypeDef;
138 
139 typedef struct gpio_timerroute_typedef{
140   __IOM uint32_t ROUTEEN;                            /**< TIMER0 pin enable                                  */
141   __IOM uint32_t CC0ROUTE;                           /**< CC0 port/pin select                                */
142   __IOM uint32_t CC1ROUTE;                           /**< CC1 port/pin select                                */
143   __IOM uint32_t CC2ROUTE;                           /**< CC2 port/pin select                                */
144   __IOM uint32_t CDTI0ROUTE;                         /**< CDTI0 port/pin select                              */
145   __IOM uint32_t CDTI1ROUTE;                         /**< CDTI1 port/pin select                              */
146   __IOM uint32_t CDTI2ROUTE;                         /**< CDTI2 port/pin select                              */
147   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
148 } GPIO_TIMERROUTE_TypeDef;
149 
150 typedef struct gpio_usartroute_typedef{
151   __IOM uint32_t ROUTEEN;                            /**< USART0 pin enable                                  */
152   __IOM uint32_t CSROUTE;                            /**< CS port/pin select                                 */
153   __IOM uint32_t CTSROUTE;                           /**< CTS port/pin select                                */
154   __IOM uint32_t RTSROUTE;                           /**< RTS port/pin select                                */
155   __IOM uint32_t RXROUTE;                            /**< RX port/pin select                                 */
156   __IOM uint32_t CLKROUTE;                           /**< SCLK port/pin select                               */
157   __IOM uint32_t TXROUTE;                            /**< TX port/pin select                                 */
158   uint32_t       RESERVED0[1U];                      /**< Reserved for future use                            */
159 } GPIO_USARTROUTE_TypeDef;
160 
161 typedef struct gpio_typedef{
162   __IM uint32_t             IPVERSION;               /**< main                                               */
163   uint32_t                  RESERVED0[11U];          /**< Reserved for future use                            */
164   GPIO_PORT_TypeDef         P[4U];                   /**<                                                    */
165   uint32_t                  RESERVED1[132U];         /**< Reserved for future use                            */
166   __IOM uint32_t            LOCK;                    /**< Lock Register                                      */
167   uint32_t                  RESERVED2[3U];           /**< Reserved for future use                            */
168   __IM uint32_t             GPIOLOCKSTATUS;          /**< Lock Status                                        */
169   uint32_t                  RESERVED3[3U];           /**< Reserved for future use                            */
170   __IOM uint32_t            ABUSALLOC;               /**< A Bus allocation                                   */
171   __IOM uint32_t            BBUSALLOC;               /**< B Bus allocation                                   */
172   __IOM uint32_t            CDBUSALLOC;              /**< CD Bus allocation                                  */
173   uint32_t                  RESERVED4[53U];          /**< Reserved for future use                            */
174   __IOM uint32_t            EXTIPSELL;               /**< External Interrupt Port Select Low                 */
175   __IOM uint32_t            EXTIPSELH;               /**< External interrupt Port Select High                */
176   __IOM uint32_t            EXTIPINSELL;             /**< External Interrupt Pin Select Low                  */
177   __IOM uint32_t            EXTIPINSELH;             /**< External Interrupt Pin Select High                 */
178   __IOM uint32_t            EXTIRISE;                /**< External Interrupt Rising Edge Trigger             */
179   __IOM uint32_t            EXTIFALL;                /**< External Interrupt Falling Edge Trigger            */
180   uint32_t                  RESERVED5[2U];           /**< Reserved for future use                            */
181   __IOM uint32_t            IF;                      /**< Interrupt Flag                                     */
182   __IOM uint32_t            IEN;                     /**< Interrupt Enable                                   */
183   uint32_t                  RESERVED6[1U];           /**< Reserved for future use                            */
184   __IOM uint32_t            EM4WUEN;                 /**< EM4 wakeup enable                                  */
185   __IOM uint32_t            EM4WUPOL;                /**< EM4 wakeup polarity                                */
186   uint32_t                  RESERVED7[3U];           /**< Reserved for future use                            */
187   __IOM uint32_t            DBGROUTEPEN;             /**< Debugger Route Pin enable                          */
188   __IOM uint32_t            TRACEROUTEPEN;           /**< Trace Route Pin Enable                             */
189   uint32_t                  RESERVED8[2U];           /**< Reserved for future use                            */
190   GPIO_ACMPROUTE_TypeDef    ACMPROUTE[1U];           /**< acmp0 DBUS config registers                        */
191   GPIO_CMUROUTE_TypeDef     CMUROUTE;                /**< cmu DBUS config registers                          */
192   uint32_t                  RESERVED9[5U];           /**< Reserved for future use                            */
193   GPIO_EUSARTROUTE_TypeDef  EUSARTROUTE[2U];         /**< eusart0 DBUS config registers                      */
194   GPIO_FRCROUTE_TypeDef     FRCROUTE;                /**< frc DBUS config registers                          */
195   GPIO_I2CROUTE_TypeDef     I2CROUTE[2U];            /**< i2c0 DBUS config registers                         */
196   GPIO_LETIMERROUTE_TypeDef LETIMERROUTE;            /**< letimer DBUS config registers                      */
197   GPIO_MODEMROUTE_TypeDef   MODEMROUTE;              /**< modem DBUS config registers                        */
198   GPIO_PDMROUTE_TypeDef     PDMROUTE;                /**< pdm DBUS config registers                          */
199   GPIO_PRSROUTE_TypeDef     PRSROUTE[1U];            /**< prs0 DBUS config registers                         */
200   GPIO_TIMERROUTE_TypeDef   TIMERROUTE[5U];          /**< timer0 DBUS config registers                       */
201   GPIO_USARTROUTE_TypeDef   USARTROUTE[2U];          /**< usart0 DBUS config registers                       */
202   uint32_t                  RESERVED10[603U];        /**< Reserved for future use                            */
203   __IM uint32_t             IPVERSION_SET;           /**< main                                               */
204   uint32_t                  RESERVED11[11U];         /**< Reserved for future use                            */
205   GPIO_PORT_TypeDef         P_SET[4U];               /**<                                                    */
206   uint32_t                  RESERVED12[132U];        /**< Reserved for future use                            */
207   __IOM uint32_t            LOCK_SET;                /**< Lock Register                                      */
208   uint32_t                  RESERVED13[3U];          /**< Reserved for future use                            */
209   __IM uint32_t             GPIOLOCKSTATUS_SET;      /**< Lock Status                                        */
210   uint32_t                  RESERVED14[3U];          /**< Reserved for future use                            */
211   __IOM uint32_t            ABUSALLOC_SET;           /**< A Bus allocation                                   */
212   __IOM uint32_t            BBUSALLOC_SET;           /**< B Bus allocation                                   */
213   __IOM uint32_t            CDBUSALLOC_SET;          /**< CD Bus allocation                                  */
214   uint32_t                  RESERVED15[53U];         /**< Reserved for future use                            */
215   __IOM uint32_t            EXTIPSELL_SET;           /**< External Interrupt Port Select Low                 */
216   __IOM uint32_t            EXTIPSELH_SET;           /**< External interrupt Port Select High                */
217   __IOM uint32_t            EXTIPINSELL_SET;         /**< External Interrupt Pin Select Low                  */
218   __IOM uint32_t            EXTIPINSELH_SET;         /**< External Interrupt Pin Select High                 */
219   __IOM uint32_t            EXTIRISE_SET;            /**< External Interrupt Rising Edge Trigger             */
220   __IOM uint32_t            EXTIFALL_SET;            /**< External Interrupt Falling Edge Trigger            */
221   uint32_t                  RESERVED16[2U];          /**< Reserved for future use                            */
222   __IOM uint32_t            IF_SET;                  /**< Interrupt Flag                                     */
223   __IOM uint32_t            IEN_SET;                 /**< Interrupt Enable                                   */
224   uint32_t                  RESERVED17[1U];          /**< Reserved for future use                            */
225   __IOM uint32_t            EM4WUEN_SET;             /**< EM4 wakeup enable                                  */
226   __IOM uint32_t            EM4WUPOL_SET;            /**< EM4 wakeup polarity                                */
227   uint32_t                  RESERVED18[3U];          /**< Reserved for future use                            */
228   __IOM uint32_t            DBGROUTEPEN_SET;         /**< Debugger Route Pin enable                          */
229   __IOM uint32_t            TRACEROUTEPEN_SET;       /**< Trace Route Pin Enable                             */
230   uint32_t                  RESERVED19[2U];          /**< Reserved for future use                            */
231   GPIO_ACMPROUTE_TypeDef    ACMPROUTE_SET[1U];       /**< acmp0 DBUS config registers                        */
232   GPIO_CMUROUTE_TypeDef     CMUROUTE_SET;            /**< cmu DBUS config registers                          */
233   uint32_t                  RESERVED20[5U];          /**< Reserved for future use                            */
234   GPIO_EUSARTROUTE_TypeDef  EUSARTROUTE_SET[2U];     /**< eusart0 DBUS config registers                      */
235   GPIO_FRCROUTE_TypeDef     FRCROUTE_SET;            /**< frc DBUS config registers                          */
236   GPIO_I2CROUTE_TypeDef     I2CROUTE_SET[2U];        /**< i2c0 DBUS config registers                         */
237   GPIO_LETIMERROUTE_TypeDef LETIMERROUTE_SET;        /**< letimer DBUS config registers                      */
238   GPIO_MODEMROUTE_TypeDef   MODEMROUTE_SET;          /**< modem DBUS config registers                        */
239   GPIO_PDMROUTE_TypeDef     PDMROUTE_SET;            /**< pdm DBUS config registers                          */
240   GPIO_PRSROUTE_TypeDef     PRSROUTE_SET[1U];        /**< prs0 DBUS config registers                         */
241   GPIO_TIMERROUTE_TypeDef   TIMERROUTE_SET[5U];      /**< timer0 DBUS config registers                       */
242   GPIO_USARTROUTE_TypeDef   USARTROUTE_SET[2U];      /**< usart0 DBUS config registers                       */
243   uint32_t                  RESERVED21[603U];        /**< Reserved for future use                            */
244   __IM uint32_t             IPVERSION_CLR;           /**< main                                               */
245   uint32_t                  RESERVED22[11U];         /**< Reserved for future use                            */
246   GPIO_PORT_TypeDef         P_CLR[4U];               /**<                                                    */
247   uint32_t                  RESERVED23[132U];        /**< Reserved for future use                            */
248   __IOM uint32_t            LOCK_CLR;                /**< Lock Register                                      */
249   uint32_t                  RESERVED24[3U];          /**< Reserved for future use                            */
250   __IM uint32_t             GPIOLOCKSTATUS_CLR;      /**< Lock Status                                        */
251   uint32_t                  RESERVED25[3U];          /**< Reserved for future use                            */
252   __IOM uint32_t            ABUSALLOC_CLR;           /**< A Bus allocation                                   */
253   __IOM uint32_t            BBUSALLOC_CLR;           /**< B Bus allocation                                   */
254   __IOM uint32_t            CDBUSALLOC_CLR;          /**< CD Bus allocation                                  */
255   uint32_t                  RESERVED26[53U];         /**< Reserved for future use                            */
256   __IOM uint32_t            EXTIPSELL_CLR;           /**< External Interrupt Port Select Low                 */
257   __IOM uint32_t            EXTIPSELH_CLR;           /**< External interrupt Port Select High                */
258   __IOM uint32_t            EXTIPINSELL_CLR;         /**< External Interrupt Pin Select Low                  */
259   __IOM uint32_t            EXTIPINSELH_CLR;         /**< External Interrupt Pin Select High                 */
260   __IOM uint32_t            EXTIRISE_CLR;            /**< External Interrupt Rising Edge Trigger             */
261   __IOM uint32_t            EXTIFALL_CLR;            /**< External Interrupt Falling Edge Trigger            */
262   uint32_t                  RESERVED27[2U];          /**< Reserved for future use                            */
263   __IOM uint32_t            IF_CLR;                  /**< Interrupt Flag                                     */
264   __IOM uint32_t            IEN_CLR;                 /**< Interrupt Enable                                   */
265   uint32_t                  RESERVED28[1U];          /**< Reserved for future use                            */
266   __IOM uint32_t            EM4WUEN_CLR;             /**< EM4 wakeup enable                                  */
267   __IOM uint32_t            EM4WUPOL_CLR;            /**< EM4 wakeup polarity                                */
268   uint32_t                  RESERVED29[3U];          /**< Reserved for future use                            */
269   __IOM uint32_t            DBGROUTEPEN_CLR;         /**< Debugger Route Pin enable                          */
270   __IOM uint32_t            TRACEROUTEPEN_CLR;       /**< Trace Route Pin Enable                             */
271   uint32_t                  RESERVED30[2U];          /**< Reserved for future use                            */
272   GPIO_ACMPROUTE_TypeDef    ACMPROUTE_CLR[1U];       /**< acmp0 DBUS config registers                        */
273   GPIO_CMUROUTE_TypeDef     CMUROUTE_CLR;            /**< cmu DBUS config registers                          */
274   uint32_t                  RESERVED31[5U];          /**< Reserved for future use                            */
275   GPIO_EUSARTROUTE_TypeDef  EUSARTROUTE_CLR[2U];     /**< eusart0 DBUS config registers                      */
276   GPIO_FRCROUTE_TypeDef     FRCROUTE_CLR;            /**< frc DBUS config registers                          */
277   GPIO_I2CROUTE_TypeDef     I2CROUTE_CLR[2U];        /**< i2c0 DBUS config registers                         */
278   GPIO_LETIMERROUTE_TypeDef LETIMERROUTE_CLR;        /**< letimer DBUS config registers                      */
279   GPIO_MODEMROUTE_TypeDef   MODEMROUTE_CLR;          /**< modem DBUS config registers                        */
280   GPIO_PDMROUTE_TypeDef     PDMROUTE_CLR;            /**< pdm DBUS config registers                          */
281   GPIO_PRSROUTE_TypeDef     PRSROUTE_CLR[1U];        /**< prs0 DBUS config registers                         */
282   GPIO_TIMERROUTE_TypeDef   TIMERROUTE_CLR[5U];      /**< timer0 DBUS config registers                       */
283   GPIO_USARTROUTE_TypeDef   USARTROUTE_CLR[2U];      /**< usart0 DBUS config registers                       */
284   uint32_t                  RESERVED32[603U];        /**< Reserved for future use                            */
285   __IM uint32_t             IPVERSION_TGL;           /**< main                                               */
286   uint32_t                  RESERVED33[11U];         /**< Reserved for future use                            */
287   GPIO_PORT_TypeDef         P_TGL[4U];               /**<                                                    */
288   uint32_t                  RESERVED34[132U];        /**< Reserved for future use                            */
289   __IOM uint32_t            LOCK_TGL;                /**< Lock Register                                      */
290   uint32_t                  RESERVED35[3U];          /**< Reserved for future use                            */
291   __IM uint32_t             GPIOLOCKSTATUS_TGL;      /**< Lock Status                                        */
292   uint32_t                  RESERVED36[3U];          /**< Reserved for future use                            */
293   __IOM uint32_t            ABUSALLOC_TGL;           /**< A Bus allocation                                   */
294   __IOM uint32_t            BBUSALLOC_TGL;           /**< B Bus allocation                                   */
295   __IOM uint32_t            CDBUSALLOC_TGL;          /**< CD Bus allocation                                  */
296   uint32_t                  RESERVED37[53U];         /**< Reserved for future use                            */
297   __IOM uint32_t            EXTIPSELL_TGL;           /**< External Interrupt Port Select Low                 */
298   __IOM uint32_t            EXTIPSELH_TGL;           /**< External interrupt Port Select High                */
299   __IOM uint32_t            EXTIPINSELL_TGL;         /**< External Interrupt Pin Select Low                  */
300   __IOM uint32_t            EXTIPINSELH_TGL;         /**< External Interrupt Pin Select High                 */
301   __IOM uint32_t            EXTIRISE_TGL;            /**< External Interrupt Rising Edge Trigger             */
302   __IOM uint32_t            EXTIFALL_TGL;            /**< External Interrupt Falling Edge Trigger            */
303   uint32_t                  RESERVED38[2U];          /**< Reserved for future use                            */
304   __IOM uint32_t            IF_TGL;                  /**< Interrupt Flag                                     */
305   __IOM uint32_t            IEN_TGL;                 /**< Interrupt Enable                                   */
306   uint32_t                  RESERVED39[1U];          /**< Reserved for future use                            */
307   __IOM uint32_t            EM4WUEN_TGL;             /**< EM4 wakeup enable                                  */
308   __IOM uint32_t            EM4WUPOL_TGL;            /**< EM4 wakeup polarity                                */
309   uint32_t                  RESERVED40[3U];          /**< Reserved for future use                            */
310   __IOM uint32_t            DBGROUTEPEN_TGL;         /**< Debugger Route Pin enable                          */
311   __IOM uint32_t            TRACEROUTEPEN_TGL;       /**< Trace Route Pin Enable                             */
312   uint32_t                  RESERVED41[2U];          /**< Reserved for future use                            */
313   GPIO_ACMPROUTE_TypeDef    ACMPROUTE_TGL[1U];       /**< acmp0 DBUS config registers                        */
314   GPIO_CMUROUTE_TypeDef     CMUROUTE_TGL;            /**< cmu DBUS config registers                          */
315   uint32_t                  RESERVED42[5U];          /**< Reserved for future use                            */
316   GPIO_EUSARTROUTE_TypeDef  EUSARTROUTE_TGL[2U];     /**< eusart0 DBUS config registers                      */
317   GPIO_FRCROUTE_TypeDef     FRCROUTE_TGL;            /**< frc DBUS config registers                          */
318   GPIO_I2CROUTE_TypeDef     I2CROUTE_TGL[2U];        /**< i2c0 DBUS config registers                         */
319   GPIO_LETIMERROUTE_TypeDef LETIMERROUTE_TGL;        /**< letimer DBUS config registers                      */
320   GPIO_MODEMROUTE_TypeDef   MODEMROUTE_TGL;          /**< modem DBUS config registers                        */
321   GPIO_PDMROUTE_TypeDef     PDMROUTE_TGL;            /**< pdm DBUS config registers                          */
322   GPIO_PRSROUTE_TypeDef     PRSROUTE_TGL[1U];        /**< prs0 DBUS config registers                         */
323   GPIO_TIMERROUTE_TypeDef   TIMERROUTE_TGL[5U];      /**< timer0 DBUS config registers                       */
324   GPIO_USARTROUTE_TypeDef   USARTROUTE_TGL[2U];      /**< usart0 DBUS config registers                       */
325 } GPIO_TypeDef;
326 
327 /* Bit fields for GPIO IPVERSION */
328 #define _GPIO_IPVERSION_RESETVALUE                    0x00000009UL                             /**< Default value for GPIO_IPVERSION            */
329 #define _GPIO_IPVERSION_MASK                          0xFFFFFFFFUL                             /**< Mask for GPIO_IPVERSION                     */
330 #define _GPIO_IPVERSION_IPVERSION_SHIFT               0                                        /**< Shift value for GPIO_IPVERSION              */
331 #define _GPIO_IPVERSION_IPVERSION_MASK                0xFFFFFFFFUL                             /**< Bit mask for GPIO_IPVERSION                 */
332 #define _GPIO_IPVERSION_IPVERSION_DEFAULT             0x00000009UL                             /**< Mode DEFAULT for GPIO_IPVERSION             */
333 #define GPIO_IPVERSION_IPVERSION_DEFAULT              (_GPIO_IPVERSION_IPVERSION_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_IPVERSION     */
334 #define GPIO_PORTA                                    0x00000000UL                             /**< PORTA index                                  */
335 #define GPIO_PORTB                                    0x00000001UL                             /**< PORTB index                                  */
336 #define GPIO_PORTC                                    0x00000002UL                             /**< PORTC index                                  */
337 #define GPIO_PORTD                                    0x00000003UL                             /**< PORTD index                                  */
338 
339 /* Bit fields for GPIO LOCK */
340 #define _GPIO_LOCK_RESETVALUE                         0x0000A534UL                      /**< Default value for GPIO_LOCK                 */
341 #define _GPIO_LOCK_MASK                               0x0000FFFFUL                      /**< Mask for GPIO_LOCK                          */
342 #define _GPIO_LOCK_LOCKKEY_SHIFT                      0                                 /**< Shift value for GPIO_LOCKKEY                */
343 #define _GPIO_LOCK_LOCKKEY_MASK                       0xFFFFUL                          /**< Bit mask for GPIO_LOCKKEY                   */
344 #define _GPIO_LOCK_LOCKKEY_DEFAULT                    0x0000A534UL                      /**< Mode DEFAULT for GPIO_LOCK                  */
345 #define _GPIO_LOCK_LOCKKEY_UNLOCK                     0x0000A534UL                      /**< Mode UNLOCK for GPIO_LOCK                   */
346 #define GPIO_LOCK_LOCKKEY_DEFAULT                     (_GPIO_LOCK_LOCKKEY_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_LOCK          */
347 #define GPIO_LOCK_LOCKKEY_UNLOCK                      (_GPIO_LOCK_LOCKKEY_UNLOCK << 0)  /**< Shifted mode UNLOCK for GPIO_LOCK           */
348 
349 /* Bit fields for GPIO GPIOLOCKSTATUS */
350 #define _GPIO_GPIOLOCKSTATUS_RESETVALUE               0x00000000UL                              /**< Default value for GPIO_GPIOLOCKSTATUS       */
351 #define _GPIO_GPIOLOCKSTATUS_MASK                     0x00000001UL                              /**< Mask for GPIO_GPIOLOCKSTATUS                */
352 #define GPIO_GPIOLOCKSTATUS_LOCK                      (0x1UL << 0)                              /**< GPIO LOCK status                            */
353 #define _GPIO_GPIOLOCKSTATUS_LOCK_SHIFT               0                                         /**< Shift value for GPIO_LOCK                   */
354 #define _GPIO_GPIOLOCKSTATUS_LOCK_MASK                0x1UL                                     /**< Bit mask for GPIO_LOCK                      */
355 #define _GPIO_GPIOLOCKSTATUS_LOCK_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_GPIOLOCKSTATUS        */
356 #define _GPIO_GPIOLOCKSTATUS_LOCK_UNLOCKED            0x00000000UL                              /**< Mode UNLOCKED for GPIO_GPIOLOCKSTATUS       */
357 #define _GPIO_GPIOLOCKSTATUS_LOCK_LOCKED              0x00000001UL                              /**< Mode LOCKED for GPIO_GPIOLOCKSTATUS         */
358 #define GPIO_GPIOLOCKSTATUS_LOCK_DEFAULT              (_GPIO_GPIOLOCKSTATUS_LOCK_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_GPIOLOCKSTATUS*/
359 #define GPIO_GPIOLOCKSTATUS_LOCK_UNLOCKED             (_GPIO_GPIOLOCKSTATUS_LOCK_UNLOCKED << 0) /**< Shifted mode UNLOCKED for GPIO_GPIOLOCKSTATUS*/
360 #define GPIO_GPIOLOCKSTATUS_LOCK_LOCKED               (_GPIO_GPIOLOCKSTATUS_LOCK_LOCKED << 0)   /**< Shifted mode LOCKED for GPIO_GPIOLOCKSTATUS */
361 
362 /* Bit fields for GPIO ABUSALLOC */
363 #define _GPIO_ABUSALLOC_RESETVALUE                    0x00000000UL                           /**< Default value for GPIO_ABUSALLOC            */
364 #define _GPIO_ABUSALLOC_MASK                          0x0F0F0F0FUL                           /**< Mask for GPIO_ABUSALLOC                     */
365 #define _GPIO_ABUSALLOC_AEVEN0_SHIFT                  0                                      /**< Shift value for GPIO_AEVEN0                 */
366 #define _GPIO_ABUSALLOC_AEVEN0_MASK                   0xFUL                                  /**< Bit mask for GPIO_AEVEN0                    */
367 #define _GPIO_ABUSALLOC_AEVEN0_DEFAULT                0x00000000UL                           /**< Mode DEFAULT for GPIO_ABUSALLOC             */
368 #define _GPIO_ABUSALLOC_AEVEN0_TRISTATE               0x00000000UL                           /**< Mode TRISTATE for GPIO_ABUSALLOC            */
369 #define _GPIO_ABUSALLOC_AEVEN0_ADC0                   0x00000001UL                           /**< Mode ADC0 for GPIO_ABUSALLOC                */
370 #define _GPIO_ABUSALLOC_AEVEN0_ACMP0                  0x00000002UL                           /**< Mode ACMP0 for GPIO_ABUSALLOC               */
371 #define GPIO_ABUSALLOC_AEVEN0_DEFAULT                 (_GPIO_ABUSALLOC_AEVEN0_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_ABUSALLOC     */
372 #define GPIO_ABUSALLOC_AEVEN0_TRISTATE                (_GPIO_ABUSALLOC_AEVEN0_TRISTATE << 0) /**< Shifted mode TRISTATE for GPIO_ABUSALLOC    */
373 #define GPIO_ABUSALLOC_AEVEN0_ADC0                    (_GPIO_ABUSALLOC_AEVEN0_ADC0 << 0)     /**< Shifted mode ADC0 for GPIO_ABUSALLOC        */
374 #define GPIO_ABUSALLOC_AEVEN0_ACMP0                   (_GPIO_ABUSALLOC_AEVEN0_ACMP0 << 0)    /**< Shifted mode ACMP0 for GPIO_ABUSALLOC       */
375 #define _GPIO_ABUSALLOC_AEVEN1_SHIFT                  8                                      /**< Shift value for GPIO_AEVEN1                 */
376 #define _GPIO_ABUSALLOC_AEVEN1_MASK                   0xF00UL                                /**< Bit mask for GPIO_AEVEN1                    */
377 #define _GPIO_ABUSALLOC_AEVEN1_DEFAULT                0x00000000UL                           /**< Mode DEFAULT for GPIO_ABUSALLOC             */
378 #define _GPIO_ABUSALLOC_AEVEN1_TRISTATE               0x00000000UL                           /**< Mode TRISTATE for GPIO_ABUSALLOC            */
379 #define _GPIO_ABUSALLOC_AEVEN1_ADC0                   0x00000001UL                           /**< Mode ADC0 for GPIO_ABUSALLOC                */
380 #define _GPIO_ABUSALLOC_AEVEN1_ACMP0                  0x00000002UL                           /**< Mode ACMP0 for GPIO_ABUSALLOC               */
381 #define GPIO_ABUSALLOC_AEVEN1_DEFAULT                 (_GPIO_ABUSALLOC_AEVEN1_DEFAULT << 8)  /**< Shifted mode DEFAULT for GPIO_ABUSALLOC     */
382 #define GPIO_ABUSALLOC_AEVEN1_TRISTATE                (_GPIO_ABUSALLOC_AEVEN1_TRISTATE << 8) /**< Shifted mode TRISTATE for GPIO_ABUSALLOC    */
383 #define GPIO_ABUSALLOC_AEVEN1_ADC0                    (_GPIO_ABUSALLOC_AEVEN1_ADC0 << 8)     /**< Shifted mode ADC0 for GPIO_ABUSALLOC        */
384 #define GPIO_ABUSALLOC_AEVEN1_ACMP0                   (_GPIO_ABUSALLOC_AEVEN1_ACMP0 << 8)    /**< Shifted mode ACMP0 for GPIO_ABUSALLOC       */
385 #define _GPIO_ABUSALLOC_AODD0_SHIFT                   16                                     /**< Shift value for GPIO_AODD0                  */
386 #define _GPIO_ABUSALLOC_AODD0_MASK                    0xF0000UL                              /**< Bit mask for GPIO_AODD0                     */
387 #define _GPIO_ABUSALLOC_AODD0_DEFAULT                 0x00000000UL                           /**< Mode DEFAULT for GPIO_ABUSALLOC             */
388 #define _GPIO_ABUSALLOC_AODD0_TRISTATE                0x00000000UL                           /**< Mode TRISTATE for GPIO_ABUSALLOC            */
389 #define _GPIO_ABUSALLOC_AODD0_ADC0                    0x00000001UL                           /**< Mode ADC0 for GPIO_ABUSALLOC                */
390 #define _GPIO_ABUSALLOC_AODD0_ACMP0                   0x00000002UL                           /**< Mode ACMP0 for GPIO_ABUSALLOC               */
391 #define GPIO_ABUSALLOC_AODD0_DEFAULT                  (_GPIO_ABUSALLOC_AODD0_DEFAULT << 16)  /**< Shifted mode DEFAULT for GPIO_ABUSALLOC     */
392 #define GPIO_ABUSALLOC_AODD0_TRISTATE                 (_GPIO_ABUSALLOC_AODD0_TRISTATE << 16) /**< Shifted mode TRISTATE for GPIO_ABUSALLOC    */
393 #define GPIO_ABUSALLOC_AODD0_ADC0                     (_GPIO_ABUSALLOC_AODD0_ADC0 << 16)     /**< Shifted mode ADC0 for GPIO_ABUSALLOC        */
394 #define GPIO_ABUSALLOC_AODD0_ACMP0                    (_GPIO_ABUSALLOC_AODD0_ACMP0 << 16)    /**< Shifted mode ACMP0 for GPIO_ABUSALLOC       */
395 #define _GPIO_ABUSALLOC_AODD1_SHIFT                   24                                     /**< Shift value for GPIO_AODD1                  */
396 #define _GPIO_ABUSALLOC_AODD1_MASK                    0xF000000UL                            /**< Bit mask for GPIO_AODD1                     */
397 #define _GPIO_ABUSALLOC_AODD1_DEFAULT                 0x00000000UL                           /**< Mode DEFAULT for GPIO_ABUSALLOC             */
398 #define _GPIO_ABUSALLOC_AODD1_TRISTATE                0x00000000UL                           /**< Mode TRISTATE for GPIO_ABUSALLOC            */
399 #define _GPIO_ABUSALLOC_AODD1_ADC0                    0x00000001UL                           /**< Mode ADC0 for GPIO_ABUSALLOC                */
400 #define _GPIO_ABUSALLOC_AODD1_ACMP0                   0x00000002UL                           /**< Mode ACMP0 for GPIO_ABUSALLOC               */
401 #define GPIO_ABUSALLOC_AODD1_DEFAULT                  (_GPIO_ABUSALLOC_AODD1_DEFAULT << 24)  /**< Shifted mode DEFAULT for GPIO_ABUSALLOC     */
402 #define GPIO_ABUSALLOC_AODD1_TRISTATE                 (_GPIO_ABUSALLOC_AODD1_TRISTATE << 24) /**< Shifted mode TRISTATE for GPIO_ABUSALLOC    */
403 #define GPIO_ABUSALLOC_AODD1_ADC0                     (_GPIO_ABUSALLOC_AODD1_ADC0 << 24)     /**< Shifted mode ADC0 for GPIO_ABUSALLOC        */
404 #define GPIO_ABUSALLOC_AODD1_ACMP0                    (_GPIO_ABUSALLOC_AODD1_ACMP0 << 24)    /**< Shifted mode ACMP0 for GPIO_ABUSALLOC       */
405 
406 /* Bit fields for GPIO BBUSALLOC */
407 #define _GPIO_BBUSALLOC_RESETVALUE                    0x00000000UL                           /**< Default value for GPIO_BBUSALLOC            */
408 #define _GPIO_BBUSALLOC_MASK                          0x0F0F0F0FUL                           /**< Mask for GPIO_BBUSALLOC                     */
409 #define _GPIO_BBUSALLOC_BEVEN0_SHIFT                  0                                      /**< Shift value for GPIO_BEVEN0                 */
410 #define _GPIO_BBUSALLOC_BEVEN0_MASK                   0xFUL                                  /**< Bit mask for GPIO_BEVEN0                    */
411 #define _GPIO_BBUSALLOC_BEVEN0_DEFAULT                0x00000000UL                           /**< Mode DEFAULT for GPIO_BBUSALLOC             */
412 #define _GPIO_BBUSALLOC_BEVEN0_TRISTATE               0x00000000UL                           /**< Mode TRISTATE for GPIO_BBUSALLOC            */
413 #define _GPIO_BBUSALLOC_BEVEN0_ADC0                   0x00000001UL                           /**< Mode ADC0 for GPIO_BBUSALLOC                */
414 #define _GPIO_BBUSALLOC_BEVEN0_ACMP0                  0x00000002UL                           /**< Mode ACMP0 for GPIO_BBUSALLOC               */
415 #define GPIO_BBUSALLOC_BEVEN0_DEFAULT                 (_GPIO_BBUSALLOC_BEVEN0_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_BBUSALLOC     */
416 #define GPIO_BBUSALLOC_BEVEN0_TRISTATE                (_GPIO_BBUSALLOC_BEVEN0_TRISTATE << 0) /**< Shifted mode TRISTATE for GPIO_BBUSALLOC    */
417 #define GPIO_BBUSALLOC_BEVEN0_ADC0                    (_GPIO_BBUSALLOC_BEVEN0_ADC0 << 0)     /**< Shifted mode ADC0 for GPIO_BBUSALLOC        */
418 #define GPIO_BBUSALLOC_BEVEN0_ACMP0                   (_GPIO_BBUSALLOC_BEVEN0_ACMP0 << 0)    /**< Shifted mode ACMP0 for GPIO_BBUSALLOC       */
419 #define _GPIO_BBUSALLOC_BEVEN1_SHIFT                  8                                      /**< Shift value for GPIO_BEVEN1                 */
420 #define _GPIO_BBUSALLOC_BEVEN1_MASK                   0xF00UL                                /**< Bit mask for GPIO_BEVEN1                    */
421 #define _GPIO_BBUSALLOC_BEVEN1_DEFAULT                0x00000000UL                           /**< Mode DEFAULT for GPIO_BBUSALLOC             */
422 #define _GPIO_BBUSALLOC_BEVEN1_TRISTATE               0x00000000UL                           /**< Mode TRISTATE for GPIO_BBUSALLOC            */
423 #define _GPIO_BBUSALLOC_BEVEN1_ADC0                   0x00000001UL                           /**< Mode ADC0 for GPIO_BBUSALLOC                */
424 #define _GPIO_BBUSALLOC_BEVEN1_ACMP0                  0x00000002UL                           /**< Mode ACMP0 for GPIO_BBUSALLOC               */
425 #define GPIO_BBUSALLOC_BEVEN1_DEFAULT                 (_GPIO_BBUSALLOC_BEVEN1_DEFAULT << 8)  /**< Shifted mode DEFAULT for GPIO_BBUSALLOC     */
426 #define GPIO_BBUSALLOC_BEVEN1_TRISTATE                (_GPIO_BBUSALLOC_BEVEN1_TRISTATE << 8) /**< Shifted mode TRISTATE for GPIO_BBUSALLOC    */
427 #define GPIO_BBUSALLOC_BEVEN1_ADC0                    (_GPIO_BBUSALLOC_BEVEN1_ADC0 << 8)     /**< Shifted mode ADC0 for GPIO_BBUSALLOC        */
428 #define GPIO_BBUSALLOC_BEVEN1_ACMP0                   (_GPIO_BBUSALLOC_BEVEN1_ACMP0 << 8)    /**< Shifted mode ACMP0 for GPIO_BBUSALLOC       */
429 #define _GPIO_BBUSALLOC_BODD0_SHIFT                   16                                     /**< Shift value for GPIO_BODD0                  */
430 #define _GPIO_BBUSALLOC_BODD0_MASK                    0xF0000UL                              /**< Bit mask for GPIO_BODD0                     */
431 #define _GPIO_BBUSALLOC_BODD0_DEFAULT                 0x00000000UL                           /**< Mode DEFAULT for GPIO_BBUSALLOC             */
432 #define _GPIO_BBUSALLOC_BODD0_TRISTATE                0x00000000UL                           /**< Mode TRISTATE for GPIO_BBUSALLOC            */
433 #define _GPIO_BBUSALLOC_BODD0_ADC0                    0x00000001UL                           /**< Mode ADC0 for GPIO_BBUSALLOC                */
434 #define _GPIO_BBUSALLOC_BODD0_ACMP0                   0x00000002UL                           /**< Mode ACMP0 for GPIO_BBUSALLOC               */
435 #define GPIO_BBUSALLOC_BODD0_DEFAULT                  (_GPIO_BBUSALLOC_BODD0_DEFAULT << 16)  /**< Shifted mode DEFAULT for GPIO_BBUSALLOC     */
436 #define GPIO_BBUSALLOC_BODD0_TRISTATE                 (_GPIO_BBUSALLOC_BODD0_TRISTATE << 16) /**< Shifted mode TRISTATE for GPIO_BBUSALLOC    */
437 #define GPIO_BBUSALLOC_BODD0_ADC0                     (_GPIO_BBUSALLOC_BODD0_ADC0 << 16)     /**< Shifted mode ADC0 for GPIO_BBUSALLOC        */
438 #define GPIO_BBUSALLOC_BODD0_ACMP0                    (_GPIO_BBUSALLOC_BODD0_ACMP0 << 16)    /**< Shifted mode ACMP0 for GPIO_BBUSALLOC       */
439 #define _GPIO_BBUSALLOC_BODD1_SHIFT                   24                                     /**< Shift value for GPIO_BODD1                  */
440 #define _GPIO_BBUSALLOC_BODD1_MASK                    0xF000000UL                            /**< Bit mask for GPIO_BODD1                     */
441 #define _GPIO_BBUSALLOC_BODD1_DEFAULT                 0x00000000UL                           /**< Mode DEFAULT for GPIO_BBUSALLOC             */
442 #define _GPIO_BBUSALLOC_BODD1_TRISTATE                0x00000000UL                           /**< Mode TRISTATE for GPIO_BBUSALLOC            */
443 #define _GPIO_BBUSALLOC_BODD1_ADC0                    0x00000001UL                           /**< Mode ADC0 for GPIO_BBUSALLOC                */
444 #define _GPIO_BBUSALLOC_BODD1_ACMP0                   0x00000002UL                           /**< Mode ACMP0 for GPIO_BBUSALLOC               */
445 #define GPIO_BBUSALLOC_BODD1_DEFAULT                  (_GPIO_BBUSALLOC_BODD1_DEFAULT << 24)  /**< Shifted mode DEFAULT for GPIO_BBUSALLOC     */
446 #define GPIO_BBUSALLOC_BODD1_TRISTATE                 (_GPIO_BBUSALLOC_BODD1_TRISTATE << 24) /**< Shifted mode TRISTATE for GPIO_BBUSALLOC    */
447 #define GPIO_BBUSALLOC_BODD1_ADC0                     (_GPIO_BBUSALLOC_BODD1_ADC0 << 24)     /**< Shifted mode ADC0 for GPIO_BBUSALLOC        */
448 #define GPIO_BBUSALLOC_BODD1_ACMP0                    (_GPIO_BBUSALLOC_BODD1_ACMP0 << 24)    /**< Shifted mode ACMP0 for GPIO_BBUSALLOC       */
449 
450 /* Bit fields for GPIO CDBUSALLOC */
451 #define _GPIO_CDBUSALLOC_RESETVALUE                   0x00000000UL                             /**< Default value for GPIO_CDBUSALLOC           */
452 #define _GPIO_CDBUSALLOC_MASK                         0x0F0F0F0FUL                             /**< Mask for GPIO_CDBUSALLOC                    */
453 #define _GPIO_CDBUSALLOC_CDEVEN0_SHIFT                0                                        /**< Shift value for GPIO_CDEVEN0                */
454 #define _GPIO_CDBUSALLOC_CDEVEN0_MASK                 0xFUL                                    /**< Bit mask for GPIO_CDEVEN0                   */
455 #define _GPIO_CDBUSALLOC_CDEVEN0_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_CDBUSALLOC            */
456 #define _GPIO_CDBUSALLOC_CDEVEN0_TRISTATE             0x00000000UL                             /**< Mode TRISTATE for GPIO_CDBUSALLOC           */
457 #define _GPIO_CDBUSALLOC_CDEVEN0_ADC0                 0x00000001UL                             /**< Mode ADC0 for GPIO_CDBUSALLOC               */
458 #define _GPIO_CDBUSALLOC_CDEVEN0_ACMP0                0x00000002UL                             /**< Mode ACMP0 for GPIO_CDBUSALLOC              */
459 #define GPIO_CDBUSALLOC_CDEVEN0_DEFAULT               (_GPIO_CDBUSALLOC_CDEVEN0_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_CDBUSALLOC    */
460 #define GPIO_CDBUSALLOC_CDEVEN0_TRISTATE              (_GPIO_CDBUSALLOC_CDEVEN0_TRISTATE << 0) /**< Shifted mode TRISTATE for GPIO_CDBUSALLOC   */
461 #define GPIO_CDBUSALLOC_CDEVEN0_ADC0                  (_GPIO_CDBUSALLOC_CDEVEN0_ADC0 << 0)     /**< Shifted mode ADC0 for GPIO_CDBUSALLOC       */
462 #define GPIO_CDBUSALLOC_CDEVEN0_ACMP0                 (_GPIO_CDBUSALLOC_CDEVEN0_ACMP0 << 0)    /**< Shifted mode ACMP0 for GPIO_CDBUSALLOC      */
463 #define _GPIO_CDBUSALLOC_CDEVEN1_SHIFT                8                                        /**< Shift value for GPIO_CDEVEN1                */
464 #define _GPIO_CDBUSALLOC_CDEVEN1_MASK                 0xF00UL                                  /**< Bit mask for GPIO_CDEVEN1                   */
465 #define _GPIO_CDBUSALLOC_CDEVEN1_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_CDBUSALLOC            */
466 #define _GPIO_CDBUSALLOC_CDEVEN1_TRISTATE             0x00000000UL                             /**< Mode TRISTATE for GPIO_CDBUSALLOC           */
467 #define _GPIO_CDBUSALLOC_CDEVEN1_ADC0                 0x00000001UL                             /**< Mode ADC0 for GPIO_CDBUSALLOC               */
468 #define _GPIO_CDBUSALLOC_CDEVEN1_ACMP0                0x00000002UL                             /**< Mode ACMP0 for GPIO_CDBUSALLOC              */
469 #define GPIO_CDBUSALLOC_CDEVEN1_DEFAULT               (_GPIO_CDBUSALLOC_CDEVEN1_DEFAULT << 8)  /**< Shifted mode DEFAULT for GPIO_CDBUSALLOC    */
470 #define GPIO_CDBUSALLOC_CDEVEN1_TRISTATE              (_GPIO_CDBUSALLOC_CDEVEN1_TRISTATE << 8) /**< Shifted mode TRISTATE for GPIO_CDBUSALLOC   */
471 #define GPIO_CDBUSALLOC_CDEVEN1_ADC0                  (_GPIO_CDBUSALLOC_CDEVEN1_ADC0 << 8)     /**< Shifted mode ADC0 for GPIO_CDBUSALLOC       */
472 #define GPIO_CDBUSALLOC_CDEVEN1_ACMP0                 (_GPIO_CDBUSALLOC_CDEVEN1_ACMP0 << 8)    /**< Shifted mode ACMP0 for GPIO_CDBUSALLOC      */
473 #define _GPIO_CDBUSALLOC_CDODD0_SHIFT                 16                                       /**< Shift value for GPIO_CDODD0                 */
474 #define _GPIO_CDBUSALLOC_CDODD0_MASK                  0xF0000UL                                /**< Bit mask for GPIO_CDODD0                    */
475 #define _GPIO_CDBUSALLOC_CDODD0_DEFAULT               0x00000000UL                             /**< Mode DEFAULT for GPIO_CDBUSALLOC            */
476 #define _GPIO_CDBUSALLOC_CDODD0_TRISTATE              0x00000000UL                             /**< Mode TRISTATE for GPIO_CDBUSALLOC           */
477 #define _GPIO_CDBUSALLOC_CDODD0_ADC0                  0x00000001UL                             /**< Mode ADC0 for GPIO_CDBUSALLOC               */
478 #define _GPIO_CDBUSALLOC_CDODD0_ACMP0                 0x00000002UL                             /**< Mode ACMP0 for GPIO_CDBUSALLOC              */
479 #define GPIO_CDBUSALLOC_CDODD0_DEFAULT                (_GPIO_CDBUSALLOC_CDODD0_DEFAULT << 16)  /**< Shifted mode DEFAULT for GPIO_CDBUSALLOC    */
480 #define GPIO_CDBUSALLOC_CDODD0_TRISTATE               (_GPIO_CDBUSALLOC_CDODD0_TRISTATE << 16) /**< Shifted mode TRISTATE for GPIO_CDBUSALLOC   */
481 #define GPIO_CDBUSALLOC_CDODD0_ADC0                   (_GPIO_CDBUSALLOC_CDODD0_ADC0 << 16)     /**< Shifted mode ADC0 for GPIO_CDBUSALLOC       */
482 #define GPIO_CDBUSALLOC_CDODD0_ACMP0                  (_GPIO_CDBUSALLOC_CDODD0_ACMP0 << 16)    /**< Shifted mode ACMP0 for GPIO_CDBUSALLOC      */
483 #define _GPIO_CDBUSALLOC_CDODD1_SHIFT                 24                                       /**< Shift value for GPIO_CDODD1                 */
484 #define _GPIO_CDBUSALLOC_CDODD1_MASK                  0xF000000UL                              /**< Bit mask for GPIO_CDODD1                    */
485 #define _GPIO_CDBUSALLOC_CDODD1_DEFAULT               0x00000000UL                             /**< Mode DEFAULT for GPIO_CDBUSALLOC            */
486 #define _GPIO_CDBUSALLOC_CDODD1_TRISTATE              0x00000000UL                             /**< Mode TRISTATE for GPIO_CDBUSALLOC           */
487 #define _GPIO_CDBUSALLOC_CDODD1_ADC0                  0x00000001UL                             /**< Mode ADC0 for GPIO_CDBUSALLOC               */
488 #define _GPIO_CDBUSALLOC_CDODD1_ACMP0                 0x00000002UL                             /**< Mode ACMP0 for GPIO_CDBUSALLOC              */
489 #define GPIO_CDBUSALLOC_CDODD1_DEFAULT                (_GPIO_CDBUSALLOC_CDODD1_DEFAULT << 24)  /**< Shifted mode DEFAULT for GPIO_CDBUSALLOC    */
490 #define GPIO_CDBUSALLOC_CDODD1_TRISTATE               (_GPIO_CDBUSALLOC_CDODD1_TRISTATE << 24) /**< Shifted mode TRISTATE for GPIO_CDBUSALLOC   */
491 #define GPIO_CDBUSALLOC_CDODD1_ADC0                   (_GPIO_CDBUSALLOC_CDODD1_ADC0 << 24)     /**< Shifted mode ADC0 for GPIO_CDBUSALLOC       */
492 #define GPIO_CDBUSALLOC_CDODD1_ACMP0                  (_GPIO_CDBUSALLOC_CDODD1_ACMP0 << 24)    /**< Shifted mode ACMP0 for GPIO_CDBUSALLOC      */
493 
494 /* Bit fields for GPIO EXTIPSELL */
495 #define _GPIO_EXTIPSELL_RESETVALUE                    0x00000000UL                              /**< Default value for GPIO_EXTIPSELL            */
496 #define _GPIO_EXTIPSELL_MASK                          0x33333333UL                              /**< Mask for GPIO_EXTIPSELL                     */
497 #define _GPIO_EXTIPSELL_EXTIPSEL0_SHIFT               0                                         /**< Shift value for GPIO_EXTIPSEL0              */
498 #define _GPIO_EXTIPSELL_EXTIPSEL0_MASK                0x3UL                                     /**< Bit mask for GPIO_EXTIPSEL0                 */
499 #define _GPIO_EXTIPSELL_EXTIPSEL0_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELL             */
500 #define _GPIO_EXTIPSELL_EXTIPSEL0_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELL               */
501 #define _GPIO_EXTIPSELL_EXTIPSEL0_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELL               */
502 #define _GPIO_EXTIPSELL_EXTIPSEL0_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELL               */
503 #define _GPIO_EXTIPSELL_EXTIPSEL0_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELL               */
504 #define GPIO_EXTIPSELL_EXTIPSEL0_DEFAULT              (_GPIO_EXTIPSELL_EXTIPSEL0_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_EXTIPSELL     */
505 #define GPIO_EXTIPSELL_EXTIPSEL0_PORTA                (_GPIO_EXTIPSELL_EXTIPSEL0_PORTA << 0)    /**< Shifted mode PORTA for GPIO_EXTIPSELL       */
506 #define GPIO_EXTIPSELL_EXTIPSEL0_PORTB                (_GPIO_EXTIPSELL_EXTIPSEL0_PORTB << 0)    /**< Shifted mode PORTB for GPIO_EXTIPSELL       */
507 #define GPIO_EXTIPSELL_EXTIPSEL0_PORTC                (_GPIO_EXTIPSELL_EXTIPSEL0_PORTC << 0)    /**< Shifted mode PORTC for GPIO_EXTIPSELL       */
508 #define GPIO_EXTIPSELL_EXTIPSEL0_PORTD                (_GPIO_EXTIPSELL_EXTIPSEL0_PORTD << 0)    /**< Shifted mode PORTD for GPIO_EXTIPSELL       */
509 #define _GPIO_EXTIPSELL_EXTIPSEL1_SHIFT               4                                         /**< Shift value for GPIO_EXTIPSEL1              */
510 #define _GPIO_EXTIPSELL_EXTIPSEL1_MASK                0x30UL                                    /**< Bit mask for GPIO_EXTIPSEL1                 */
511 #define _GPIO_EXTIPSELL_EXTIPSEL1_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELL             */
512 #define _GPIO_EXTIPSELL_EXTIPSEL1_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELL               */
513 #define _GPIO_EXTIPSELL_EXTIPSEL1_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELL               */
514 #define _GPIO_EXTIPSELL_EXTIPSEL1_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELL               */
515 #define _GPIO_EXTIPSELL_EXTIPSEL1_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELL               */
516 #define GPIO_EXTIPSELL_EXTIPSEL1_DEFAULT              (_GPIO_EXTIPSELL_EXTIPSEL1_DEFAULT << 4)  /**< Shifted mode DEFAULT for GPIO_EXTIPSELL     */
517 #define GPIO_EXTIPSELL_EXTIPSEL1_PORTA                (_GPIO_EXTIPSELL_EXTIPSEL1_PORTA << 4)    /**< Shifted mode PORTA for GPIO_EXTIPSELL       */
518 #define GPIO_EXTIPSELL_EXTIPSEL1_PORTB                (_GPIO_EXTIPSELL_EXTIPSEL1_PORTB << 4)    /**< Shifted mode PORTB for GPIO_EXTIPSELL       */
519 #define GPIO_EXTIPSELL_EXTIPSEL1_PORTC                (_GPIO_EXTIPSELL_EXTIPSEL1_PORTC << 4)    /**< Shifted mode PORTC for GPIO_EXTIPSELL       */
520 #define GPIO_EXTIPSELL_EXTIPSEL1_PORTD                (_GPIO_EXTIPSELL_EXTIPSEL1_PORTD << 4)    /**< Shifted mode PORTD for GPIO_EXTIPSELL       */
521 #define _GPIO_EXTIPSELL_EXTIPSEL2_SHIFT               8                                         /**< Shift value for GPIO_EXTIPSEL2              */
522 #define _GPIO_EXTIPSELL_EXTIPSEL2_MASK                0x300UL                                   /**< Bit mask for GPIO_EXTIPSEL2                 */
523 #define _GPIO_EXTIPSELL_EXTIPSEL2_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELL             */
524 #define _GPIO_EXTIPSELL_EXTIPSEL2_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELL               */
525 #define _GPIO_EXTIPSELL_EXTIPSEL2_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELL               */
526 #define _GPIO_EXTIPSELL_EXTIPSEL2_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELL               */
527 #define _GPIO_EXTIPSELL_EXTIPSEL2_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELL               */
528 #define GPIO_EXTIPSELL_EXTIPSEL2_DEFAULT              (_GPIO_EXTIPSELL_EXTIPSEL2_DEFAULT << 8)  /**< Shifted mode DEFAULT for GPIO_EXTIPSELL     */
529 #define GPIO_EXTIPSELL_EXTIPSEL2_PORTA                (_GPIO_EXTIPSELL_EXTIPSEL2_PORTA << 8)    /**< Shifted mode PORTA for GPIO_EXTIPSELL       */
530 #define GPIO_EXTIPSELL_EXTIPSEL2_PORTB                (_GPIO_EXTIPSELL_EXTIPSEL2_PORTB << 8)    /**< Shifted mode PORTB for GPIO_EXTIPSELL       */
531 #define GPIO_EXTIPSELL_EXTIPSEL2_PORTC                (_GPIO_EXTIPSELL_EXTIPSEL2_PORTC << 8)    /**< Shifted mode PORTC for GPIO_EXTIPSELL       */
532 #define GPIO_EXTIPSELL_EXTIPSEL2_PORTD                (_GPIO_EXTIPSELL_EXTIPSEL2_PORTD << 8)    /**< Shifted mode PORTD for GPIO_EXTIPSELL       */
533 #define _GPIO_EXTIPSELL_EXTIPSEL3_SHIFT               12                                        /**< Shift value for GPIO_EXTIPSEL3              */
534 #define _GPIO_EXTIPSELL_EXTIPSEL3_MASK                0x3000UL                                  /**< Bit mask for GPIO_EXTIPSEL3                 */
535 #define _GPIO_EXTIPSELL_EXTIPSEL3_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELL             */
536 #define _GPIO_EXTIPSELL_EXTIPSEL3_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELL               */
537 #define _GPIO_EXTIPSELL_EXTIPSEL3_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELL               */
538 #define _GPIO_EXTIPSELL_EXTIPSEL3_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELL               */
539 #define _GPIO_EXTIPSELL_EXTIPSEL3_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELL               */
540 #define GPIO_EXTIPSELL_EXTIPSEL3_DEFAULT              (_GPIO_EXTIPSELL_EXTIPSEL3_DEFAULT << 12) /**< Shifted mode DEFAULT for GPIO_EXTIPSELL     */
541 #define GPIO_EXTIPSELL_EXTIPSEL3_PORTA                (_GPIO_EXTIPSELL_EXTIPSEL3_PORTA << 12)   /**< Shifted mode PORTA for GPIO_EXTIPSELL       */
542 #define GPIO_EXTIPSELL_EXTIPSEL3_PORTB                (_GPIO_EXTIPSELL_EXTIPSEL3_PORTB << 12)   /**< Shifted mode PORTB for GPIO_EXTIPSELL       */
543 #define GPIO_EXTIPSELL_EXTIPSEL3_PORTC                (_GPIO_EXTIPSELL_EXTIPSEL3_PORTC << 12)   /**< Shifted mode PORTC for GPIO_EXTIPSELL       */
544 #define GPIO_EXTIPSELL_EXTIPSEL3_PORTD                (_GPIO_EXTIPSELL_EXTIPSEL3_PORTD << 12)   /**< Shifted mode PORTD for GPIO_EXTIPSELL       */
545 #define _GPIO_EXTIPSELL_EXTIPSEL4_SHIFT               16                                        /**< Shift value for GPIO_EXTIPSEL4              */
546 #define _GPIO_EXTIPSELL_EXTIPSEL4_MASK                0x30000UL                                 /**< Bit mask for GPIO_EXTIPSEL4                 */
547 #define _GPIO_EXTIPSELL_EXTIPSEL4_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELL             */
548 #define _GPIO_EXTIPSELL_EXTIPSEL4_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELL               */
549 #define _GPIO_EXTIPSELL_EXTIPSEL4_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELL               */
550 #define _GPIO_EXTIPSELL_EXTIPSEL4_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELL               */
551 #define _GPIO_EXTIPSELL_EXTIPSEL4_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELL               */
552 #define GPIO_EXTIPSELL_EXTIPSEL4_DEFAULT              (_GPIO_EXTIPSELL_EXTIPSEL4_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EXTIPSELL     */
553 #define GPIO_EXTIPSELL_EXTIPSEL4_PORTA                (_GPIO_EXTIPSELL_EXTIPSEL4_PORTA << 16)   /**< Shifted mode PORTA for GPIO_EXTIPSELL       */
554 #define GPIO_EXTIPSELL_EXTIPSEL4_PORTB                (_GPIO_EXTIPSELL_EXTIPSEL4_PORTB << 16)   /**< Shifted mode PORTB for GPIO_EXTIPSELL       */
555 #define GPIO_EXTIPSELL_EXTIPSEL4_PORTC                (_GPIO_EXTIPSELL_EXTIPSEL4_PORTC << 16)   /**< Shifted mode PORTC for GPIO_EXTIPSELL       */
556 #define GPIO_EXTIPSELL_EXTIPSEL4_PORTD                (_GPIO_EXTIPSELL_EXTIPSEL4_PORTD << 16)   /**< Shifted mode PORTD for GPIO_EXTIPSELL       */
557 #define _GPIO_EXTIPSELL_EXTIPSEL5_SHIFT               20                                        /**< Shift value for GPIO_EXTIPSEL5              */
558 #define _GPIO_EXTIPSELL_EXTIPSEL5_MASK                0x300000UL                                /**< Bit mask for GPIO_EXTIPSEL5                 */
559 #define _GPIO_EXTIPSELL_EXTIPSEL5_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELL             */
560 #define _GPIO_EXTIPSELL_EXTIPSEL5_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELL               */
561 #define _GPIO_EXTIPSELL_EXTIPSEL5_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELL               */
562 #define _GPIO_EXTIPSELL_EXTIPSEL5_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELL               */
563 #define _GPIO_EXTIPSELL_EXTIPSEL5_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELL               */
564 #define GPIO_EXTIPSELL_EXTIPSEL5_DEFAULT              (_GPIO_EXTIPSELL_EXTIPSEL5_DEFAULT << 20) /**< Shifted mode DEFAULT for GPIO_EXTIPSELL     */
565 #define GPIO_EXTIPSELL_EXTIPSEL5_PORTA                (_GPIO_EXTIPSELL_EXTIPSEL5_PORTA << 20)   /**< Shifted mode PORTA for GPIO_EXTIPSELL       */
566 #define GPIO_EXTIPSELL_EXTIPSEL5_PORTB                (_GPIO_EXTIPSELL_EXTIPSEL5_PORTB << 20)   /**< Shifted mode PORTB for GPIO_EXTIPSELL       */
567 #define GPIO_EXTIPSELL_EXTIPSEL5_PORTC                (_GPIO_EXTIPSELL_EXTIPSEL5_PORTC << 20)   /**< Shifted mode PORTC for GPIO_EXTIPSELL       */
568 #define GPIO_EXTIPSELL_EXTIPSEL5_PORTD                (_GPIO_EXTIPSELL_EXTIPSEL5_PORTD << 20)   /**< Shifted mode PORTD for GPIO_EXTIPSELL       */
569 #define _GPIO_EXTIPSELL_EXTIPSEL6_SHIFT               24                                        /**< Shift value for GPIO_EXTIPSEL6              */
570 #define _GPIO_EXTIPSELL_EXTIPSEL6_MASK                0x3000000UL                               /**< Bit mask for GPIO_EXTIPSEL6                 */
571 #define _GPIO_EXTIPSELL_EXTIPSEL6_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELL             */
572 #define _GPIO_EXTIPSELL_EXTIPSEL6_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELL               */
573 #define _GPIO_EXTIPSELL_EXTIPSEL6_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELL               */
574 #define _GPIO_EXTIPSELL_EXTIPSEL6_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELL               */
575 #define _GPIO_EXTIPSELL_EXTIPSEL6_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELL               */
576 #define GPIO_EXTIPSELL_EXTIPSEL6_DEFAULT              (_GPIO_EXTIPSELL_EXTIPSEL6_DEFAULT << 24) /**< Shifted mode DEFAULT for GPIO_EXTIPSELL     */
577 #define GPIO_EXTIPSELL_EXTIPSEL6_PORTA                (_GPIO_EXTIPSELL_EXTIPSEL6_PORTA << 24)   /**< Shifted mode PORTA for GPIO_EXTIPSELL       */
578 #define GPIO_EXTIPSELL_EXTIPSEL6_PORTB                (_GPIO_EXTIPSELL_EXTIPSEL6_PORTB << 24)   /**< Shifted mode PORTB for GPIO_EXTIPSELL       */
579 #define GPIO_EXTIPSELL_EXTIPSEL6_PORTC                (_GPIO_EXTIPSELL_EXTIPSEL6_PORTC << 24)   /**< Shifted mode PORTC for GPIO_EXTIPSELL       */
580 #define GPIO_EXTIPSELL_EXTIPSEL6_PORTD                (_GPIO_EXTIPSELL_EXTIPSEL6_PORTD << 24)   /**< Shifted mode PORTD for GPIO_EXTIPSELL       */
581 #define _GPIO_EXTIPSELL_EXTIPSEL7_SHIFT               28                                        /**< Shift value for GPIO_EXTIPSEL7              */
582 #define _GPIO_EXTIPSELL_EXTIPSEL7_MASK                0x30000000UL                              /**< Bit mask for GPIO_EXTIPSEL7                 */
583 #define _GPIO_EXTIPSELL_EXTIPSEL7_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELL             */
584 #define _GPIO_EXTIPSELL_EXTIPSEL7_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELL               */
585 #define _GPIO_EXTIPSELL_EXTIPSEL7_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELL               */
586 #define _GPIO_EXTIPSELL_EXTIPSEL7_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELL               */
587 #define _GPIO_EXTIPSELL_EXTIPSEL7_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELL               */
588 #define GPIO_EXTIPSELL_EXTIPSEL7_DEFAULT              (_GPIO_EXTIPSELL_EXTIPSEL7_DEFAULT << 28) /**< Shifted mode DEFAULT for GPIO_EXTIPSELL     */
589 #define GPIO_EXTIPSELL_EXTIPSEL7_PORTA                (_GPIO_EXTIPSELL_EXTIPSEL7_PORTA << 28)   /**< Shifted mode PORTA for GPIO_EXTIPSELL       */
590 #define GPIO_EXTIPSELL_EXTIPSEL7_PORTB                (_GPIO_EXTIPSELL_EXTIPSEL7_PORTB << 28)   /**< Shifted mode PORTB for GPIO_EXTIPSELL       */
591 #define GPIO_EXTIPSELL_EXTIPSEL7_PORTC                (_GPIO_EXTIPSELL_EXTIPSEL7_PORTC << 28)   /**< Shifted mode PORTC for GPIO_EXTIPSELL       */
592 #define GPIO_EXTIPSELL_EXTIPSEL7_PORTD                (_GPIO_EXTIPSELL_EXTIPSEL7_PORTD << 28)   /**< Shifted mode PORTD for GPIO_EXTIPSELL       */
593 
594 /* Bit fields for GPIO EXTIPSELH */
595 #define _GPIO_EXTIPSELH_RESETVALUE                    0x00000000UL                              /**< Default value for GPIO_EXTIPSELH            */
596 #define _GPIO_EXTIPSELH_MASK                          0x00003333UL                              /**< Mask for GPIO_EXTIPSELH                     */
597 #define _GPIO_EXTIPSELH_EXTIPSEL0_SHIFT               0                                         /**< Shift value for GPIO_EXTIPSEL0              */
598 #define _GPIO_EXTIPSELH_EXTIPSEL0_MASK                0x3UL                                     /**< Bit mask for GPIO_EXTIPSEL0                 */
599 #define _GPIO_EXTIPSELH_EXTIPSEL0_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELH             */
600 #define _GPIO_EXTIPSELH_EXTIPSEL0_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELH               */
601 #define _GPIO_EXTIPSELH_EXTIPSEL0_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELH               */
602 #define _GPIO_EXTIPSELH_EXTIPSEL0_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELH               */
603 #define _GPIO_EXTIPSELH_EXTIPSEL0_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELH               */
604 #define GPIO_EXTIPSELH_EXTIPSEL0_DEFAULT              (_GPIO_EXTIPSELH_EXTIPSEL0_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_EXTIPSELH     */
605 #define GPIO_EXTIPSELH_EXTIPSEL0_PORTA                (_GPIO_EXTIPSELH_EXTIPSEL0_PORTA << 0)    /**< Shifted mode PORTA for GPIO_EXTIPSELH       */
606 #define GPIO_EXTIPSELH_EXTIPSEL0_PORTB                (_GPIO_EXTIPSELH_EXTIPSEL0_PORTB << 0)    /**< Shifted mode PORTB for GPIO_EXTIPSELH       */
607 #define GPIO_EXTIPSELH_EXTIPSEL0_PORTC                (_GPIO_EXTIPSELH_EXTIPSEL0_PORTC << 0)    /**< Shifted mode PORTC for GPIO_EXTIPSELH       */
608 #define GPIO_EXTIPSELH_EXTIPSEL0_PORTD                (_GPIO_EXTIPSELH_EXTIPSEL0_PORTD << 0)    /**< Shifted mode PORTD for GPIO_EXTIPSELH       */
609 #define _GPIO_EXTIPSELH_EXTIPSEL1_SHIFT               4                                         /**< Shift value for GPIO_EXTIPSEL1              */
610 #define _GPIO_EXTIPSELH_EXTIPSEL1_MASK                0x30UL                                    /**< Bit mask for GPIO_EXTIPSEL1                 */
611 #define _GPIO_EXTIPSELH_EXTIPSEL1_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELH             */
612 #define _GPIO_EXTIPSELH_EXTIPSEL1_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELH               */
613 #define _GPIO_EXTIPSELH_EXTIPSEL1_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELH               */
614 #define _GPIO_EXTIPSELH_EXTIPSEL1_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELH               */
615 #define _GPIO_EXTIPSELH_EXTIPSEL1_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELH               */
616 #define GPIO_EXTIPSELH_EXTIPSEL1_DEFAULT              (_GPIO_EXTIPSELH_EXTIPSEL1_DEFAULT << 4)  /**< Shifted mode DEFAULT for GPIO_EXTIPSELH     */
617 #define GPIO_EXTIPSELH_EXTIPSEL1_PORTA                (_GPIO_EXTIPSELH_EXTIPSEL1_PORTA << 4)    /**< Shifted mode PORTA for GPIO_EXTIPSELH       */
618 #define GPIO_EXTIPSELH_EXTIPSEL1_PORTB                (_GPIO_EXTIPSELH_EXTIPSEL1_PORTB << 4)    /**< Shifted mode PORTB for GPIO_EXTIPSELH       */
619 #define GPIO_EXTIPSELH_EXTIPSEL1_PORTC                (_GPIO_EXTIPSELH_EXTIPSEL1_PORTC << 4)    /**< Shifted mode PORTC for GPIO_EXTIPSELH       */
620 #define GPIO_EXTIPSELH_EXTIPSEL1_PORTD                (_GPIO_EXTIPSELH_EXTIPSEL1_PORTD << 4)    /**< Shifted mode PORTD for GPIO_EXTIPSELH       */
621 #define _GPIO_EXTIPSELH_EXTIPSEL2_SHIFT               8                                         /**< Shift value for GPIO_EXTIPSEL2              */
622 #define _GPIO_EXTIPSELH_EXTIPSEL2_MASK                0x300UL                                   /**< Bit mask for GPIO_EXTIPSEL2                 */
623 #define _GPIO_EXTIPSELH_EXTIPSEL2_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELH             */
624 #define _GPIO_EXTIPSELH_EXTIPSEL2_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELH               */
625 #define _GPIO_EXTIPSELH_EXTIPSEL2_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELH               */
626 #define _GPIO_EXTIPSELH_EXTIPSEL2_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELH               */
627 #define _GPIO_EXTIPSELH_EXTIPSEL2_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELH               */
628 #define GPIO_EXTIPSELH_EXTIPSEL2_DEFAULT              (_GPIO_EXTIPSELH_EXTIPSEL2_DEFAULT << 8)  /**< Shifted mode DEFAULT for GPIO_EXTIPSELH     */
629 #define GPIO_EXTIPSELH_EXTIPSEL2_PORTA                (_GPIO_EXTIPSELH_EXTIPSEL2_PORTA << 8)    /**< Shifted mode PORTA for GPIO_EXTIPSELH       */
630 #define GPIO_EXTIPSELH_EXTIPSEL2_PORTB                (_GPIO_EXTIPSELH_EXTIPSEL2_PORTB << 8)    /**< Shifted mode PORTB for GPIO_EXTIPSELH       */
631 #define GPIO_EXTIPSELH_EXTIPSEL2_PORTC                (_GPIO_EXTIPSELH_EXTIPSEL2_PORTC << 8)    /**< Shifted mode PORTC for GPIO_EXTIPSELH       */
632 #define GPIO_EXTIPSELH_EXTIPSEL2_PORTD                (_GPIO_EXTIPSELH_EXTIPSEL2_PORTD << 8)    /**< Shifted mode PORTD for GPIO_EXTIPSELH       */
633 #define _GPIO_EXTIPSELH_EXTIPSEL3_SHIFT               12                                        /**< Shift value for GPIO_EXTIPSEL3              */
634 #define _GPIO_EXTIPSELH_EXTIPSEL3_MASK                0x3000UL                                  /**< Bit mask for GPIO_EXTIPSEL3                 */
635 #define _GPIO_EXTIPSELH_EXTIPSEL3_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EXTIPSELH             */
636 #define _GPIO_EXTIPSELH_EXTIPSEL3_PORTA               0x00000000UL                              /**< Mode PORTA for GPIO_EXTIPSELH               */
637 #define _GPIO_EXTIPSELH_EXTIPSEL3_PORTB               0x00000001UL                              /**< Mode PORTB for GPIO_EXTIPSELH               */
638 #define _GPIO_EXTIPSELH_EXTIPSEL3_PORTC               0x00000002UL                              /**< Mode PORTC for GPIO_EXTIPSELH               */
639 #define _GPIO_EXTIPSELH_EXTIPSEL3_PORTD               0x00000003UL                              /**< Mode PORTD for GPIO_EXTIPSELH               */
640 #define GPIO_EXTIPSELH_EXTIPSEL3_DEFAULT              (_GPIO_EXTIPSELH_EXTIPSEL3_DEFAULT << 12) /**< Shifted mode DEFAULT for GPIO_EXTIPSELH     */
641 #define GPIO_EXTIPSELH_EXTIPSEL3_PORTA                (_GPIO_EXTIPSELH_EXTIPSEL3_PORTA << 12)   /**< Shifted mode PORTA for GPIO_EXTIPSELH       */
642 #define GPIO_EXTIPSELH_EXTIPSEL3_PORTB                (_GPIO_EXTIPSELH_EXTIPSEL3_PORTB << 12)   /**< Shifted mode PORTB for GPIO_EXTIPSELH       */
643 #define GPIO_EXTIPSELH_EXTIPSEL3_PORTC                (_GPIO_EXTIPSELH_EXTIPSEL3_PORTC << 12)   /**< Shifted mode PORTC for GPIO_EXTIPSELH       */
644 #define GPIO_EXTIPSELH_EXTIPSEL3_PORTD                (_GPIO_EXTIPSELH_EXTIPSEL3_PORTD << 12)   /**< Shifted mode PORTD for GPIO_EXTIPSELH       */
645 
646 /* Bit fields for GPIO EXTIPINSELL */
647 #define _GPIO_EXTIPINSELL_RESETVALUE                  0x00000000UL                                  /**< Default value for GPIO_EXTIPINSELL          */
648 #define _GPIO_EXTIPINSELL_MASK                        0x33333333UL                                  /**< Mask for GPIO_EXTIPINSELL                   */
649 #define _GPIO_EXTIPINSELL_EXTIPINSEL0_SHIFT           0                                             /**< Shift value for GPIO_EXTIPINSEL0            */
650 #define _GPIO_EXTIPINSELL_EXTIPINSEL0_MASK            0x3UL                                         /**< Bit mask for GPIO_EXTIPINSEL0               */
651 #define _GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELL           */
652 #define _GPIO_EXTIPINSELL_EXTIPINSEL0_PIN0            0x00000000UL                                  /**< Mode PIN0 for GPIO_EXTIPINSELL              */
653 #define _GPIO_EXTIPINSELL_EXTIPINSEL0_PIN1            0x00000001UL                                  /**< Mode PIN1 for GPIO_EXTIPINSELL              */
654 #define _GPIO_EXTIPINSELL_EXTIPINSEL0_PIN2            0x00000002UL                                  /**< Mode PIN2 for GPIO_EXTIPINSELL              */
655 #define _GPIO_EXTIPINSELL_EXTIPINSEL0_PIN3            0x00000003UL                                  /**< Mode PIN3 for GPIO_EXTIPINSELL              */
656 #define GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT          (_GPIO_EXTIPINSELL_EXTIPINSEL0_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_EXTIPINSELL   */
657 #define GPIO_EXTIPINSELL_EXTIPINSEL0_PIN0             (_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN0 << 0)     /**< Shifted mode PIN0 for GPIO_EXTIPINSELL      */
658 #define GPIO_EXTIPINSELL_EXTIPINSEL0_PIN1             (_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN1 << 0)     /**< Shifted mode PIN1 for GPIO_EXTIPINSELL      */
659 #define GPIO_EXTIPINSELL_EXTIPINSEL0_PIN2             (_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN2 << 0)     /**< Shifted mode PIN2 for GPIO_EXTIPINSELL      */
660 #define GPIO_EXTIPINSELL_EXTIPINSEL0_PIN3             (_GPIO_EXTIPINSELL_EXTIPINSEL0_PIN3 << 0)     /**< Shifted mode PIN3 for GPIO_EXTIPINSELL      */
661 #define _GPIO_EXTIPINSELL_EXTIPINSEL1_SHIFT           4                                             /**< Shift value for GPIO_EXTIPINSEL1            */
662 #define _GPIO_EXTIPINSELL_EXTIPINSEL1_MASK            0x30UL                                        /**< Bit mask for GPIO_EXTIPINSEL1               */
663 #define _GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELL           */
664 #define _GPIO_EXTIPINSELL_EXTIPINSEL1_PIN0            0x00000000UL                                  /**< Mode PIN0 for GPIO_EXTIPINSELL              */
665 #define _GPIO_EXTIPINSELL_EXTIPINSEL1_PIN1            0x00000001UL                                  /**< Mode PIN1 for GPIO_EXTIPINSELL              */
666 #define _GPIO_EXTIPINSELL_EXTIPINSEL1_PIN2            0x00000002UL                                  /**< Mode PIN2 for GPIO_EXTIPINSELL              */
667 #define _GPIO_EXTIPINSELL_EXTIPINSEL1_PIN3            0x00000003UL                                  /**< Mode PIN3 for GPIO_EXTIPINSELL              */
668 #define GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT          (_GPIO_EXTIPINSELL_EXTIPINSEL1_DEFAULT << 4)  /**< Shifted mode DEFAULT for GPIO_EXTIPINSELL   */
669 #define GPIO_EXTIPINSELL_EXTIPINSEL1_PIN0             (_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN0 << 4)     /**< Shifted mode PIN0 for GPIO_EXTIPINSELL      */
670 #define GPIO_EXTIPINSELL_EXTIPINSEL1_PIN1             (_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN1 << 4)     /**< Shifted mode PIN1 for GPIO_EXTIPINSELL      */
671 #define GPIO_EXTIPINSELL_EXTIPINSEL1_PIN2             (_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN2 << 4)     /**< Shifted mode PIN2 for GPIO_EXTIPINSELL      */
672 #define GPIO_EXTIPINSELL_EXTIPINSEL1_PIN3             (_GPIO_EXTIPINSELL_EXTIPINSEL1_PIN3 << 4)     /**< Shifted mode PIN3 for GPIO_EXTIPINSELL      */
673 #define _GPIO_EXTIPINSELL_EXTIPINSEL2_SHIFT           8                                             /**< Shift value for GPIO_EXTIPINSEL2            */
674 #define _GPIO_EXTIPINSELL_EXTIPINSEL2_MASK            0x300UL                                       /**< Bit mask for GPIO_EXTIPINSEL2               */
675 #define _GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELL           */
676 #define _GPIO_EXTIPINSELL_EXTIPINSEL2_PIN0            0x00000000UL                                  /**< Mode PIN0 for GPIO_EXTIPINSELL              */
677 #define _GPIO_EXTIPINSELL_EXTIPINSEL2_PIN1            0x00000001UL                                  /**< Mode PIN1 for GPIO_EXTIPINSELL              */
678 #define _GPIO_EXTIPINSELL_EXTIPINSEL2_PIN2            0x00000002UL                                  /**< Mode PIN2 for GPIO_EXTIPINSELL              */
679 #define _GPIO_EXTIPINSELL_EXTIPINSEL2_PIN3            0x00000003UL                                  /**< Mode PIN3 for GPIO_EXTIPINSELL              */
680 #define GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT          (_GPIO_EXTIPINSELL_EXTIPINSEL2_DEFAULT << 8)  /**< Shifted mode DEFAULT for GPIO_EXTIPINSELL   */
681 #define GPIO_EXTIPINSELL_EXTIPINSEL2_PIN0             (_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN0 << 8)     /**< Shifted mode PIN0 for GPIO_EXTIPINSELL      */
682 #define GPIO_EXTIPINSELL_EXTIPINSEL2_PIN1             (_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN1 << 8)     /**< Shifted mode PIN1 for GPIO_EXTIPINSELL      */
683 #define GPIO_EXTIPINSELL_EXTIPINSEL2_PIN2             (_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN2 << 8)     /**< Shifted mode PIN2 for GPIO_EXTIPINSELL      */
684 #define GPIO_EXTIPINSELL_EXTIPINSEL2_PIN3             (_GPIO_EXTIPINSELL_EXTIPINSEL2_PIN3 << 8)     /**< Shifted mode PIN3 for GPIO_EXTIPINSELL      */
685 #define _GPIO_EXTIPINSELL_EXTIPINSEL3_SHIFT           12                                            /**< Shift value for GPIO_EXTIPINSEL3            */
686 #define _GPIO_EXTIPINSELL_EXTIPINSEL3_MASK            0x3000UL                                      /**< Bit mask for GPIO_EXTIPINSEL3               */
687 #define _GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELL           */
688 #define _GPIO_EXTIPINSELL_EXTIPINSEL3_PIN0            0x00000000UL                                  /**< Mode PIN0 for GPIO_EXTIPINSELL              */
689 #define _GPIO_EXTIPINSELL_EXTIPINSEL3_PIN1            0x00000001UL                                  /**< Mode PIN1 for GPIO_EXTIPINSELL              */
690 #define _GPIO_EXTIPINSELL_EXTIPINSEL3_PIN2            0x00000002UL                                  /**< Mode PIN2 for GPIO_EXTIPINSELL              */
691 #define _GPIO_EXTIPINSELL_EXTIPINSEL3_PIN3            0x00000003UL                                  /**< Mode PIN3 for GPIO_EXTIPINSELL              */
692 #define GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT          (_GPIO_EXTIPINSELL_EXTIPINSEL3_DEFAULT << 12) /**< Shifted mode DEFAULT for GPIO_EXTIPINSELL   */
693 #define GPIO_EXTIPINSELL_EXTIPINSEL3_PIN0             (_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN0 << 12)    /**< Shifted mode PIN0 for GPIO_EXTIPINSELL      */
694 #define GPIO_EXTIPINSELL_EXTIPINSEL3_PIN1             (_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN1 << 12)    /**< Shifted mode PIN1 for GPIO_EXTIPINSELL      */
695 #define GPIO_EXTIPINSELL_EXTIPINSEL3_PIN2             (_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN2 << 12)    /**< Shifted mode PIN2 for GPIO_EXTIPINSELL      */
696 #define GPIO_EXTIPINSELL_EXTIPINSEL3_PIN3             (_GPIO_EXTIPINSELL_EXTIPINSEL3_PIN3 << 12)    /**< Shifted mode PIN3 for GPIO_EXTIPINSELL      */
697 #define _GPIO_EXTIPINSELL_EXTIPINSEL4_SHIFT           16                                            /**< Shift value for GPIO_EXTIPINSEL4            */
698 #define _GPIO_EXTIPINSELL_EXTIPINSEL4_MASK            0x30000UL                                     /**< Bit mask for GPIO_EXTIPINSEL4               */
699 #define _GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELL           */
700 #define _GPIO_EXTIPINSELL_EXTIPINSEL4_PIN0            0x00000000UL                                  /**< Mode PIN0 for GPIO_EXTIPINSELL              */
701 #define _GPIO_EXTIPINSELL_EXTIPINSEL4_PIN1            0x00000001UL                                  /**< Mode PIN1 for GPIO_EXTIPINSELL              */
702 #define _GPIO_EXTIPINSELL_EXTIPINSEL4_PIN2            0x00000002UL                                  /**< Mode PIN2 for GPIO_EXTIPINSELL              */
703 #define _GPIO_EXTIPINSELL_EXTIPINSEL4_PIN3            0x00000003UL                                  /**< Mode PIN3 for GPIO_EXTIPINSELL              */
704 #define GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT          (_GPIO_EXTIPINSELL_EXTIPINSEL4_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EXTIPINSELL   */
705 #define GPIO_EXTIPINSELL_EXTIPINSEL4_PIN0             (_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN0 << 16)    /**< Shifted mode PIN0 for GPIO_EXTIPINSELL      */
706 #define GPIO_EXTIPINSELL_EXTIPINSEL4_PIN1             (_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN1 << 16)    /**< Shifted mode PIN1 for GPIO_EXTIPINSELL      */
707 #define GPIO_EXTIPINSELL_EXTIPINSEL4_PIN2             (_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN2 << 16)    /**< Shifted mode PIN2 for GPIO_EXTIPINSELL      */
708 #define GPIO_EXTIPINSELL_EXTIPINSEL4_PIN3             (_GPIO_EXTIPINSELL_EXTIPINSEL4_PIN3 << 16)    /**< Shifted mode PIN3 for GPIO_EXTIPINSELL      */
709 #define _GPIO_EXTIPINSELL_EXTIPINSEL5_SHIFT           20                                            /**< Shift value for GPIO_EXTIPINSEL5            */
710 #define _GPIO_EXTIPINSELL_EXTIPINSEL5_MASK            0x300000UL                                    /**< Bit mask for GPIO_EXTIPINSEL5               */
711 #define _GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELL           */
712 #define _GPIO_EXTIPINSELL_EXTIPINSEL5_PIN0            0x00000000UL                                  /**< Mode PIN0 for GPIO_EXTIPINSELL              */
713 #define _GPIO_EXTIPINSELL_EXTIPINSEL5_PIN1            0x00000001UL                                  /**< Mode PIN1 for GPIO_EXTIPINSELL              */
714 #define _GPIO_EXTIPINSELL_EXTIPINSEL5_PIN2            0x00000002UL                                  /**< Mode PIN2 for GPIO_EXTIPINSELL              */
715 #define _GPIO_EXTIPINSELL_EXTIPINSEL5_PIN3            0x00000003UL                                  /**< Mode PIN3 for GPIO_EXTIPINSELL              */
716 #define GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT          (_GPIO_EXTIPINSELL_EXTIPINSEL5_DEFAULT << 20) /**< Shifted mode DEFAULT for GPIO_EXTIPINSELL   */
717 #define GPIO_EXTIPINSELL_EXTIPINSEL5_PIN0             (_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN0 << 20)    /**< Shifted mode PIN0 for GPIO_EXTIPINSELL      */
718 #define GPIO_EXTIPINSELL_EXTIPINSEL5_PIN1             (_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN1 << 20)    /**< Shifted mode PIN1 for GPIO_EXTIPINSELL      */
719 #define GPIO_EXTIPINSELL_EXTIPINSEL5_PIN2             (_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN2 << 20)    /**< Shifted mode PIN2 for GPIO_EXTIPINSELL      */
720 #define GPIO_EXTIPINSELL_EXTIPINSEL5_PIN3             (_GPIO_EXTIPINSELL_EXTIPINSEL5_PIN3 << 20)    /**< Shifted mode PIN3 for GPIO_EXTIPINSELL      */
721 #define _GPIO_EXTIPINSELL_EXTIPINSEL6_SHIFT           24                                            /**< Shift value for GPIO_EXTIPINSEL6            */
722 #define _GPIO_EXTIPINSELL_EXTIPINSEL6_MASK            0x3000000UL                                   /**< Bit mask for GPIO_EXTIPINSEL6               */
723 #define _GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELL           */
724 #define _GPIO_EXTIPINSELL_EXTIPINSEL6_PIN0            0x00000000UL                                  /**< Mode PIN0 for GPIO_EXTIPINSELL              */
725 #define _GPIO_EXTIPINSELL_EXTIPINSEL6_PIN1            0x00000001UL                                  /**< Mode PIN1 for GPIO_EXTIPINSELL              */
726 #define _GPIO_EXTIPINSELL_EXTIPINSEL6_PIN2            0x00000002UL                                  /**< Mode PIN2 for GPIO_EXTIPINSELL              */
727 #define _GPIO_EXTIPINSELL_EXTIPINSEL6_PIN3            0x00000003UL                                  /**< Mode PIN3 for GPIO_EXTIPINSELL              */
728 #define GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT          (_GPIO_EXTIPINSELL_EXTIPINSEL6_DEFAULT << 24) /**< Shifted mode DEFAULT for GPIO_EXTIPINSELL   */
729 #define GPIO_EXTIPINSELL_EXTIPINSEL6_PIN0             (_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN0 << 24)    /**< Shifted mode PIN0 for GPIO_EXTIPINSELL      */
730 #define GPIO_EXTIPINSELL_EXTIPINSEL6_PIN1             (_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN1 << 24)    /**< Shifted mode PIN1 for GPIO_EXTIPINSELL      */
731 #define GPIO_EXTIPINSELL_EXTIPINSEL6_PIN2             (_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN2 << 24)    /**< Shifted mode PIN2 for GPIO_EXTIPINSELL      */
732 #define GPIO_EXTIPINSELL_EXTIPINSEL6_PIN3             (_GPIO_EXTIPINSELL_EXTIPINSEL6_PIN3 << 24)    /**< Shifted mode PIN3 for GPIO_EXTIPINSELL      */
733 #define _GPIO_EXTIPINSELL_EXTIPINSEL7_SHIFT           28                                            /**< Shift value for GPIO_EXTIPINSEL7            */
734 #define _GPIO_EXTIPINSELL_EXTIPINSEL7_MASK            0x30000000UL                                  /**< Bit mask for GPIO_EXTIPINSEL7               */
735 #define _GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELL           */
736 #define _GPIO_EXTIPINSELL_EXTIPINSEL7_PIN0            0x00000000UL                                  /**< Mode PIN0 for GPIO_EXTIPINSELL              */
737 #define _GPIO_EXTIPINSELL_EXTIPINSEL7_PIN1            0x00000001UL                                  /**< Mode PIN1 for GPIO_EXTIPINSELL              */
738 #define _GPIO_EXTIPINSELL_EXTIPINSEL7_PIN2            0x00000002UL                                  /**< Mode PIN2 for GPIO_EXTIPINSELL              */
739 #define _GPIO_EXTIPINSELL_EXTIPINSEL7_PIN3            0x00000003UL                                  /**< Mode PIN3 for GPIO_EXTIPINSELL              */
740 #define GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT          (_GPIO_EXTIPINSELL_EXTIPINSEL7_DEFAULT << 28) /**< Shifted mode DEFAULT for GPIO_EXTIPINSELL   */
741 #define GPIO_EXTIPINSELL_EXTIPINSEL7_PIN0             (_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN0 << 28)    /**< Shifted mode PIN0 for GPIO_EXTIPINSELL      */
742 #define GPIO_EXTIPINSELL_EXTIPINSEL7_PIN1             (_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN1 << 28)    /**< Shifted mode PIN1 for GPIO_EXTIPINSELL      */
743 #define GPIO_EXTIPINSELL_EXTIPINSEL7_PIN2             (_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN2 << 28)    /**< Shifted mode PIN2 for GPIO_EXTIPINSELL      */
744 #define GPIO_EXTIPINSELL_EXTIPINSEL7_PIN3             (_GPIO_EXTIPINSELL_EXTIPINSEL7_PIN3 << 28)    /**< Shifted mode PIN3 for GPIO_EXTIPINSELL      */
745 
746 /* Bit fields for GPIO EXTIPINSELH */
747 #define _GPIO_EXTIPINSELH_RESETVALUE                  0x00000000UL                                  /**< Default value for GPIO_EXTIPINSELH          */
748 #define _GPIO_EXTIPINSELH_MASK                        0x00003333UL                                  /**< Mask for GPIO_EXTIPINSELH                   */
749 #define _GPIO_EXTIPINSELH_EXTIPINSEL0_SHIFT           0                                             /**< Shift value for GPIO_EXTIPINSEL0            */
750 #define _GPIO_EXTIPINSELH_EXTIPINSEL0_MASK            0x3UL                                         /**< Bit mask for GPIO_EXTIPINSEL0               */
751 #define _GPIO_EXTIPINSELH_EXTIPINSEL0_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELH           */
752 #define _GPIO_EXTIPINSELH_EXTIPINSEL0_PIN8            0x00000000UL                                  /**< Mode PIN8 for GPIO_EXTIPINSELH              */
753 #define _GPIO_EXTIPINSELH_EXTIPINSEL0_PIN9            0x00000001UL                                  /**< Mode PIN9 for GPIO_EXTIPINSELH              */
754 #define _GPIO_EXTIPINSELH_EXTIPINSEL0_PIN10           0x00000002UL                                  /**< Mode PIN10 for GPIO_EXTIPINSELH             */
755 #define _GPIO_EXTIPINSELH_EXTIPINSEL0_PIN11           0x00000003UL                                  /**< Mode PIN11 for GPIO_EXTIPINSELH             */
756 #define GPIO_EXTIPINSELH_EXTIPINSEL0_DEFAULT          (_GPIO_EXTIPINSELH_EXTIPINSEL0_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_EXTIPINSELH   */
757 #define GPIO_EXTIPINSELH_EXTIPINSEL0_PIN8             (_GPIO_EXTIPINSELH_EXTIPINSEL0_PIN8 << 0)     /**< Shifted mode PIN8 for GPIO_EXTIPINSELH      */
758 #define GPIO_EXTIPINSELH_EXTIPINSEL0_PIN9             (_GPIO_EXTIPINSELH_EXTIPINSEL0_PIN9 << 0)     /**< Shifted mode PIN9 for GPIO_EXTIPINSELH      */
759 #define GPIO_EXTIPINSELH_EXTIPINSEL0_PIN10            (_GPIO_EXTIPINSELH_EXTIPINSEL0_PIN10 << 0)    /**< Shifted mode PIN10 for GPIO_EXTIPINSELH     */
760 #define GPIO_EXTIPINSELH_EXTIPINSEL0_PIN11            (_GPIO_EXTIPINSELH_EXTIPINSEL0_PIN11 << 0)    /**< Shifted mode PIN11 for GPIO_EXTIPINSELH     */
761 #define _GPIO_EXTIPINSELH_EXTIPINSEL1_SHIFT           4                                             /**< Shift value for GPIO_EXTIPINSEL1            */
762 #define _GPIO_EXTIPINSELH_EXTIPINSEL1_MASK            0x30UL                                        /**< Bit mask for GPIO_EXTIPINSEL1               */
763 #define _GPIO_EXTIPINSELH_EXTIPINSEL1_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELH           */
764 #define _GPIO_EXTIPINSELH_EXTIPINSEL1_PIN8            0x00000000UL                                  /**< Mode PIN8 for GPIO_EXTIPINSELH              */
765 #define _GPIO_EXTIPINSELH_EXTIPINSEL1_PIN9            0x00000001UL                                  /**< Mode PIN9 for GPIO_EXTIPINSELH              */
766 #define _GPIO_EXTIPINSELH_EXTIPINSEL1_PIN10           0x00000002UL                                  /**< Mode PIN10 for GPIO_EXTIPINSELH             */
767 #define _GPIO_EXTIPINSELH_EXTIPINSEL1_PIN11           0x00000003UL                                  /**< Mode PIN11 for GPIO_EXTIPINSELH             */
768 #define GPIO_EXTIPINSELH_EXTIPINSEL1_DEFAULT          (_GPIO_EXTIPINSELH_EXTIPINSEL1_DEFAULT << 4)  /**< Shifted mode DEFAULT for GPIO_EXTIPINSELH   */
769 #define GPIO_EXTIPINSELH_EXTIPINSEL1_PIN8             (_GPIO_EXTIPINSELH_EXTIPINSEL1_PIN8 << 4)     /**< Shifted mode PIN8 for GPIO_EXTIPINSELH      */
770 #define GPIO_EXTIPINSELH_EXTIPINSEL1_PIN9             (_GPIO_EXTIPINSELH_EXTIPINSEL1_PIN9 << 4)     /**< Shifted mode PIN9 for GPIO_EXTIPINSELH      */
771 #define GPIO_EXTIPINSELH_EXTIPINSEL1_PIN10            (_GPIO_EXTIPINSELH_EXTIPINSEL1_PIN10 << 4)    /**< Shifted mode PIN10 for GPIO_EXTIPINSELH     */
772 #define GPIO_EXTIPINSELH_EXTIPINSEL1_PIN11            (_GPIO_EXTIPINSELH_EXTIPINSEL1_PIN11 << 4)    /**< Shifted mode PIN11 for GPIO_EXTIPINSELH     */
773 #define _GPIO_EXTIPINSELH_EXTIPINSEL2_SHIFT           8                                             /**< Shift value for GPIO_EXTIPINSEL2            */
774 #define _GPIO_EXTIPINSELH_EXTIPINSEL2_MASK            0x300UL                                       /**< Bit mask for GPIO_EXTIPINSEL2               */
775 #define _GPIO_EXTIPINSELH_EXTIPINSEL2_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELH           */
776 #define _GPIO_EXTIPINSELH_EXTIPINSEL2_PIN8            0x00000000UL                                  /**< Mode PIN8 for GPIO_EXTIPINSELH              */
777 #define _GPIO_EXTIPINSELH_EXTIPINSEL2_PIN9            0x00000001UL                                  /**< Mode PIN9 for GPIO_EXTIPINSELH              */
778 #define _GPIO_EXTIPINSELH_EXTIPINSEL2_PIN10           0x00000002UL                                  /**< Mode PIN10 for GPIO_EXTIPINSELH             */
779 #define _GPIO_EXTIPINSELH_EXTIPINSEL2_PIN11           0x00000003UL                                  /**< Mode PIN11 for GPIO_EXTIPINSELH             */
780 #define GPIO_EXTIPINSELH_EXTIPINSEL2_DEFAULT          (_GPIO_EXTIPINSELH_EXTIPINSEL2_DEFAULT << 8)  /**< Shifted mode DEFAULT for GPIO_EXTIPINSELH   */
781 #define GPIO_EXTIPINSELH_EXTIPINSEL2_PIN8             (_GPIO_EXTIPINSELH_EXTIPINSEL2_PIN8 << 8)     /**< Shifted mode PIN8 for GPIO_EXTIPINSELH      */
782 #define GPIO_EXTIPINSELH_EXTIPINSEL2_PIN9             (_GPIO_EXTIPINSELH_EXTIPINSEL2_PIN9 << 8)     /**< Shifted mode PIN9 for GPIO_EXTIPINSELH      */
783 #define GPIO_EXTIPINSELH_EXTIPINSEL2_PIN10            (_GPIO_EXTIPINSELH_EXTIPINSEL2_PIN10 << 8)    /**< Shifted mode PIN10 for GPIO_EXTIPINSELH     */
784 #define GPIO_EXTIPINSELH_EXTIPINSEL2_PIN11            (_GPIO_EXTIPINSELH_EXTIPINSEL2_PIN11 << 8)    /**< Shifted mode PIN11 for GPIO_EXTIPINSELH     */
785 #define _GPIO_EXTIPINSELH_EXTIPINSEL3_SHIFT           12                                            /**< Shift value for GPIO_EXTIPINSEL3            */
786 #define _GPIO_EXTIPINSELH_EXTIPINSEL3_MASK            0x3000UL                                      /**< Bit mask for GPIO_EXTIPINSEL3               */
787 #define _GPIO_EXTIPINSELH_EXTIPINSEL3_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_EXTIPINSELH           */
788 #define _GPIO_EXTIPINSELH_EXTIPINSEL3_PIN8            0x00000000UL                                  /**< Mode PIN8 for GPIO_EXTIPINSELH              */
789 #define _GPIO_EXTIPINSELH_EXTIPINSEL3_PIN9            0x00000001UL                                  /**< Mode PIN9 for GPIO_EXTIPINSELH              */
790 #define _GPIO_EXTIPINSELH_EXTIPINSEL3_PIN10           0x00000002UL                                  /**< Mode PIN10 for GPIO_EXTIPINSELH             */
791 #define _GPIO_EXTIPINSELH_EXTIPINSEL3_PIN11           0x00000003UL                                  /**< Mode PIN11 for GPIO_EXTIPINSELH             */
792 #define GPIO_EXTIPINSELH_EXTIPINSEL3_DEFAULT          (_GPIO_EXTIPINSELH_EXTIPINSEL3_DEFAULT << 12) /**< Shifted mode DEFAULT for GPIO_EXTIPINSELH   */
793 #define GPIO_EXTIPINSELH_EXTIPINSEL3_PIN8             (_GPIO_EXTIPINSELH_EXTIPINSEL3_PIN8 << 12)    /**< Shifted mode PIN8 for GPIO_EXTIPINSELH      */
794 #define GPIO_EXTIPINSELH_EXTIPINSEL3_PIN9             (_GPIO_EXTIPINSELH_EXTIPINSEL3_PIN9 << 12)    /**< Shifted mode PIN9 for GPIO_EXTIPINSELH      */
795 #define GPIO_EXTIPINSELH_EXTIPINSEL3_PIN10            (_GPIO_EXTIPINSELH_EXTIPINSEL3_PIN10 << 12)   /**< Shifted mode PIN10 for GPIO_EXTIPINSELH     */
796 #define GPIO_EXTIPINSELH_EXTIPINSEL3_PIN11            (_GPIO_EXTIPINSELH_EXTIPINSEL3_PIN11 << 12)   /**< Shifted mode PIN11 for GPIO_EXTIPINSELH     */
797 
798 /* Bit fields for GPIO EXTIRISE */
799 #define _GPIO_EXTIRISE_RESETVALUE                     0x00000000UL                           /**< Default value for GPIO_EXTIRISE             */
800 #define _GPIO_EXTIRISE_MASK                           0x00000FFFUL                           /**< Mask for GPIO_EXTIRISE                      */
801 #define _GPIO_EXTIRISE_EXTIRISE_SHIFT                 0                                      /**< Shift value for GPIO_EXTIRISE               */
802 #define _GPIO_EXTIRISE_EXTIRISE_MASK                  0xFFFUL                                /**< Bit mask for GPIO_EXTIRISE                  */
803 #define _GPIO_EXTIRISE_EXTIRISE_DEFAULT               0x00000000UL                           /**< Mode DEFAULT for GPIO_EXTIRISE              */
804 #define GPIO_EXTIRISE_EXTIRISE_DEFAULT                (_GPIO_EXTIRISE_EXTIRISE_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_EXTIRISE      */
805 
806 /* Bit fields for GPIO EXTIFALL */
807 #define _GPIO_EXTIFALL_RESETVALUE                     0x00000000UL                           /**< Default value for GPIO_EXTIFALL             */
808 #define _GPIO_EXTIFALL_MASK                           0x00000FFFUL                           /**< Mask for GPIO_EXTIFALL                      */
809 #define _GPIO_EXTIFALL_EXTIFALL_SHIFT                 0                                      /**< Shift value for GPIO_EXTIFALL               */
810 #define _GPIO_EXTIFALL_EXTIFALL_MASK                  0xFFFUL                                /**< Bit mask for GPIO_EXTIFALL                  */
811 #define _GPIO_EXTIFALL_EXTIFALL_DEFAULT               0x00000000UL                           /**< Mode DEFAULT for GPIO_EXTIFALL              */
812 #define GPIO_EXTIFALL_EXTIFALL_DEFAULT                (_GPIO_EXTIFALL_EXTIFALL_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_EXTIFALL      */
813 
814 /* Bit fields for GPIO IF */
815 #define _GPIO_IF_RESETVALUE                           0x00000000UL                      /**< Default value for GPIO_IF                   */
816 #define _GPIO_IF_MASK                                 0x0FFF0FFFUL                      /**< Mask for GPIO_IF                            */
817 #define GPIO_IF_EXTIF0                                (0x1UL << 0)                      /**< External Pin Flag                           */
818 #define _GPIO_IF_EXTIF0_SHIFT                         0                                 /**< Shift value for GPIO_EXTIF0                 */
819 #define _GPIO_IF_EXTIF0_MASK                          0x1UL                             /**< Bit mask for GPIO_EXTIF0                    */
820 #define _GPIO_IF_EXTIF0_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
821 #define GPIO_IF_EXTIF0_DEFAULT                        (_GPIO_IF_EXTIF0_DEFAULT << 0)    /**< Shifted mode DEFAULT for GPIO_IF            */
822 #define GPIO_IF_EXTIF1                                (0x1UL << 1)                      /**< External Pin Flag                           */
823 #define _GPIO_IF_EXTIF1_SHIFT                         1                                 /**< Shift value for GPIO_EXTIF1                 */
824 #define _GPIO_IF_EXTIF1_MASK                          0x2UL                             /**< Bit mask for GPIO_EXTIF1                    */
825 #define _GPIO_IF_EXTIF1_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
826 #define GPIO_IF_EXTIF1_DEFAULT                        (_GPIO_IF_EXTIF1_DEFAULT << 1)    /**< Shifted mode DEFAULT for GPIO_IF            */
827 #define GPIO_IF_EXTIF2                                (0x1UL << 2)                      /**< External Pin Flag                           */
828 #define _GPIO_IF_EXTIF2_SHIFT                         2                                 /**< Shift value for GPIO_EXTIF2                 */
829 #define _GPIO_IF_EXTIF2_MASK                          0x4UL                             /**< Bit mask for GPIO_EXTIF2                    */
830 #define _GPIO_IF_EXTIF2_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
831 #define GPIO_IF_EXTIF2_DEFAULT                        (_GPIO_IF_EXTIF2_DEFAULT << 2)    /**< Shifted mode DEFAULT for GPIO_IF            */
832 #define GPIO_IF_EXTIF3                                (0x1UL << 3)                      /**< External Pin Flag                           */
833 #define _GPIO_IF_EXTIF3_SHIFT                         3                                 /**< Shift value for GPIO_EXTIF3                 */
834 #define _GPIO_IF_EXTIF3_MASK                          0x8UL                             /**< Bit mask for GPIO_EXTIF3                    */
835 #define _GPIO_IF_EXTIF3_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
836 #define GPIO_IF_EXTIF3_DEFAULT                        (_GPIO_IF_EXTIF3_DEFAULT << 3)    /**< Shifted mode DEFAULT for GPIO_IF            */
837 #define GPIO_IF_EXTIF4                                (0x1UL << 4)                      /**< External Pin Flag                           */
838 #define _GPIO_IF_EXTIF4_SHIFT                         4                                 /**< Shift value for GPIO_EXTIF4                 */
839 #define _GPIO_IF_EXTIF4_MASK                          0x10UL                            /**< Bit mask for GPIO_EXTIF4                    */
840 #define _GPIO_IF_EXTIF4_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
841 #define GPIO_IF_EXTIF4_DEFAULT                        (_GPIO_IF_EXTIF4_DEFAULT << 4)    /**< Shifted mode DEFAULT for GPIO_IF            */
842 #define GPIO_IF_EXTIF5                                (0x1UL << 5)                      /**< External Pin Flag                           */
843 #define _GPIO_IF_EXTIF5_SHIFT                         5                                 /**< Shift value for GPIO_EXTIF5                 */
844 #define _GPIO_IF_EXTIF5_MASK                          0x20UL                            /**< Bit mask for GPIO_EXTIF5                    */
845 #define _GPIO_IF_EXTIF5_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
846 #define GPIO_IF_EXTIF5_DEFAULT                        (_GPIO_IF_EXTIF5_DEFAULT << 5)    /**< Shifted mode DEFAULT for GPIO_IF            */
847 #define GPIO_IF_EXTIF6                                (0x1UL << 6)                      /**< External Pin Flag                           */
848 #define _GPIO_IF_EXTIF6_SHIFT                         6                                 /**< Shift value for GPIO_EXTIF6                 */
849 #define _GPIO_IF_EXTIF6_MASK                          0x40UL                            /**< Bit mask for GPIO_EXTIF6                    */
850 #define _GPIO_IF_EXTIF6_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
851 #define GPIO_IF_EXTIF6_DEFAULT                        (_GPIO_IF_EXTIF6_DEFAULT << 6)    /**< Shifted mode DEFAULT for GPIO_IF            */
852 #define GPIO_IF_EXTIF7                                (0x1UL << 7)                      /**< External Pin Flag                           */
853 #define _GPIO_IF_EXTIF7_SHIFT                         7                                 /**< Shift value for GPIO_EXTIF7                 */
854 #define _GPIO_IF_EXTIF7_MASK                          0x80UL                            /**< Bit mask for GPIO_EXTIF7                    */
855 #define _GPIO_IF_EXTIF7_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
856 #define GPIO_IF_EXTIF7_DEFAULT                        (_GPIO_IF_EXTIF7_DEFAULT << 7)    /**< Shifted mode DEFAULT for GPIO_IF            */
857 #define GPIO_IF_EXTIF8                                (0x1UL << 8)                      /**< External Pin Flag                           */
858 #define _GPIO_IF_EXTIF8_SHIFT                         8                                 /**< Shift value for GPIO_EXTIF8                 */
859 #define _GPIO_IF_EXTIF8_MASK                          0x100UL                           /**< Bit mask for GPIO_EXTIF8                    */
860 #define _GPIO_IF_EXTIF8_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
861 #define GPIO_IF_EXTIF8_DEFAULT                        (_GPIO_IF_EXTIF8_DEFAULT << 8)    /**< Shifted mode DEFAULT for GPIO_IF            */
862 #define GPIO_IF_EXTIF9                                (0x1UL << 9)                      /**< External Pin Flag                           */
863 #define _GPIO_IF_EXTIF9_SHIFT                         9                                 /**< Shift value for GPIO_EXTIF9                 */
864 #define _GPIO_IF_EXTIF9_MASK                          0x200UL                           /**< Bit mask for GPIO_EXTIF9                    */
865 #define _GPIO_IF_EXTIF9_DEFAULT                       0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
866 #define GPIO_IF_EXTIF9_DEFAULT                        (_GPIO_IF_EXTIF9_DEFAULT << 9)    /**< Shifted mode DEFAULT for GPIO_IF            */
867 #define GPIO_IF_EXTIF10                               (0x1UL << 10)                     /**< External Pin Flag                           */
868 #define _GPIO_IF_EXTIF10_SHIFT                        10                                /**< Shift value for GPIO_EXTIF10                */
869 #define _GPIO_IF_EXTIF10_MASK                         0x400UL                           /**< Bit mask for GPIO_EXTIF10                   */
870 #define _GPIO_IF_EXTIF10_DEFAULT                      0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
871 #define GPIO_IF_EXTIF10_DEFAULT                       (_GPIO_IF_EXTIF10_DEFAULT << 10)  /**< Shifted mode DEFAULT for GPIO_IF            */
872 #define GPIO_IF_EXTIF11                               (0x1UL << 11)                     /**< External Pin Flag                           */
873 #define _GPIO_IF_EXTIF11_SHIFT                        11                                /**< Shift value for GPIO_EXTIF11                */
874 #define _GPIO_IF_EXTIF11_MASK                         0x800UL                           /**< Bit mask for GPIO_EXTIF11                   */
875 #define _GPIO_IF_EXTIF11_DEFAULT                      0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
876 #define GPIO_IF_EXTIF11_DEFAULT                       (_GPIO_IF_EXTIF11_DEFAULT << 11)  /**< Shifted mode DEFAULT for GPIO_IF            */
877 #define _GPIO_IF_EM4WU_SHIFT                          16                                /**< Shift value for GPIO_EM4WU                  */
878 #define _GPIO_IF_EM4WU_MASK                           0xFFF0000UL                       /**< Bit mask for GPIO_EM4WU                     */
879 #define _GPIO_IF_EM4WU_DEFAULT                        0x00000000UL                      /**< Mode DEFAULT for GPIO_IF                    */
880 #define GPIO_IF_EM4WU_DEFAULT                         (_GPIO_IF_EM4WU_DEFAULT << 16)    /**< Shifted mode DEFAULT for GPIO_IF            */
881 
882 /* Bit fields for GPIO IEN */
883 #define _GPIO_IEN_RESETVALUE                          0x00000000UL                         /**< Default value for GPIO_IEN                  */
884 #define _GPIO_IEN_MASK                                0x0FFF0FFFUL                         /**< Mask for GPIO_IEN                           */
885 #define GPIO_IEN_EXTIEN0                              (0x1UL << 0)                         /**< External Pin Enable                         */
886 #define _GPIO_IEN_EXTIEN0_SHIFT                       0                                    /**< Shift value for GPIO_EXTIEN0                */
887 #define _GPIO_IEN_EXTIEN0_MASK                        0x1UL                                /**< Bit mask for GPIO_EXTIEN0                   */
888 #define _GPIO_IEN_EXTIEN0_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
889 #define GPIO_IEN_EXTIEN0_DEFAULT                      (_GPIO_IEN_EXTIEN0_DEFAULT << 0)     /**< Shifted mode DEFAULT for GPIO_IEN           */
890 #define GPIO_IEN_EXTIEN1                              (0x1UL << 1)                         /**< External Pin Enable                         */
891 #define _GPIO_IEN_EXTIEN1_SHIFT                       1                                    /**< Shift value for GPIO_EXTIEN1                */
892 #define _GPIO_IEN_EXTIEN1_MASK                        0x2UL                                /**< Bit mask for GPIO_EXTIEN1                   */
893 #define _GPIO_IEN_EXTIEN1_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
894 #define GPIO_IEN_EXTIEN1_DEFAULT                      (_GPIO_IEN_EXTIEN1_DEFAULT << 1)     /**< Shifted mode DEFAULT for GPIO_IEN           */
895 #define GPIO_IEN_EXTIEN2                              (0x1UL << 2)                         /**< External Pin Enable                         */
896 #define _GPIO_IEN_EXTIEN2_SHIFT                       2                                    /**< Shift value for GPIO_EXTIEN2                */
897 #define _GPIO_IEN_EXTIEN2_MASK                        0x4UL                                /**< Bit mask for GPIO_EXTIEN2                   */
898 #define _GPIO_IEN_EXTIEN2_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
899 #define GPIO_IEN_EXTIEN2_DEFAULT                      (_GPIO_IEN_EXTIEN2_DEFAULT << 2)     /**< Shifted mode DEFAULT for GPIO_IEN           */
900 #define GPIO_IEN_EXTIEN3                              (0x1UL << 3)                         /**< External Pin Enable                         */
901 #define _GPIO_IEN_EXTIEN3_SHIFT                       3                                    /**< Shift value for GPIO_EXTIEN3                */
902 #define _GPIO_IEN_EXTIEN3_MASK                        0x8UL                                /**< Bit mask for GPIO_EXTIEN3                   */
903 #define _GPIO_IEN_EXTIEN3_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
904 #define GPIO_IEN_EXTIEN3_DEFAULT                      (_GPIO_IEN_EXTIEN3_DEFAULT << 3)     /**< Shifted mode DEFAULT for GPIO_IEN           */
905 #define GPIO_IEN_EXTIEN4                              (0x1UL << 4)                         /**< External Pin Enable                         */
906 #define _GPIO_IEN_EXTIEN4_SHIFT                       4                                    /**< Shift value for GPIO_EXTIEN4                */
907 #define _GPIO_IEN_EXTIEN4_MASK                        0x10UL                               /**< Bit mask for GPIO_EXTIEN4                   */
908 #define _GPIO_IEN_EXTIEN4_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
909 #define GPIO_IEN_EXTIEN4_DEFAULT                      (_GPIO_IEN_EXTIEN4_DEFAULT << 4)     /**< Shifted mode DEFAULT for GPIO_IEN           */
910 #define GPIO_IEN_EXTIEN5                              (0x1UL << 5)                         /**< External Pin Enable                         */
911 #define _GPIO_IEN_EXTIEN5_SHIFT                       5                                    /**< Shift value for GPIO_EXTIEN5                */
912 #define _GPIO_IEN_EXTIEN5_MASK                        0x20UL                               /**< Bit mask for GPIO_EXTIEN5                   */
913 #define _GPIO_IEN_EXTIEN5_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
914 #define GPIO_IEN_EXTIEN5_DEFAULT                      (_GPIO_IEN_EXTIEN5_DEFAULT << 5)     /**< Shifted mode DEFAULT for GPIO_IEN           */
915 #define GPIO_IEN_EXTIEN6                              (0x1UL << 6)                         /**< External Pin Enable                         */
916 #define _GPIO_IEN_EXTIEN6_SHIFT                       6                                    /**< Shift value for GPIO_EXTIEN6                */
917 #define _GPIO_IEN_EXTIEN6_MASK                        0x40UL                               /**< Bit mask for GPIO_EXTIEN6                   */
918 #define _GPIO_IEN_EXTIEN6_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
919 #define GPIO_IEN_EXTIEN6_DEFAULT                      (_GPIO_IEN_EXTIEN6_DEFAULT << 6)     /**< Shifted mode DEFAULT for GPIO_IEN           */
920 #define GPIO_IEN_EXTIEN7                              (0x1UL << 7)                         /**< External Pin Enable                         */
921 #define _GPIO_IEN_EXTIEN7_SHIFT                       7                                    /**< Shift value for GPIO_EXTIEN7                */
922 #define _GPIO_IEN_EXTIEN7_MASK                        0x80UL                               /**< Bit mask for GPIO_EXTIEN7                   */
923 #define _GPIO_IEN_EXTIEN7_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
924 #define GPIO_IEN_EXTIEN7_DEFAULT                      (_GPIO_IEN_EXTIEN7_DEFAULT << 7)     /**< Shifted mode DEFAULT for GPIO_IEN           */
925 #define GPIO_IEN_EXTIEN8                              (0x1UL << 8)                         /**< External Pin Enable                         */
926 #define _GPIO_IEN_EXTIEN8_SHIFT                       8                                    /**< Shift value for GPIO_EXTIEN8                */
927 #define _GPIO_IEN_EXTIEN8_MASK                        0x100UL                              /**< Bit mask for GPIO_EXTIEN8                   */
928 #define _GPIO_IEN_EXTIEN8_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
929 #define GPIO_IEN_EXTIEN8_DEFAULT                      (_GPIO_IEN_EXTIEN8_DEFAULT << 8)     /**< Shifted mode DEFAULT for GPIO_IEN           */
930 #define GPIO_IEN_EXTIEN9                              (0x1UL << 9)                         /**< External Pin Enable                         */
931 #define _GPIO_IEN_EXTIEN9_SHIFT                       9                                    /**< Shift value for GPIO_EXTIEN9                */
932 #define _GPIO_IEN_EXTIEN9_MASK                        0x200UL                              /**< Bit mask for GPIO_EXTIEN9                   */
933 #define _GPIO_IEN_EXTIEN9_DEFAULT                     0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
934 #define GPIO_IEN_EXTIEN9_DEFAULT                      (_GPIO_IEN_EXTIEN9_DEFAULT << 9)     /**< Shifted mode DEFAULT for GPIO_IEN           */
935 #define GPIO_IEN_EXTIEN10                             (0x1UL << 10)                        /**< External Pin Enable                         */
936 #define _GPIO_IEN_EXTIEN10_SHIFT                      10                                   /**< Shift value for GPIO_EXTIEN10               */
937 #define _GPIO_IEN_EXTIEN10_MASK                       0x400UL                              /**< Bit mask for GPIO_EXTIEN10                  */
938 #define _GPIO_IEN_EXTIEN10_DEFAULT                    0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
939 #define GPIO_IEN_EXTIEN10_DEFAULT                     (_GPIO_IEN_EXTIEN10_DEFAULT << 10)   /**< Shifted mode DEFAULT for GPIO_IEN           */
940 #define GPIO_IEN_EXTIEN11                             (0x1UL << 11)                        /**< External Pin Enable                         */
941 #define _GPIO_IEN_EXTIEN11_SHIFT                      11                                   /**< Shift value for GPIO_EXTIEN11               */
942 #define _GPIO_IEN_EXTIEN11_MASK                       0x800UL                              /**< Bit mask for GPIO_EXTIEN11                  */
943 #define _GPIO_IEN_EXTIEN11_DEFAULT                    0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
944 #define GPIO_IEN_EXTIEN11_DEFAULT                     (_GPIO_IEN_EXTIEN11_DEFAULT << 11)   /**< Shifted mode DEFAULT for GPIO_IEN           */
945 #define GPIO_IEN_EM4WUIEN0                            (0x1UL << 16)                        /**< EM4 Wake Up Interrupt En                    */
946 #define _GPIO_IEN_EM4WUIEN0_SHIFT                     16                                   /**< Shift value for GPIO_EM4WUIEN0              */
947 #define _GPIO_IEN_EM4WUIEN0_MASK                      0x10000UL                            /**< Bit mask for GPIO_EM4WUIEN0                 */
948 #define _GPIO_IEN_EM4WUIEN0_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
949 #define GPIO_IEN_EM4WUIEN0_DEFAULT                    (_GPIO_IEN_EM4WUIEN0_DEFAULT << 16)  /**< Shifted mode DEFAULT for GPIO_IEN           */
950 #define GPIO_IEN_EM4WUIEN1                            (0x1UL << 17)                        /**< EM4 Wake Up Interrupt En                    */
951 #define _GPIO_IEN_EM4WUIEN1_SHIFT                     17                                   /**< Shift value for GPIO_EM4WUIEN1              */
952 #define _GPIO_IEN_EM4WUIEN1_MASK                      0x20000UL                            /**< Bit mask for GPIO_EM4WUIEN1                 */
953 #define _GPIO_IEN_EM4WUIEN1_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
954 #define GPIO_IEN_EM4WUIEN1_DEFAULT                    (_GPIO_IEN_EM4WUIEN1_DEFAULT << 17)  /**< Shifted mode DEFAULT for GPIO_IEN           */
955 #define GPIO_IEN_EM4WUIEN2                            (0x1UL << 18)                        /**< EM4 Wake Up Interrupt En                    */
956 #define _GPIO_IEN_EM4WUIEN2_SHIFT                     18                                   /**< Shift value for GPIO_EM4WUIEN2              */
957 #define _GPIO_IEN_EM4WUIEN2_MASK                      0x40000UL                            /**< Bit mask for GPIO_EM4WUIEN2                 */
958 #define _GPIO_IEN_EM4WUIEN2_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
959 #define GPIO_IEN_EM4WUIEN2_DEFAULT                    (_GPIO_IEN_EM4WUIEN2_DEFAULT << 18)  /**< Shifted mode DEFAULT for GPIO_IEN           */
960 #define GPIO_IEN_EM4WUIEN3                            (0x1UL << 19)                        /**< EM4 Wake Up Interrupt En                    */
961 #define _GPIO_IEN_EM4WUIEN3_SHIFT                     19                                   /**< Shift value for GPIO_EM4WUIEN3              */
962 #define _GPIO_IEN_EM4WUIEN3_MASK                      0x80000UL                            /**< Bit mask for GPIO_EM4WUIEN3                 */
963 #define _GPIO_IEN_EM4WUIEN3_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
964 #define GPIO_IEN_EM4WUIEN3_DEFAULT                    (_GPIO_IEN_EM4WUIEN3_DEFAULT << 19)  /**< Shifted mode DEFAULT for GPIO_IEN           */
965 #define GPIO_IEN_EM4WUIEN4                            (0x1UL << 20)                        /**< EM4 Wake Up Interrupt En                    */
966 #define _GPIO_IEN_EM4WUIEN4_SHIFT                     20                                   /**< Shift value for GPIO_EM4WUIEN4              */
967 #define _GPIO_IEN_EM4WUIEN4_MASK                      0x100000UL                           /**< Bit mask for GPIO_EM4WUIEN4                 */
968 #define _GPIO_IEN_EM4WUIEN4_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
969 #define GPIO_IEN_EM4WUIEN4_DEFAULT                    (_GPIO_IEN_EM4WUIEN4_DEFAULT << 20)  /**< Shifted mode DEFAULT for GPIO_IEN           */
970 #define GPIO_IEN_EM4WUIEN5                            (0x1UL << 21)                        /**< EM4 Wake Up Interrupt En                    */
971 #define _GPIO_IEN_EM4WUIEN5_SHIFT                     21                                   /**< Shift value for GPIO_EM4WUIEN5              */
972 #define _GPIO_IEN_EM4WUIEN5_MASK                      0x200000UL                           /**< Bit mask for GPIO_EM4WUIEN5                 */
973 #define _GPIO_IEN_EM4WUIEN5_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
974 #define GPIO_IEN_EM4WUIEN5_DEFAULT                    (_GPIO_IEN_EM4WUIEN5_DEFAULT << 21)  /**< Shifted mode DEFAULT for GPIO_IEN           */
975 #define GPIO_IEN_EM4WUIEN6                            (0x1UL << 22)                        /**< EM4 Wake Up Interrupt En                    */
976 #define _GPIO_IEN_EM4WUIEN6_SHIFT                     22                                   /**< Shift value for GPIO_EM4WUIEN6              */
977 #define _GPIO_IEN_EM4WUIEN6_MASK                      0x400000UL                           /**< Bit mask for GPIO_EM4WUIEN6                 */
978 #define _GPIO_IEN_EM4WUIEN6_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
979 #define GPIO_IEN_EM4WUIEN6_DEFAULT                    (_GPIO_IEN_EM4WUIEN6_DEFAULT << 22)  /**< Shifted mode DEFAULT for GPIO_IEN           */
980 #define GPIO_IEN_EM4WUIEN7                            (0x1UL << 23)                        /**< EM4 Wake Up Interrupt En                    */
981 #define _GPIO_IEN_EM4WUIEN7_SHIFT                     23                                   /**< Shift value for GPIO_EM4WUIEN7              */
982 #define _GPIO_IEN_EM4WUIEN7_MASK                      0x800000UL                           /**< Bit mask for GPIO_EM4WUIEN7                 */
983 #define _GPIO_IEN_EM4WUIEN7_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
984 #define GPIO_IEN_EM4WUIEN7_DEFAULT                    (_GPIO_IEN_EM4WUIEN7_DEFAULT << 23)  /**< Shifted mode DEFAULT for GPIO_IEN           */
985 #define GPIO_IEN_EM4WUIEN8                            (0x1UL << 24)                        /**< EM4 Wake Up Interrupt En                    */
986 #define _GPIO_IEN_EM4WUIEN8_SHIFT                     24                                   /**< Shift value for GPIO_EM4WUIEN8              */
987 #define _GPIO_IEN_EM4WUIEN8_MASK                      0x1000000UL                          /**< Bit mask for GPIO_EM4WUIEN8                 */
988 #define _GPIO_IEN_EM4WUIEN8_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
989 #define GPIO_IEN_EM4WUIEN8_DEFAULT                    (_GPIO_IEN_EM4WUIEN8_DEFAULT << 24)  /**< Shifted mode DEFAULT for GPIO_IEN           */
990 #define GPIO_IEN_EM4WUIEN9                            (0x1UL << 25)                        /**< EM4 Wake Up Interrupt En                    */
991 #define _GPIO_IEN_EM4WUIEN9_SHIFT                     25                                   /**< Shift value for GPIO_EM4WUIEN9              */
992 #define _GPIO_IEN_EM4WUIEN9_MASK                      0x2000000UL                          /**< Bit mask for GPIO_EM4WUIEN9                 */
993 #define _GPIO_IEN_EM4WUIEN9_DEFAULT                   0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
994 #define GPIO_IEN_EM4WUIEN9_DEFAULT                    (_GPIO_IEN_EM4WUIEN9_DEFAULT << 25)  /**< Shifted mode DEFAULT for GPIO_IEN           */
995 #define GPIO_IEN_EM4WUIEN10                           (0x1UL << 26)                        /**< EM4 Wake Up Interrupt En                    */
996 #define _GPIO_IEN_EM4WUIEN10_SHIFT                    26                                   /**< Shift value for GPIO_EM4WUIEN10             */
997 #define _GPIO_IEN_EM4WUIEN10_MASK                     0x4000000UL                          /**< Bit mask for GPIO_EM4WUIEN10                */
998 #define _GPIO_IEN_EM4WUIEN10_DEFAULT                  0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
999 #define GPIO_IEN_EM4WUIEN10_DEFAULT                   (_GPIO_IEN_EM4WUIEN10_DEFAULT << 26) /**< Shifted mode DEFAULT for GPIO_IEN           */
1000 #define GPIO_IEN_EM4WUIEN11                           (0x1UL << 27)                        /**< EM4 Wake Up Interrupt En                    */
1001 #define _GPIO_IEN_EM4WUIEN11_SHIFT                    27                                   /**< Shift value for GPIO_EM4WUIEN11             */
1002 #define _GPIO_IEN_EM4WUIEN11_MASK                     0x8000000UL                          /**< Bit mask for GPIO_EM4WUIEN11                */
1003 #define _GPIO_IEN_EM4WUIEN11_DEFAULT                  0x00000000UL                         /**< Mode DEFAULT for GPIO_IEN                   */
1004 #define GPIO_IEN_EM4WUIEN11_DEFAULT                   (_GPIO_IEN_EM4WUIEN11_DEFAULT << 27) /**< Shifted mode DEFAULT for GPIO_IEN           */
1005 
1006 /* Bit fields for GPIO EM4WUEN */
1007 #define _GPIO_EM4WUEN_RESETVALUE                      0x00000000UL                          /**< Default value for GPIO_EM4WUEN              */
1008 #define _GPIO_EM4WUEN_MASK                            0x0FFF0000UL                          /**< Mask for GPIO_EM4WUEN                       */
1009 #define _GPIO_EM4WUEN_EM4WUEN_SHIFT                   16                                    /**< Shift value for GPIO_EM4WUEN                */
1010 #define _GPIO_EM4WUEN_EM4WUEN_MASK                    0xFFF0000UL                           /**< Bit mask for GPIO_EM4WUEN                   */
1011 #define _GPIO_EM4WUEN_EM4WUEN_DEFAULT                 0x00000000UL                          /**< Mode DEFAULT for GPIO_EM4WUEN               */
1012 #define GPIO_EM4WUEN_EM4WUEN_DEFAULT                  (_GPIO_EM4WUEN_EM4WUEN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EM4WUEN       */
1013 
1014 /* Bit fields for GPIO EM4WUPOL */
1015 #define _GPIO_EM4WUPOL_RESETVALUE                     0x00000000UL                            /**< Default value for GPIO_EM4WUPOL             */
1016 #define _GPIO_EM4WUPOL_MASK                           0x0FFF0000UL                            /**< Mask for GPIO_EM4WUPOL                      */
1017 #define _GPIO_EM4WUPOL_EM4WUPOL_SHIFT                 16                                      /**< Shift value for GPIO_EM4WUPOL               */
1018 #define _GPIO_EM4WUPOL_EM4WUPOL_MASK                  0xFFF0000UL                             /**< Bit mask for GPIO_EM4WUPOL                  */
1019 #define _GPIO_EM4WUPOL_EM4WUPOL_DEFAULT               0x00000000UL                            /**< Mode DEFAULT for GPIO_EM4WUPOL              */
1020 #define GPIO_EM4WUPOL_EM4WUPOL_DEFAULT                (_GPIO_EM4WUPOL_EM4WUPOL_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EM4WUPOL      */
1021 
1022 /* Bit fields for GPIO DBGROUTEPEN */
1023 #define _GPIO_DBGROUTEPEN_RESETVALUE                  0x0000000FUL                                 /**< Default value for GPIO_DBGROUTEPEN          */
1024 #define _GPIO_DBGROUTEPEN_MASK                        0x0000000FUL                                 /**< Mask for GPIO_DBGROUTEPEN                   */
1025 #define GPIO_DBGROUTEPEN_SWCLKTCKPEN                  (0x1UL << 0)                                 /**< Route Pin Enable                            */
1026 #define _GPIO_DBGROUTEPEN_SWCLKTCKPEN_SHIFT           0                                            /**< Shift value for GPIO_SWCLKTCKPEN            */
1027 #define _GPIO_DBGROUTEPEN_SWCLKTCKPEN_MASK            0x1UL                                        /**< Bit mask for GPIO_SWCLKTCKPEN               */
1028 #define _GPIO_DBGROUTEPEN_SWCLKTCKPEN_DEFAULT         0x00000001UL                                 /**< Mode DEFAULT for GPIO_DBGROUTEPEN           */
1029 #define GPIO_DBGROUTEPEN_SWCLKTCKPEN_DEFAULT          (_GPIO_DBGROUTEPEN_SWCLKTCKPEN_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_DBGROUTEPEN   */
1030 #define GPIO_DBGROUTEPEN_SWDIOTMSPEN                  (0x1UL << 1)                                 /**< Route Location 0                            */
1031 #define _GPIO_DBGROUTEPEN_SWDIOTMSPEN_SHIFT           1                                            /**< Shift value for GPIO_SWDIOTMSPEN            */
1032 #define _GPIO_DBGROUTEPEN_SWDIOTMSPEN_MASK            0x2UL                                        /**< Bit mask for GPIO_SWDIOTMSPEN               */
1033 #define _GPIO_DBGROUTEPEN_SWDIOTMSPEN_DEFAULT         0x00000001UL                                 /**< Mode DEFAULT for GPIO_DBGROUTEPEN           */
1034 #define GPIO_DBGROUTEPEN_SWDIOTMSPEN_DEFAULT          (_GPIO_DBGROUTEPEN_SWDIOTMSPEN_DEFAULT << 1) /**< Shifted mode DEFAULT for GPIO_DBGROUTEPEN   */
1035 #define GPIO_DBGROUTEPEN_TDOPEN                       (0x1UL << 2)                                 /**< JTAG Test Debug Output Pin Enable           */
1036 #define _GPIO_DBGROUTEPEN_TDOPEN_SHIFT                2                                            /**< Shift value for GPIO_TDOPEN                 */
1037 #define _GPIO_DBGROUTEPEN_TDOPEN_MASK                 0x4UL                                        /**< Bit mask for GPIO_TDOPEN                    */
1038 #define _GPIO_DBGROUTEPEN_TDOPEN_DEFAULT              0x00000001UL                                 /**< Mode DEFAULT for GPIO_DBGROUTEPEN           */
1039 #define GPIO_DBGROUTEPEN_TDOPEN_DEFAULT               (_GPIO_DBGROUTEPEN_TDOPEN_DEFAULT << 2)      /**< Shifted mode DEFAULT for GPIO_DBGROUTEPEN   */
1040 #define GPIO_DBGROUTEPEN_TDIPEN                       (0x1UL << 3)                                 /**< JTAG Test Debug Input Pin Enable            */
1041 #define _GPIO_DBGROUTEPEN_TDIPEN_SHIFT                3                                            /**< Shift value for GPIO_TDIPEN                 */
1042 #define _GPIO_DBGROUTEPEN_TDIPEN_MASK                 0x8UL                                        /**< Bit mask for GPIO_TDIPEN                    */
1043 #define _GPIO_DBGROUTEPEN_TDIPEN_DEFAULT              0x00000001UL                                 /**< Mode DEFAULT for GPIO_DBGROUTEPEN           */
1044 #define GPIO_DBGROUTEPEN_TDIPEN_DEFAULT               (_GPIO_DBGROUTEPEN_TDIPEN_DEFAULT << 3)      /**< Shifted mode DEFAULT for GPIO_DBGROUTEPEN   */
1045 
1046 /* Bit fields for GPIO TRACEROUTEPEN */
1047 #define _GPIO_TRACEROUTEPEN_RESETVALUE                0x00000000UL                                     /**< Default value for GPIO_TRACEROUTEPEN        */
1048 #define _GPIO_TRACEROUTEPEN_MASK                      0x0000003FUL                                     /**< Mask for GPIO_TRACEROUTEPEN                 */
1049 #define GPIO_TRACEROUTEPEN_SWVPEN                     (0x1UL << 0)                                     /**< Serial Wire Viewer Output Pin Enable        */
1050 #define _GPIO_TRACEROUTEPEN_SWVPEN_SHIFT              0                                                /**< Shift value for GPIO_SWVPEN                 */
1051 #define _GPIO_TRACEROUTEPEN_SWVPEN_MASK               0x1UL                                            /**< Bit mask for GPIO_SWVPEN                    */
1052 #define _GPIO_TRACEROUTEPEN_SWVPEN_DEFAULT            0x00000000UL                                     /**< Mode DEFAULT for GPIO_TRACEROUTEPEN         */
1053 #define GPIO_TRACEROUTEPEN_SWVPEN_DEFAULT             (_GPIO_TRACEROUTEPEN_SWVPEN_DEFAULT << 0)        /**< Shifted mode DEFAULT for GPIO_TRACEROUTEPEN */
1054 #define GPIO_TRACEROUTEPEN_TRACECLKPEN                (0x1UL << 1)                                     /**< Trace Clk Pin Enable                        */
1055 #define _GPIO_TRACEROUTEPEN_TRACECLKPEN_SHIFT         1                                                /**< Shift value for GPIO_TRACECLKPEN            */
1056 #define _GPIO_TRACEROUTEPEN_TRACECLKPEN_MASK          0x2UL                                            /**< Bit mask for GPIO_TRACECLKPEN               */
1057 #define _GPIO_TRACEROUTEPEN_TRACECLKPEN_DEFAULT       0x00000000UL                                     /**< Mode DEFAULT for GPIO_TRACEROUTEPEN         */
1058 #define GPIO_TRACEROUTEPEN_TRACECLKPEN_DEFAULT        (_GPIO_TRACEROUTEPEN_TRACECLKPEN_DEFAULT << 1)   /**< Shifted mode DEFAULT for GPIO_TRACEROUTEPEN */
1059 #define GPIO_TRACEROUTEPEN_TRACEDATA0PEN              (0x1UL << 2)                                     /**< Trace Data0 Pin Enable                      */
1060 #define _GPIO_TRACEROUTEPEN_TRACEDATA0PEN_SHIFT       2                                                /**< Shift value for GPIO_TRACEDATA0PEN          */
1061 #define _GPIO_TRACEROUTEPEN_TRACEDATA0PEN_MASK        0x4UL                                            /**< Bit mask for GPIO_TRACEDATA0PEN             */
1062 #define _GPIO_TRACEROUTEPEN_TRACEDATA0PEN_DEFAULT     0x00000000UL                                     /**< Mode DEFAULT for GPIO_TRACEROUTEPEN         */
1063 #define GPIO_TRACEROUTEPEN_TRACEDATA0PEN_DEFAULT      (_GPIO_TRACEROUTEPEN_TRACEDATA0PEN_DEFAULT << 2) /**< Shifted mode DEFAULT for GPIO_TRACEROUTEPEN */
1064 #define GPIO_TRACEROUTEPEN_TRACEDATA1PEN              (0x1UL << 3)                                     /**< Trace Data1 Pin Enable                      */
1065 #define _GPIO_TRACEROUTEPEN_TRACEDATA1PEN_SHIFT       3                                                /**< Shift value for GPIO_TRACEDATA1PEN          */
1066 #define _GPIO_TRACEROUTEPEN_TRACEDATA1PEN_MASK        0x8UL                                            /**< Bit mask for GPIO_TRACEDATA1PEN             */
1067 #define _GPIO_TRACEROUTEPEN_TRACEDATA1PEN_DEFAULT     0x00000000UL                                     /**< Mode DEFAULT for GPIO_TRACEROUTEPEN         */
1068 #define GPIO_TRACEROUTEPEN_TRACEDATA1PEN_DEFAULT      (_GPIO_TRACEROUTEPEN_TRACEDATA1PEN_DEFAULT << 3) /**< Shifted mode DEFAULT for GPIO_TRACEROUTEPEN */
1069 #define GPIO_TRACEROUTEPEN_TRACEDATA2PEN              (0x1UL << 4)                                     /**< Trace Data2 Pin Enable                      */
1070 #define _GPIO_TRACEROUTEPEN_TRACEDATA2PEN_SHIFT       4                                                /**< Shift value for GPIO_TRACEDATA2PEN          */
1071 #define _GPIO_TRACEROUTEPEN_TRACEDATA2PEN_MASK        0x10UL                                           /**< Bit mask for GPIO_TRACEDATA2PEN             */
1072 #define _GPIO_TRACEROUTEPEN_TRACEDATA2PEN_DEFAULT     0x00000000UL                                     /**< Mode DEFAULT for GPIO_TRACEROUTEPEN         */
1073 #define GPIO_TRACEROUTEPEN_TRACEDATA2PEN_DEFAULT      (_GPIO_TRACEROUTEPEN_TRACEDATA2PEN_DEFAULT << 4) /**< Shifted mode DEFAULT for GPIO_TRACEROUTEPEN */
1074 #define GPIO_TRACEROUTEPEN_TRACEDATA3PEN              (0x1UL << 5)                                     /**< Trace Data3 Pin Enable                      */
1075 #define _GPIO_TRACEROUTEPEN_TRACEDATA3PEN_SHIFT       5                                                /**< Shift value for GPIO_TRACEDATA3PEN          */
1076 #define _GPIO_TRACEROUTEPEN_TRACEDATA3PEN_MASK        0x20UL                                           /**< Bit mask for GPIO_TRACEDATA3PEN             */
1077 #define _GPIO_TRACEROUTEPEN_TRACEDATA3PEN_DEFAULT     0x00000000UL                                     /**< Mode DEFAULT for GPIO_TRACEROUTEPEN         */
1078 #define GPIO_TRACEROUTEPEN_TRACEDATA3PEN_DEFAULT      (_GPIO_TRACEROUTEPEN_TRACEDATA3PEN_DEFAULT << 5) /**< Shifted mode DEFAULT for GPIO_TRACEROUTEPEN */
1079 
1080 /* Bit fields for GPIO_ACMP ROUTEEN */
1081 #define _GPIO_ACMP_ROUTEEN_RESETVALUE                 0x00000000UL                                 /**< Default value for GPIO_ACMP_ROUTEEN         */
1082 #define _GPIO_ACMP_ROUTEEN_MASK                       0x00000001UL                                 /**< Mask for GPIO_ACMP_ROUTEEN                  */
1083 #define GPIO_ACMP_ROUTEEN_ACMPOUTPEN                  (0x1UL << 0)                                 /**< ACMPOUT pin enable control bit              */
1084 #define _GPIO_ACMP_ROUTEEN_ACMPOUTPEN_SHIFT           0                                            /**< Shift value for GPIO_ACMPOUTPEN             */
1085 #define _GPIO_ACMP_ROUTEEN_ACMPOUTPEN_MASK            0x1UL                                        /**< Bit mask for GPIO_ACMPOUTPEN                */
1086 #define _GPIO_ACMP_ROUTEEN_ACMPOUTPEN_DEFAULT         0x00000000UL                                 /**< Mode DEFAULT for GPIO_ACMP_ROUTEEN          */
1087 #define GPIO_ACMP_ROUTEEN_ACMPOUTPEN_DEFAULT          (_GPIO_ACMP_ROUTEEN_ACMPOUTPEN_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_ACMP_ROUTEEN  */
1088 
1089 /* Bit fields for GPIO_ACMP ACMPOUTROUTE */
1090 #define _GPIO_ACMP_ACMPOUTROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_ACMP_ACMPOUTROUTE    */
1091 #define _GPIO_ACMP_ACMPOUTROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_ACMP_ACMPOUTROUTE             */
1092 #define _GPIO_ACMP_ACMPOUTROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1093 #define _GPIO_ACMP_ACMPOUTROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1094 #define _GPIO_ACMP_ACMPOUTROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_ACMP_ACMPOUTROUTE     */
1095 #define GPIO_ACMP_ACMPOUTROUTE_PORT_DEFAULT           (_GPIO_ACMP_ACMPOUTROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_ACMP_ACMPOUTROUTE*/
1096 #define _GPIO_ACMP_ACMPOUTROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1097 #define _GPIO_ACMP_ACMPOUTROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1098 #define _GPIO_ACMP_ACMPOUTROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_ACMP_ACMPOUTROUTE     */
1099 #define GPIO_ACMP_ACMPOUTROUTE_PIN_DEFAULT            (_GPIO_ACMP_ACMPOUTROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_ACMP_ACMPOUTROUTE*/
1100 
1101 /* Bit fields for GPIO_CMU ROUTEEN */
1102 #define _GPIO_CMU_ROUTEEN_RESETVALUE                  0x00000000UL                                /**< Default value for GPIO_CMU_ROUTEEN          */
1103 #define _GPIO_CMU_ROUTEEN_MASK                        0x0000000FUL                                /**< Mask for GPIO_CMU_ROUTEEN                   */
1104 #define GPIO_CMU_ROUTEEN_CLKOUT0PEN                   (0x1UL << 0)                                /**< CLKOUT0 pin enable control bit              */
1105 #define _GPIO_CMU_ROUTEEN_CLKOUT0PEN_SHIFT            0                                           /**< Shift value for GPIO_CLKOUT0PEN             */
1106 #define _GPIO_CMU_ROUTEEN_CLKOUT0PEN_MASK             0x1UL                                       /**< Bit mask for GPIO_CLKOUT0PEN                */
1107 #define _GPIO_CMU_ROUTEEN_CLKOUT0PEN_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_CMU_ROUTEEN           */
1108 #define GPIO_CMU_ROUTEEN_CLKOUT0PEN_DEFAULT           (_GPIO_CMU_ROUTEEN_CLKOUT0PEN_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_CMU_ROUTEEN   */
1109 #define GPIO_CMU_ROUTEEN_CLKOUT1PEN                   (0x1UL << 1)                                /**< CLKOUT1 pin enable control bit              */
1110 #define _GPIO_CMU_ROUTEEN_CLKOUT1PEN_SHIFT            1                                           /**< Shift value for GPIO_CLKOUT1PEN             */
1111 #define _GPIO_CMU_ROUTEEN_CLKOUT1PEN_MASK             0x2UL                                       /**< Bit mask for GPIO_CLKOUT1PEN                */
1112 #define _GPIO_CMU_ROUTEEN_CLKOUT1PEN_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_CMU_ROUTEEN           */
1113 #define GPIO_CMU_ROUTEEN_CLKOUT1PEN_DEFAULT           (_GPIO_CMU_ROUTEEN_CLKOUT1PEN_DEFAULT << 1) /**< Shifted mode DEFAULT for GPIO_CMU_ROUTEEN   */
1114 #define GPIO_CMU_ROUTEEN_CLKOUT2PEN                   (0x1UL << 2)                                /**< CLKOUT2 pin enable control bit              */
1115 #define _GPIO_CMU_ROUTEEN_CLKOUT2PEN_SHIFT            2                                           /**< Shift value for GPIO_CLKOUT2PEN             */
1116 #define _GPIO_CMU_ROUTEEN_CLKOUT2PEN_MASK             0x4UL                                       /**< Bit mask for GPIO_CLKOUT2PEN                */
1117 #define _GPIO_CMU_ROUTEEN_CLKOUT2PEN_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_CMU_ROUTEEN           */
1118 #define GPIO_CMU_ROUTEEN_CLKOUT2PEN_DEFAULT           (_GPIO_CMU_ROUTEEN_CLKOUT2PEN_DEFAULT << 2) /**< Shifted mode DEFAULT for GPIO_CMU_ROUTEEN   */
1119 
1120 /* Bit fields for GPIO_CMU CLKIN0ROUTE */
1121 #define _GPIO_CMU_CLKIN0ROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_CMU_CLKIN0ROUTE      */
1122 #define _GPIO_CMU_CLKIN0ROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_CMU_CLKIN0ROUTE               */
1123 #define _GPIO_CMU_CLKIN0ROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1124 #define _GPIO_CMU_CLKIN0ROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1125 #define _GPIO_CMU_CLKIN0ROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_CMU_CLKIN0ROUTE       */
1126 #define GPIO_CMU_CLKIN0ROUTE_PORT_DEFAULT             (_GPIO_CMU_CLKIN0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_CMU_CLKIN0ROUTE*/
1127 #define _GPIO_CMU_CLKIN0ROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1128 #define _GPIO_CMU_CLKIN0ROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1129 #define _GPIO_CMU_CLKIN0ROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_CMU_CLKIN0ROUTE       */
1130 #define GPIO_CMU_CLKIN0ROUTE_PIN_DEFAULT              (_GPIO_CMU_CLKIN0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_CMU_CLKIN0ROUTE*/
1131 
1132 /* Bit fields for GPIO_CMU CLKOUT0ROUTE */
1133 #define _GPIO_CMU_CLKOUT0ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_CMU_CLKOUT0ROUTE     */
1134 #define _GPIO_CMU_CLKOUT0ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_CMU_CLKOUT0ROUTE              */
1135 #define _GPIO_CMU_CLKOUT0ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1136 #define _GPIO_CMU_CLKOUT0ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1137 #define _GPIO_CMU_CLKOUT0ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_CMU_CLKOUT0ROUTE      */
1138 #define GPIO_CMU_CLKOUT0ROUTE_PORT_DEFAULT            (_GPIO_CMU_CLKOUT0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_CMU_CLKOUT0ROUTE*/
1139 #define _GPIO_CMU_CLKOUT0ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1140 #define _GPIO_CMU_CLKOUT0ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1141 #define _GPIO_CMU_CLKOUT0ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_CMU_CLKOUT0ROUTE      */
1142 #define GPIO_CMU_CLKOUT0ROUTE_PIN_DEFAULT             (_GPIO_CMU_CLKOUT0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_CMU_CLKOUT0ROUTE*/
1143 
1144 /* Bit fields for GPIO_CMU CLKOUT1ROUTE */
1145 #define _GPIO_CMU_CLKOUT1ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_CMU_CLKOUT1ROUTE     */
1146 #define _GPIO_CMU_CLKOUT1ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_CMU_CLKOUT1ROUTE              */
1147 #define _GPIO_CMU_CLKOUT1ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1148 #define _GPIO_CMU_CLKOUT1ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1149 #define _GPIO_CMU_CLKOUT1ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_CMU_CLKOUT1ROUTE      */
1150 #define GPIO_CMU_CLKOUT1ROUTE_PORT_DEFAULT            (_GPIO_CMU_CLKOUT1ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_CMU_CLKOUT1ROUTE*/
1151 #define _GPIO_CMU_CLKOUT1ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1152 #define _GPIO_CMU_CLKOUT1ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1153 #define _GPIO_CMU_CLKOUT1ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_CMU_CLKOUT1ROUTE      */
1154 #define GPIO_CMU_CLKOUT1ROUTE_PIN_DEFAULT             (_GPIO_CMU_CLKOUT1ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_CMU_CLKOUT1ROUTE*/
1155 
1156 /* Bit fields for GPIO_CMU CLKOUT2ROUTE */
1157 #define _GPIO_CMU_CLKOUT2ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_CMU_CLKOUT2ROUTE     */
1158 #define _GPIO_CMU_CLKOUT2ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_CMU_CLKOUT2ROUTE              */
1159 #define _GPIO_CMU_CLKOUT2ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1160 #define _GPIO_CMU_CLKOUT2ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1161 #define _GPIO_CMU_CLKOUT2ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_CMU_CLKOUT2ROUTE      */
1162 #define GPIO_CMU_CLKOUT2ROUTE_PORT_DEFAULT            (_GPIO_CMU_CLKOUT2ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_CMU_CLKOUT2ROUTE*/
1163 #define _GPIO_CMU_CLKOUT2ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1164 #define _GPIO_CMU_CLKOUT2ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1165 #define _GPIO_CMU_CLKOUT2ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_CMU_CLKOUT2ROUTE      */
1166 #define GPIO_CMU_CLKOUT2ROUTE_PIN_DEFAULT             (_GPIO_CMU_CLKOUT2ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_CMU_CLKOUT2ROUTE*/
1167 
1168 /* Bit fields for GPIO_EUSART ROUTEEN */
1169 #define _GPIO_EUSART_ROUTEEN_RESETVALUE               0x00000000UL                                /**< Default value for GPIO_EUSART_ROUTEEN       */
1170 #define _GPIO_EUSART_ROUTEEN_MASK                     0x0000001FUL                                /**< Mask for GPIO_EUSART_ROUTEEN                */
1171 #define GPIO_EUSART_ROUTEEN_CSPEN                     (0x1UL << 0)                                /**< CS pin enable control bit                   */
1172 #define _GPIO_EUSART_ROUTEEN_CSPEN_SHIFT              0                                           /**< Shift value for GPIO_CSPEN                  */
1173 #define _GPIO_EUSART_ROUTEEN_CSPEN_MASK               0x1UL                                       /**< Bit mask for GPIO_CSPEN                     */
1174 #define _GPIO_EUSART_ROUTEEN_CSPEN_DEFAULT            0x00000000UL                                /**< Mode DEFAULT for GPIO_EUSART_ROUTEEN        */
1175 #define GPIO_EUSART_ROUTEEN_CSPEN_DEFAULT             (_GPIO_EUSART_ROUTEEN_CSPEN_DEFAULT << 0)   /**< Shifted mode DEFAULT for GPIO_EUSART_ROUTEEN*/
1176 #define GPIO_EUSART_ROUTEEN_RTSPEN                    (0x1UL << 1)                                /**< RTS pin enable control bit                  */
1177 #define _GPIO_EUSART_ROUTEEN_RTSPEN_SHIFT             1                                           /**< Shift value for GPIO_RTSPEN                 */
1178 #define _GPIO_EUSART_ROUTEEN_RTSPEN_MASK              0x2UL                                       /**< Bit mask for GPIO_RTSPEN                    */
1179 #define _GPIO_EUSART_ROUTEEN_RTSPEN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_EUSART_ROUTEEN        */
1180 #define GPIO_EUSART_ROUTEEN_RTSPEN_DEFAULT            (_GPIO_EUSART_ROUTEEN_RTSPEN_DEFAULT << 1)  /**< Shifted mode DEFAULT for GPIO_EUSART_ROUTEEN*/
1181 #define GPIO_EUSART_ROUTEEN_RXPEN                     (0x1UL << 2)                                /**< RX pin enable control bit                   */
1182 #define _GPIO_EUSART_ROUTEEN_RXPEN_SHIFT              2                                           /**< Shift value for GPIO_RXPEN                  */
1183 #define _GPIO_EUSART_ROUTEEN_RXPEN_MASK               0x4UL                                       /**< Bit mask for GPIO_RXPEN                     */
1184 #define _GPIO_EUSART_ROUTEEN_RXPEN_DEFAULT            0x00000000UL                                /**< Mode DEFAULT for GPIO_EUSART_ROUTEEN        */
1185 #define GPIO_EUSART_ROUTEEN_RXPEN_DEFAULT             (_GPIO_EUSART_ROUTEEN_RXPEN_DEFAULT << 2)   /**< Shifted mode DEFAULT for GPIO_EUSART_ROUTEEN*/
1186 #define GPIO_EUSART_ROUTEEN_SCLKPEN                   (0x1UL << 3)                                /**< SCLK pin enable control bit                 */
1187 #define _GPIO_EUSART_ROUTEEN_SCLKPEN_SHIFT            3                                           /**< Shift value for GPIO_SCLKPEN                */
1188 #define _GPIO_EUSART_ROUTEEN_SCLKPEN_MASK             0x8UL                                       /**< Bit mask for GPIO_SCLKPEN                   */
1189 #define _GPIO_EUSART_ROUTEEN_SCLKPEN_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_EUSART_ROUTEEN        */
1190 #define GPIO_EUSART_ROUTEEN_SCLKPEN_DEFAULT           (_GPIO_EUSART_ROUTEEN_SCLKPEN_DEFAULT << 3) /**< Shifted mode DEFAULT for GPIO_EUSART_ROUTEEN*/
1191 #define GPIO_EUSART_ROUTEEN_TXPEN                     (0x1UL << 4)                                /**< TX pin enable control bit                   */
1192 #define _GPIO_EUSART_ROUTEEN_TXPEN_SHIFT              4                                           /**< Shift value for GPIO_TXPEN                  */
1193 #define _GPIO_EUSART_ROUTEEN_TXPEN_MASK               0x10UL                                      /**< Bit mask for GPIO_TXPEN                     */
1194 #define _GPIO_EUSART_ROUTEEN_TXPEN_DEFAULT            0x00000000UL                                /**< Mode DEFAULT for GPIO_EUSART_ROUTEEN        */
1195 #define GPIO_EUSART_ROUTEEN_TXPEN_DEFAULT             (_GPIO_EUSART_ROUTEEN_TXPEN_DEFAULT << 4)   /**< Shifted mode DEFAULT for GPIO_EUSART_ROUTEEN*/
1196 
1197 /* Bit fields for GPIO_EUSART CSROUTE */
1198 #define _GPIO_EUSART_CSROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_EUSART_CSROUTE       */
1199 #define _GPIO_EUSART_CSROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_EUSART_CSROUTE                */
1200 #define _GPIO_EUSART_CSROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
1201 #define _GPIO_EUSART_CSROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
1202 #define _GPIO_EUSART_CSROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_EUSART_CSROUTE        */
1203 #define GPIO_EUSART_CSROUTE_PORT_DEFAULT              (_GPIO_EUSART_CSROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_EUSART_CSROUTE*/
1204 #define _GPIO_EUSART_CSROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
1205 #define _GPIO_EUSART_CSROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
1206 #define _GPIO_EUSART_CSROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_EUSART_CSROUTE        */
1207 #define GPIO_EUSART_CSROUTE_PIN_DEFAULT               (_GPIO_EUSART_CSROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EUSART_CSROUTE*/
1208 
1209 /* Bit fields for GPIO_EUSART CTSROUTE */
1210 #define _GPIO_EUSART_CTSROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_EUSART_CTSROUTE      */
1211 #define _GPIO_EUSART_CTSROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_EUSART_CTSROUTE               */
1212 #define _GPIO_EUSART_CTSROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1213 #define _GPIO_EUSART_CTSROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1214 #define _GPIO_EUSART_CTSROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_EUSART_CTSROUTE       */
1215 #define GPIO_EUSART_CTSROUTE_PORT_DEFAULT             (_GPIO_EUSART_CTSROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_EUSART_CTSROUTE*/
1216 #define _GPIO_EUSART_CTSROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1217 #define _GPIO_EUSART_CTSROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1218 #define _GPIO_EUSART_CTSROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EUSART_CTSROUTE       */
1219 #define GPIO_EUSART_CTSROUTE_PIN_DEFAULT              (_GPIO_EUSART_CTSROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EUSART_CTSROUTE*/
1220 
1221 /* Bit fields for GPIO_EUSART RTSROUTE */
1222 #define _GPIO_EUSART_RTSROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_EUSART_RTSROUTE      */
1223 #define _GPIO_EUSART_RTSROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_EUSART_RTSROUTE               */
1224 #define _GPIO_EUSART_RTSROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1225 #define _GPIO_EUSART_RTSROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1226 #define _GPIO_EUSART_RTSROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_EUSART_RTSROUTE       */
1227 #define GPIO_EUSART_RTSROUTE_PORT_DEFAULT             (_GPIO_EUSART_RTSROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_EUSART_RTSROUTE*/
1228 #define _GPIO_EUSART_RTSROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1229 #define _GPIO_EUSART_RTSROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1230 #define _GPIO_EUSART_RTSROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_EUSART_RTSROUTE       */
1231 #define GPIO_EUSART_RTSROUTE_PIN_DEFAULT              (_GPIO_EUSART_RTSROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EUSART_RTSROUTE*/
1232 
1233 /* Bit fields for GPIO_EUSART RXROUTE */
1234 #define _GPIO_EUSART_RXROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_EUSART_RXROUTE       */
1235 #define _GPIO_EUSART_RXROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_EUSART_RXROUTE                */
1236 #define _GPIO_EUSART_RXROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
1237 #define _GPIO_EUSART_RXROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
1238 #define _GPIO_EUSART_RXROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_EUSART_RXROUTE        */
1239 #define GPIO_EUSART_RXROUTE_PORT_DEFAULT              (_GPIO_EUSART_RXROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_EUSART_RXROUTE*/
1240 #define _GPIO_EUSART_RXROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
1241 #define _GPIO_EUSART_RXROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
1242 #define _GPIO_EUSART_RXROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_EUSART_RXROUTE        */
1243 #define GPIO_EUSART_RXROUTE_PIN_DEFAULT               (_GPIO_EUSART_RXROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EUSART_RXROUTE*/
1244 
1245 /* Bit fields for GPIO_EUSART SCLKROUTE */
1246 #define _GPIO_EUSART_SCLKROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_EUSART_SCLKROUTE     */
1247 #define _GPIO_EUSART_SCLKROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_EUSART_SCLKROUTE              */
1248 #define _GPIO_EUSART_SCLKROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1249 #define _GPIO_EUSART_SCLKROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1250 #define _GPIO_EUSART_SCLKROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_EUSART_SCLKROUTE      */
1251 #define GPIO_EUSART_SCLKROUTE_PORT_DEFAULT            (_GPIO_EUSART_SCLKROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_EUSART_SCLKROUTE*/
1252 #define _GPIO_EUSART_SCLKROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1253 #define _GPIO_EUSART_SCLKROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1254 #define _GPIO_EUSART_SCLKROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_EUSART_SCLKROUTE      */
1255 #define GPIO_EUSART_SCLKROUTE_PIN_DEFAULT             (_GPIO_EUSART_SCLKROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EUSART_SCLKROUTE*/
1256 
1257 /* Bit fields for GPIO_EUSART TXROUTE */
1258 #define _GPIO_EUSART_TXROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_EUSART_TXROUTE       */
1259 #define _GPIO_EUSART_TXROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_EUSART_TXROUTE                */
1260 #define _GPIO_EUSART_TXROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
1261 #define _GPIO_EUSART_TXROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
1262 #define _GPIO_EUSART_TXROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_EUSART_TXROUTE        */
1263 #define GPIO_EUSART_TXROUTE_PORT_DEFAULT              (_GPIO_EUSART_TXROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_EUSART_TXROUTE*/
1264 #define _GPIO_EUSART_TXROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
1265 #define _GPIO_EUSART_TXROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
1266 #define _GPIO_EUSART_TXROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_EUSART_TXROUTE        */
1267 #define GPIO_EUSART_TXROUTE_PIN_DEFAULT               (_GPIO_EUSART_TXROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_EUSART_TXROUTE*/
1268 
1269 /* Bit fields for GPIO_FRC ROUTEEN */
1270 #define _GPIO_FRC_ROUTEEN_RESETVALUE                  0x00000000UL                               /**< Default value for GPIO_FRC_ROUTEEN          */
1271 #define _GPIO_FRC_ROUTEEN_MASK                        0x00000007UL                               /**< Mask for GPIO_FRC_ROUTEEN                   */
1272 #define GPIO_FRC_ROUTEEN_DCLKPEN                      (0x1UL << 0)                               /**< DCLK pin enable control bit                 */
1273 #define _GPIO_FRC_ROUTEEN_DCLKPEN_SHIFT               0                                          /**< Shift value for GPIO_DCLKPEN                */
1274 #define _GPIO_FRC_ROUTEEN_DCLKPEN_MASK                0x1UL                                      /**< Bit mask for GPIO_DCLKPEN                   */
1275 #define _GPIO_FRC_ROUTEEN_DCLKPEN_DEFAULT             0x00000000UL                               /**< Mode DEFAULT for GPIO_FRC_ROUTEEN           */
1276 #define GPIO_FRC_ROUTEEN_DCLKPEN_DEFAULT              (_GPIO_FRC_ROUTEEN_DCLKPEN_DEFAULT << 0)   /**< Shifted mode DEFAULT for GPIO_FRC_ROUTEEN   */
1277 #define GPIO_FRC_ROUTEEN_DFRAMEPEN                    (0x1UL << 1)                               /**< DFRAME pin enable control bit               */
1278 #define _GPIO_FRC_ROUTEEN_DFRAMEPEN_SHIFT             1                                          /**< Shift value for GPIO_DFRAMEPEN              */
1279 #define _GPIO_FRC_ROUTEEN_DFRAMEPEN_MASK              0x2UL                                      /**< Bit mask for GPIO_DFRAMEPEN                 */
1280 #define _GPIO_FRC_ROUTEEN_DFRAMEPEN_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_FRC_ROUTEEN           */
1281 #define GPIO_FRC_ROUTEEN_DFRAMEPEN_DEFAULT            (_GPIO_FRC_ROUTEEN_DFRAMEPEN_DEFAULT << 1) /**< Shifted mode DEFAULT for GPIO_FRC_ROUTEEN   */
1282 #define GPIO_FRC_ROUTEEN_DOUTPEN                      (0x1UL << 2)                               /**< DOUT pin enable control bit                 */
1283 #define _GPIO_FRC_ROUTEEN_DOUTPEN_SHIFT               2                                          /**< Shift value for GPIO_DOUTPEN                */
1284 #define _GPIO_FRC_ROUTEEN_DOUTPEN_MASK                0x4UL                                      /**< Bit mask for GPIO_DOUTPEN                   */
1285 #define _GPIO_FRC_ROUTEEN_DOUTPEN_DEFAULT             0x00000000UL                               /**< Mode DEFAULT for GPIO_FRC_ROUTEEN           */
1286 #define GPIO_FRC_ROUTEEN_DOUTPEN_DEFAULT              (_GPIO_FRC_ROUTEEN_DOUTPEN_DEFAULT << 2)   /**< Shifted mode DEFAULT for GPIO_FRC_ROUTEEN   */
1287 
1288 /* Bit fields for GPIO_FRC DCLKROUTE */
1289 #define _GPIO_FRC_DCLKROUTE_RESETVALUE                0x00000000UL                            /**< Default value for GPIO_FRC_DCLKROUTE        */
1290 #define _GPIO_FRC_DCLKROUTE_MASK                      0x000F0003UL                            /**< Mask for GPIO_FRC_DCLKROUTE                 */
1291 #define _GPIO_FRC_DCLKROUTE_PORT_SHIFT                0                                       /**< Shift value for GPIO_PORT                   */
1292 #define _GPIO_FRC_DCLKROUTE_PORT_MASK                 0x3UL                                   /**< Bit mask for GPIO_PORT                      */
1293 #define _GPIO_FRC_DCLKROUTE_PORT_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_FRC_DCLKROUTE         */
1294 #define GPIO_FRC_DCLKROUTE_PORT_DEFAULT               (_GPIO_FRC_DCLKROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_FRC_DCLKROUTE */
1295 #define _GPIO_FRC_DCLKROUTE_PIN_SHIFT                 16                                      /**< Shift value for GPIO_PIN                    */
1296 #define _GPIO_FRC_DCLKROUTE_PIN_MASK                  0xF0000UL                               /**< Bit mask for GPIO_PIN                       */
1297 #define _GPIO_FRC_DCLKROUTE_PIN_DEFAULT               0x00000000UL                            /**< Mode DEFAULT for GPIO_FRC_DCLKROUTE         */
1298 #define GPIO_FRC_DCLKROUTE_PIN_DEFAULT                (_GPIO_FRC_DCLKROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_FRC_DCLKROUTE */
1299 
1300 /* Bit fields for GPIO_FRC DFRAMEROUTE */
1301 #define _GPIO_FRC_DFRAMEROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_FRC_DFRAMEROUTE      */
1302 #define _GPIO_FRC_DFRAMEROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_FRC_DFRAMEROUTE               */
1303 #define _GPIO_FRC_DFRAMEROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1304 #define _GPIO_FRC_DFRAMEROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1305 #define _GPIO_FRC_DFRAMEROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_FRC_DFRAMEROUTE       */
1306 #define GPIO_FRC_DFRAMEROUTE_PORT_DEFAULT             (_GPIO_FRC_DFRAMEROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_FRC_DFRAMEROUTE*/
1307 #define _GPIO_FRC_DFRAMEROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1308 #define _GPIO_FRC_DFRAMEROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1309 #define _GPIO_FRC_DFRAMEROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_FRC_DFRAMEROUTE       */
1310 #define GPIO_FRC_DFRAMEROUTE_PIN_DEFAULT              (_GPIO_FRC_DFRAMEROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_FRC_DFRAMEROUTE*/
1311 
1312 /* Bit fields for GPIO_FRC DOUTROUTE */
1313 #define _GPIO_FRC_DOUTROUTE_RESETVALUE                0x00000000UL                            /**< Default value for GPIO_FRC_DOUTROUTE        */
1314 #define _GPIO_FRC_DOUTROUTE_MASK                      0x000F0003UL                            /**< Mask for GPIO_FRC_DOUTROUTE                 */
1315 #define _GPIO_FRC_DOUTROUTE_PORT_SHIFT                0                                       /**< Shift value for GPIO_PORT                   */
1316 #define _GPIO_FRC_DOUTROUTE_PORT_MASK                 0x3UL                                   /**< Bit mask for GPIO_PORT                      */
1317 #define _GPIO_FRC_DOUTROUTE_PORT_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_FRC_DOUTROUTE         */
1318 #define GPIO_FRC_DOUTROUTE_PORT_DEFAULT               (_GPIO_FRC_DOUTROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_FRC_DOUTROUTE */
1319 #define _GPIO_FRC_DOUTROUTE_PIN_SHIFT                 16                                      /**< Shift value for GPIO_PIN                    */
1320 #define _GPIO_FRC_DOUTROUTE_PIN_MASK                  0xF0000UL                               /**< Bit mask for GPIO_PIN                       */
1321 #define _GPIO_FRC_DOUTROUTE_PIN_DEFAULT               0x00000000UL                            /**< Mode DEFAULT for GPIO_FRC_DOUTROUTE         */
1322 #define GPIO_FRC_DOUTROUTE_PIN_DEFAULT                (_GPIO_FRC_DOUTROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_FRC_DOUTROUTE */
1323 
1324 /* Bit fields for GPIO_I2C ROUTEEN */
1325 #define _GPIO_I2C_ROUTEEN_RESETVALUE                  0x00000000UL                            /**< Default value for GPIO_I2C_ROUTEEN          */
1326 #define _GPIO_I2C_ROUTEEN_MASK                        0x00000003UL                            /**< Mask for GPIO_I2C_ROUTEEN                   */
1327 #define GPIO_I2C_ROUTEEN_SCLPEN                       (0x1UL << 0)                            /**< SCL pin enable control bit                  */
1328 #define _GPIO_I2C_ROUTEEN_SCLPEN_SHIFT                0                                       /**< Shift value for GPIO_SCLPEN                 */
1329 #define _GPIO_I2C_ROUTEEN_SCLPEN_MASK                 0x1UL                                   /**< Bit mask for GPIO_SCLPEN                    */
1330 #define _GPIO_I2C_ROUTEEN_SCLPEN_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_I2C_ROUTEEN           */
1331 #define GPIO_I2C_ROUTEEN_SCLPEN_DEFAULT               (_GPIO_I2C_ROUTEEN_SCLPEN_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_I2C_ROUTEEN   */
1332 #define GPIO_I2C_ROUTEEN_SDAPEN                       (0x1UL << 1)                            /**< SDA pin enable control bit                  */
1333 #define _GPIO_I2C_ROUTEEN_SDAPEN_SHIFT                1                                       /**< Shift value for GPIO_SDAPEN                 */
1334 #define _GPIO_I2C_ROUTEEN_SDAPEN_MASK                 0x2UL                                   /**< Bit mask for GPIO_SDAPEN                    */
1335 #define _GPIO_I2C_ROUTEEN_SDAPEN_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_I2C_ROUTEEN           */
1336 #define GPIO_I2C_ROUTEEN_SDAPEN_DEFAULT               (_GPIO_I2C_ROUTEEN_SDAPEN_DEFAULT << 1) /**< Shifted mode DEFAULT for GPIO_I2C_ROUTEEN   */
1337 
1338 /* Bit fields for GPIO_I2C SCLROUTE */
1339 #define _GPIO_I2C_SCLROUTE_RESETVALUE                 0x00000000UL                           /**< Default value for GPIO_I2C_SCLROUTE         */
1340 #define _GPIO_I2C_SCLROUTE_MASK                       0x000F0003UL                           /**< Mask for GPIO_I2C_SCLROUTE                  */
1341 #define _GPIO_I2C_SCLROUTE_PORT_SHIFT                 0                                      /**< Shift value for GPIO_PORT                   */
1342 #define _GPIO_I2C_SCLROUTE_PORT_MASK                  0x3UL                                  /**< Bit mask for GPIO_PORT                      */
1343 #define _GPIO_I2C_SCLROUTE_PORT_DEFAULT               0x00000000UL                           /**< Mode DEFAULT for GPIO_I2C_SCLROUTE          */
1344 #define GPIO_I2C_SCLROUTE_PORT_DEFAULT                (_GPIO_I2C_SCLROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_I2C_SCLROUTE  */
1345 #define _GPIO_I2C_SCLROUTE_PIN_SHIFT                  16                                     /**< Shift value for GPIO_PIN                    */
1346 #define _GPIO_I2C_SCLROUTE_PIN_MASK                   0xF0000UL                              /**< Bit mask for GPIO_PIN                       */
1347 #define _GPIO_I2C_SCLROUTE_PIN_DEFAULT                0x00000000UL                           /**< Mode DEFAULT for GPIO_I2C_SCLROUTE          */
1348 #define GPIO_I2C_SCLROUTE_PIN_DEFAULT                 (_GPIO_I2C_SCLROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_I2C_SCLROUTE  */
1349 
1350 /* Bit fields for GPIO_I2C SDAROUTE */
1351 #define _GPIO_I2C_SDAROUTE_RESETVALUE                 0x00000000UL                           /**< Default value for GPIO_I2C_SDAROUTE         */
1352 #define _GPIO_I2C_SDAROUTE_MASK                       0x000F0003UL                           /**< Mask for GPIO_I2C_SDAROUTE                  */
1353 #define _GPIO_I2C_SDAROUTE_PORT_SHIFT                 0                                      /**< Shift value for GPIO_PORT                   */
1354 #define _GPIO_I2C_SDAROUTE_PORT_MASK                  0x3UL                                  /**< Bit mask for GPIO_PORT                      */
1355 #define _GPIO_I2C_SDAROUTE_PORT_DEFAULT               0x00000000UL                           /**< Mode DEFAULT for GPIO_I2C_SDAROUTE          */
1356 #define GPIO_I2C_SDAROUTE_PORT_DEFAULT                (_GPIO_I2C_SDAROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_I2C_SDAROUTE  */
1357 #define _GPIO_I2C_SDAROUTE_PIN_SHIFT                  16                                     /**< Shift value for GPIO_PIN                    */
1358 #define _GPIO_I2C_SDAROUTE_PIN_MASK                   0xF0000UL                              /**< Bit mask for GPIO_PIN                       */
1359 #define _GPIO_I2C_SDAROUTE_PIN_DEFAULT                0x00000000UL                           /**< Mode DEFAULT for GPIO_I2C_SDAROUTE          */
1360 #define GPIO_I2C_SDAROUTE_PIN_DEFAULT                 (_GPIO_I2C_SDAROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_I2C_SDAROUTE  */
1361 
1362 /* Bit fields for GPIO_LETIMER ROUTEEN */
1363 #define _GPIO_LETIMER_ROUTEEN_RESETVALUE              0x00000000UL                                 /**< Default value for GPIO_LETIMER_ROUTEEN      */
1364 #define _GPIO_LETIMER_ROUTEEN_MASK                    0x00000003UL                                 /**< Mask for GPIO_LETIMER_ROUTEEN               */
1365 #define GPIO_LETIMER_ROUTEEN_OUT0PEN                  (0x1UL << 0)                                 /**< OUT0 pin enable control bit                 */
1366 #define _GPIO_LETIMER_ROUTEEN_OUT0PEN_SHIFT           0                                            /**< Shift value for GPIO_OUT0PEN                */
1367 #define _GPIO_LETIMER_ROUTEEN_OUT0PEN_MASK            0x1UL                                        /**< Bit mask for GPIO_OUT0PEN                   */
1368 #define _GPIO_LETIMER_ROUTEEN_OUT0PEN_DEFAULT         0x00000000UL                                 /**< Mode DEFAULT for GPIO_LETIMER_ROUTEEN       */
1369 #define GPIO_LETIMER_ROUTEEN_OUT0PEN_DEFAULT          (_GPIO_LETIMER_ROUTEEN_OUT0PEN_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_LETIMER_ROUTEEN*/
1370 #define GPIO_LETIMER_ROUTEEN_OUT1PEN                  (0x1UL << 1)                                 /**< OUT1 pin enable control bit                 */
1371 #define _GPIO_LETIMER_ROUTEEN_OUT1PEN_SHIFT           1                                            /**< Shift value for GPIO_OUT1PEN                */
1372 #define _GPIO_LETIMER_ROUTEEN_OUT1PEN_MASK            0x2UL                                        /**< Bit mask for GPIO_OUT1PEN                   */
1373 #define _GPIO_LETIMER_ROUTEEN_OUT1PEN_DEFAULT         0x00000000UL                                 /**< Mode DEFAULT for GPIO_LETIMER_ROUTEEN       */
1374 #define GPIO_LETIMER_ROUTEEN_OUT1PEN_DEFAULT          (_GPIO_LETIMER_ROUTEEN_OUT1PEN_DEFAULT << 1) /**< Shifted mode DEFAULT for GPIO_LETIMER_ROUTEEN*/
1375 
1376 /* Bit fields for GPIO_LETIMER OUT0ROUTE */
1377 #define _GPIO_LETIMER_OUT0ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_LETIMER_OUT0ROUTE    */
1378 #define _GPIO_LETIMER_OUT0ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_LETIMER_OUT0ROUTE             */
1379 #define _GPIO_LETIMER_OUT0ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1380 #define _GPIO_LETIMER_OUT0ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1381 #define _GPIO_LETIMER_OUT0ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_LETIMER_OUT0ROUTE     */
1382 #define GPIO_LETIMER_OUT0ROUTE_PORT_DEFAULT           (_GPIO_LETIMER_OUT0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_LETIMER_OUT0ROUTE*/
1383 #define _GPIO_LETIMER_OUT0ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1384 #define _GPIO_LETIMER_OUT0ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1385 #define _GPIO_LETIMER_OUT0ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_LETIMER_OUT0ROUTE     */
1386 #define GPIO_LETIMER_OUT0ROUTE_PIN_DEFAULT            (_GPIO_LETIMER_OUT0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_LETIMER_OUT0ROUTE*/
1387 
1388 /* Bit fields for GPIO_LETIMER OUT1ROUTE */
1389 #define _GPIO_LETIMER_OUT1ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_LETIMER_OUT1ROUTE    */
1390 #define _GPIO_LETIMER_OUT1ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_LETIMER_OUT1ROUTE             */
1391 #define _GPIO_LETIMER_OUT1ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1392 #define _GPIO_LETIMER_OUT1ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1393 #define _GPIO_LETIMER_OUT1ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_LETIMER_OUT1ROUTE     */
1394 #define GPIO_LETIMER_OUT1ROUTE_PORT_DEFAULT           (_GPIO_LETIMER_OUT1ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_LETIMER_OUT1ROUTE*/
1395 #define _GPIO_LETIMER_OUT1ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1396 #define _GPIO_LETIMER_OUT1ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1397 #define _GPIO_LETIMER_OUT1ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_LETIMER_OUT1ROUTE     */
1398 #define GPIO_LETIMER_OUT1ROUTE_PIN_DEFAULT            (_GPIO_LETIMER_OUT1ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_LETIMER_OUT1ROUTE*/
1399 
1400 /* Bit fields for GPIO_MODEM ROUTEEN */
1401 #define _GPIO_MODEM_ROUTEEN_RESETVALUE                0x00000000UL                                       /**< Default value for GPIO_MODEM_ROUTEEN        */
1402 #define _GPIO_MODEM_ROUTEEN_MASK                      0x00007FFFUL                                       /**< Mask for GPIO_MODEM_ROUTEEN                 */
1403 #define GPIO_MODEM_ROUTEEN_ANT0PEN                    (0x1UL << 0)                                       /**< ANT0 pin enable control bit                 */
1404 #define _GPIO_MODEM_ROUTEEN_ANT0PEN_SHIFT             0                                                  /**< Shift value for GPIO_ANT0PEN                */
1405 #define _GPIO_MODEM_ROUTEEN_ANT0PEN_MASK              0x1UL                                              /**< Bit mask for GPIO_ANT0PEN                   */
1406 #define _GPIO_MODEM_ROUTEEN_ANT0PEN_DEFAULT           0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1407 #define GPIO_MODEM_ROUTEEN_ANT0PEN_DEFAULT            (_GPIO_MODEM_ROUTEEN_ANT0PEN_DEFAULT << 0)         /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1408 #define GPIO_MODEM_ROUTEEN_ANT1PEN                    (0x1UL << 1)                                       /**< ANT1 pin enable control bit                 */
1409 #define _GPIO_MODEM_ROUTEEN_ANT1PEN_SHIFT             1                                                  /**< Shift value for GPIO_ANT1PEN                */
1410 #define _GPIO_MODEM_ROUTEEN_ANT1PEN_MASK              0x2UL                                              /**< Bit mask for GPIO_ANT1PEN                   */
1411 #define _GPIO_MODEM_ROUTEEN_ANT1PEN_DEFAULT           0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1412 #define GPIO_MODEM_ROUTEEN_ANT1PEN_DEFAULT            (_GPIO_MODEM_ROUTEEN_ANT1PEN_DEFAULT << 1)         /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1413 #define GPIO_MODEM_ROUTEEN_ANTROLLOVERPEN             (0x1UL << 2)                                       /**< ANTROLLOVER pin enable control bit          */
1414 #define _GPIO_MODEM_ROUTEEN_ANTROLLOVERPEN_SHIFT      2                                                  /**< Shift value for GPIO_ANTROLLOVERPEN         */
1415 #define _GPIO_MODEM_ROUTEEN_ANTROLLOVERPEN_MASK       0x4UL                                              /**< Bit mask for GPIO_ANTROLLOVERPEN            */
1416 #define _GPIO_MODEM_ROUTEEN_ANTROLLOVERPEN_DEFAULT    0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1417 #define GPIO_MODEM_ROUTEEN_ANTROLLOVERPEN_DEFAULT     (_GPIO_MODEM_ROUTEEN_ANTROLLOVERPEN_DEFAULT << 2)  /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1418 #define GPIO_MODEM_ROUTEEN_ANTRR0PEN                  (0x1UL << 3)                                       /**< ANTRR0 pin enable control bit               */
1419 #define _GPIO_MODEM_ROUTEEN_ANTRR0PEN_SHIFT           3                                                  /**< Shift value for GPIO_ANTRR0PEN              */
1420 #define _GPIO_MODEM_ROUTEEN_ANTRR0PEN_MASK            0x8UL                                              /**< Bit mask for GPIO_ANTRR0PEN                 */
1421 #define _GPIO_MODEM_ROUTEEN_ANTRR0PEN_DEFAULT         0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1422 #define GPIO_MODEM_ROUTEEN_ANTRR0PEN_DEFAULT          (_GPIO_MODEM_ROUTEEN_ANTRR0PEN_DEFAULT << 3)       /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1423 #define GPIO_MODEM_ROUTEEN_ANTRR1PEN                  (0x1UL << 4)                                       /**< ANTRR1 pin enable control bit               */
1424 #define _GPIO_MODEM_ROUTEEN_ANTRR1PEN_SHIFT           4                                                  /**< Shift value for GPIO_ANTRR1PEN              */
1425 #define _GPIO_MODEM_ROUTEEN_ANTRR1PEN_MASK            0x10UL                                             /**< Bit mask for GPIO_ANTRR1PEN                 */
1426 #define _GPIO_MODEM_ROUTEEN_ANTRR1PEN_DEFAULT         0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1427 #define GPIO_MODEM_ROUTEEN_ANTRR1PEN_DEFAULT          (_GPIO_MODEM_ROUTEEN_ANTRR1PEN_DEFAULT << 4)       /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1428 #define GPIO_MODEM_ROUTEEN_ANTRR2PEN                  (0x1UL << 5)                                       /**< ANTRR2 pin enable control bit               */
1429 #define _GPIO_MODEM_ROUTEEN_ANTRR2PEN_SHIFT           5                                                  /**< Shift value for GPIO_ANTRR2PEN              */
1430 #define _GPIO_MODEM_ROUTEEN_ANTRR2PEN_MASK            0x20UL                                             /**< Bit mask for GPIO_ANTRR2PEN                 */
1431 #define _GPIO_MODEM_ROUTEEN_ANTRR2PEN_DEFAULT         0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1432 #define GPIO_MODEM_ROUTEEN_ANTRR2PEN_DEFAULT          (_GPIO_MODEM_ROUTEEN_ANTRR2PEN_DEFAULT << 5)       /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1433 #define GPIO_MODEM_ROUTEEN_ANTRR3PEN                  (0x1UL << 6)                                       /**< ANTRR3 pin enable control bit               */
1434 #define _GPIO_MODEM_ROUTEEN_ANTRR3PEN_SHIFT           6                                                  /**< Shift value for GPIO_ANTRR3PEN              */
1435 #define _GPIO_MODEM_ROUTEEN_ANTRR3PEN_MASK            0x40UL                                             /**< Bit mask for GPIO_ANTRR3PEN                 */
1436 #define _GPIO_MODEM_ROUTEEN_ANTRR3PEN_DEFAULT         0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1437 #define GPIO_MODEM_ROUTEEN_ANTRR3PEN_DEFAULT          (_GPIO_MODEM_ROUTEEN_ANTRR3PEN_DEFAULT << 6)       /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1438 #define GPIO_MODEM_ROUTEEN_ANTRR4PEN                  (0x1UL << 7)                                       /**< ANTRR4 pin enable control bit               */
1439 #define _GPIO_MODEM_ROUTEEN_ANTRR4PEN_SHIFT           7                                                  /**< Shift value for GPIO_ANTRR4PEN              */
1440 #define _GPIO_MODEM_ROUTEEN_ANTRR4PEN_MASK            0x80UL                                             /**< Bit mask for GPIO_ANTRR4PEN                 */
1441 #define _GPIO_MODEM_ROUTEEN_ANTRR4PEN_DEFAULT         0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1442 #define GPIO_MODEM_ROUTEEN_ANTRR4PEN_DEFAULT          (_GPIO_MODEM_ROUTEEN_ANTRR4PEN_DEFAULT << 7)       /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1443 #define GPIO_MODEM_ROUTEEN_ANTRR5PEN                  (0x1UL << 8)                                       /**< ANTRR5 pin enable control bit               */
1444 #define _GPIO_MODEM_ROUTEEN_ANTRR5PEN_SHIFT           8                                                  /**< Shift value for GPIO_ANTRR5PEN              */
1445 #define _GPIO_MODEM_ROUTEEN_ANTRR5PEN_MASK            0x100UL                                            /**< Bit mask for GPIO_ANTRR5PEN                 */
1446 #define _GPIO_MODEM_ROUTEEN_ANTRR5PEN_DEFAULT         0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1447 #define GPIO_MODEM_ROUTEEN_ANTRR5PEN_DEFAULT          (_GPIO_MODEM_ROUTEEN_ANTRR5PEN_DEFAULT << 8)       /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1448 #define GPIO_MODEM_ROUTEEN_ANTSWENPEN                 (0x1UL << 9)                                       /**< ANTSWEN pin enable control bit              */
1449 #define _GPIO_MODEM_ROUTEEN_ANTSWENPEN_SHIFT          9                                                  /**< Shift value for GPIO_ANTSWENPEN             */
1450 #define _GPIO_MODEM_ROUTEEN_ANTSWENPEN_MASK           0x200UL                                            /**< Bit mask for GPIO_ANTSWENPEN                */
1451 #define _GPIO_MODEM_ROUTEEN_ANTSWENPEN_DEFAULT        0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1452 #define GPIO_MODEM_ROUTEEN_ANTSWENPEN_DEFAULT         (_GPIO_MODEM_ROUTEEN_ANTSWENPEN_DEFAULT << 9)      /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1453 #define GPIO_MODEM_ROUTEEN_ANTSWUSPEN                 (0x1UL << 10)                                      /**< ANTSWUS pin enable control bit              */
1454 #define _GPIO_MODEM_ROUTEEN_ANTSWUSPEN_SHIFT          10                                                 /**< Shift value for GPIO_ANTSWUSPEN             */
1455 #define _GPIO_MODEM_ROUTEEN_ANTSWUSPEN_MASK           0x400UL                                            /**< Bit mask for GPIO_ANTSWUSPEN                */
1456 #define _GPIO_MODEM_ROUTEEN_ANTSWUSPEN_DEFAULT        0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1457 #define GPIO_MODEM_ROUTEEN_ANTSWUSPEN_DEFAULT         (_GPIO_MODEM_ROUTEEN_ANTSWUSPEN_DEFAULT << 10)     /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1458 #define GPIO_MODEM_ROUTEEN_ANTTRIGPEN                 (0x1UL << 11)                                      /**< ANTTRIG pin enable control bit              */
1459 #define _GPIO_MODEM_ROUTEEN_ANTTRIGPEN_SHIFT          11                                                 /**< Shift value for GPIO_ANTTRIGPEN             */
1460 #define _GPIO_MODEM_ROUTEEN_ANTTRIGPEN_MASK           0x800UL                                            /**< Bit mask for GPIO_ANTTRIGPEN                */
1461 #define _GPIO_MODEM_ROUTEEN_ANTTRIGPEN_DEFAULT        0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1462 #define GPIO_MODEM_ROUTEEN_ANTTRIGPEN_DEFAULT         (_GPIO_MODEM_ROUTEEN_ANTTRIGPEN_DEFAULT << 11)     /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1463 #define GPIO_MODEM_ROUTEEN_ANTTRIGSTOPPEN             (0x1UL << 12)                                      /**< ANTTRIGSTOP pin enable control bit          */
1464 #define _GPIO_MODEM_ROUTEEN_ANTTRIGSTOPPEN_SHIFT      12                                                 /**< Shift value for GPIO_ANTTRIGSTOPPEN         */
1465 #define _GPIO_MODEM_ROUTEEN_ANTTRIGSTOPPEN_MASK       0x1000UL                                           /**< Bit mask for GPIO_ANTTRIGSTOPPEN            */
1466 #define _GPIO_MODEM_ROUTEEN_ANTTRIGSTOPPEN_DEFAULT    0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1467 #define GPIO_MODEM_ROUTEEN_ANTTRIGSTOPPEN_DEFAULT     (_GPIO_MODEM_ROUTEEN_ANTTRIGSTOPPEN_DEFAULT << 12) /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1468 #define GPIO_MODEM_ROUTEEN_DCLKPEN                    (0x1UL << 13)                                      /**< DCLK pin enable control bit                 */
1469 #define _GPIO_MODEM_ROUTEEN_DCLKPEN_SHIFT             13                                                 /**< Shift value for GPIO_DCLKPEN                */
1470 #define _GPIO_MODEM_ROUTEEN_DCLKPEN_MASK              0x2000UL                                           /**< Bit mask for GPIO_DCLKPEN                   */
1471 #define _GPIO_MODEM_ROUTEEN_DCLKPEN_DEFAULT           0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1472 #define GPIO_MODEM_ROUTEEN_DCLKPEN_DEFAULT            (_GPIO_MODEM_ROUTEEN_DCLKPEN_DEFAULT << 13)        /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1473 #define GPIO_MODEM_ROUTEEN_DOUTPEN                    (0x1UL << 14)                                      /**< DOUT pin enable control bit                 */
1474 #define _GPIO_MODEM_ROUTEEN_DOUTPEN_SHIFT             14                                                 /**< Shift value for GPIO_DOUTPEN                */
1475 #define _GPIO_MODEM_ROUTEEN_DOUTPEN_MASK              0x4000UL                                           /**< Bit mask for GPIO_DOUTPEN                   */
1476 #define _GPIO_MODEM_ROUTEEN_DOUTPEN_DEFAULT           0x00000000UL                                       /**< Mode DEFAULT for GPIO_MODEM_ROUTEEN         */
1477 #define GPIO_MODEM_ROUTEEN_DOUTPEN_DEFAULT            (_GPIO_MODEM_ROUTEEN_DOUTPEN_DEFAULT << 14)        /**< Shifted mode DEFAULT for GPIO_MODEM_ROUTEEN */
1478 
1479 /* Bit fields for GPIO_MODEM ANT0ROUTE */
1480 #define _GPIO_MODEM_ANT0ROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_MODEM_ANT0ROUTE      */
1481 #define _GPIO_MODEM_ANT0ROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_MODEM_ANT0ROUTE               */
1482 #define _GPIO_MODEM_ANT0ROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1483 #define _GPIO_MODEM_ANT0ROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1484 #define _GPIO_MODEM_ANT0ROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_MODEM_ANT0ROUTE       */
1485 #define GPIO_MODEM_ANT0ROUTE_PORT_DEFAULT             (_GPIO_MODEM_ANT0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANT0ROUTE*/
1486 #define _GPIO_MODEM_ANT0ROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1487 #define _GPIO_MODEM_ANT0ROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1488 #define _GPIO_MODEM_ANT0ROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_MODEM_ANT0ROUTE       */
1489 #define GPIO_MODEM_ANT0ROUTE_PIN_DEFAULT              (_GPIO_MODEM_ANT0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANT0ROUTE*/
1490 
1491 /* Bit fields for GPIO_MODEM ANT1ROUTE */
1492 #define _GPIO_MODEM_ANT1ROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_MODEM_ANT1ROUTE      */
1493 #define _GPIO_MODEM_ANT1ROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_MODEM_ANT1ROUTE               */
1494 #define _GPIO_MODEM_ANT1ROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1495 #define _GPIO_MODEM_ANT1ROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1496 #define _GPIO_MODEM_ANT1ROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_MODEM_ANT1ROUTE       */
1497 #define GPIO_MODEM_ANT1ROUTE_PORT_DEFAULT             (_GPIO_MODEM_ANT1ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANT1ROUTE*/
1498 #define _GPIO_MODEM_ANT1ROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1499 #define _GPIO_MODEM_ANT1ROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1500 #define _GPIO_MODEM_ANT1ROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_MODEM_ANT1ROUTE       */
1501 #define GPIO_MODEM_ANT1ROUTE_PIN_DEFAULT              (_GPIO_MODEM_ANT1ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANT1ROUTE*/
1502 
1503 /* Bit fields for GPIO_MODEM ANTROLLOVERROUTE */
1504 #define _GPIO_MODEM_ANTROLLOVERROUTE_RESETVALUE       0x00000000UL                                     /**< Default value for GPIO_MODEM_ANTROLLOVERROUTE*/
1505 #define _GPIO_MODEM_ANTROLLOVERROUTE_MASK             0x000F0003UL                                     /**< Mask for GPIO_MODEM_ANTROLLOVERROUTE        */
1506 #define _GPIO_MODEM_ANTROLLOVERROUTE_PORT_SHIFT       0                                                /**< Shift value for GPIO_PORT                   */
1507 #define _GPIO_MODEM_ANTROLLOVERROUTE_PORT_MASK        0x3UL                                            /**< Bit mask for GPIO_PORT                      */
1508 #define _GPIO_MODEM_ANTROLLOVERROUTE_PORT_DEFAULT     0x00000000UL                                     /**< Mode DEFAULT for GPIO_MODEM_ANTROLLOVERROUTE*/
1509 #define GPIO_MODEM_ANTROLLOVERROUTE_PORT_DEFAULT      (_GPIO_MODEM_ANTROLLOVERROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTROLLOVERROUTE*/
1510 #define _GPIO_MODEM_ANTROLLOVERROUTE_PIN_SHIFT        16                                               /**< Shift value for GPIO_PIN                    */
1511 #define _GPIO_MODEM_ANTROLLOVERROUTE_PIN_MASK         0xF0000UL                                        /**< Bit mask for GPIO_PIN                       */
1512 #define _GPIO_MODEM_ANTROLLOVERROUTE_PIN_DEFAULT      0x00000000UL                                     /**< Mode DEFAULT for GPIO_MODEM_ANTROLLOVERROUTE*/
1513 #define GPIO_MODEM_ANTROLLOVERROUTE_PIN_DEFAULT       (_GPIO_MODEM_ANTROLLOVERROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTROLLOVERROUTE*/
1514 
1515 /* Bit fields for GPIO_MODEM ANTRR0ROUTE */
1516 #define _GPIO_MODEM_ANTRR0ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_MODEM_ANTRR0ROUTE    */
1517 #define _GPIO_MODEM_ANTRR0ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_MODEM_ANTRR0ROUTE             */
1518 #define _GPIO_MODEM_ANTRR0ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1519 #define _GPIO_MODEM_ANTRR0ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1520 #define _GPIO_MODEM_ANTRR0ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR0ROUTE     */
1521 #define GPIO_MODEM_ANTRR0ROUTE_PORT_DEFAULT           (_GPIO_MODEM_ANTRR0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR0ROUTE*/
1522 #define _GPIO_MODEM_ANTRR0ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1523 #define _GPIO_MODEM_ANTRR0ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1524 #define _GPIO_MODEM_ANTRR0ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR0ROUTE     */
1525 #define GPIO_MODEM_ANTRR0ROUTE_PIN_DEFAULT            (_GPIO_MODEM_ANTRR0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR0ROUTE*/
1526 
1527 /* Bit fields for GPIO_MODEM ANTRR1ROUTE */
1528 #define _GPIO_MODEM_ANTRR1ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_MODEM_ANTRR1ROUTE    */
1529 #define _GPIO_MODEM_ANTRR1ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_MODEM_ANTRR1ROUTE             */
1530 #define _GPIO_MODEM_ANTRR1ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1531 #define _GPIO_MODEM_ANTRR1ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1532 #define _GPIO_MODEM_ANTRR1ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR1ROUTE     */
1533 #define GPIO_MODEM_ANTRR1ROUTE_PORT_DEFAULT           (_GPIO_MODEM_ANTRR1ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR1ROUTE*/
1534 #define _GPIO_MODEM_ANTRR1ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1535 #define _GPIO_MODEM_ANTRR1ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1536 #define _GPIO_MODEM_ANTRR1ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR1ROUTE     */
1537 #define GPIO_MODEM_ANTRR1ROUTE_PIN_DEFAULT            (_GPIO_MODEM_ANTRR1ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR1ROUTE*/
1538 
1539 /* Bit fields for GPIO_MODEM ANTRR2ROUTE */
1540 #define _GPIO_MODEM_ANTRR2ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_MODEM_ANTRR2ROUTE    */
1541 #define _GPIO_MODEM_ANTRR2ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_MODEM_ANTRR2ROUTE             */
1542 #define _GPIO_MODEM_ANTRR2ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1543 #define _GPIO_MODEM_ANTRR2ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1544 #define _GPIO_MODEM_ANTRR2ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR2ROUTE     */
1545 #define GPIO_MODEM_ANTRR2ROUTE_PORT_DEFAULT           (_GPIO_MODEM_ANTRR2ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR2ROUTE*/
1546 #define _GPIO_MODEM_ANTRR2ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1547 #define _GPIO_MODEM_ANTRR2ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1548 #define _GPIO_MODEM_ANTRR2ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR2ROUTE     */
1549 #define GPIO_MODEM_ANTRR2ROUTE_PIN_DEFAULT            (_GPIO_MODEM_ANTRR2ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR2ROUTE*/
1550 
1551 /* Bit fields for GPIO_MODEM ANTRR3ROUTE */
1552 #define _GPIO_MODEM_ANTRR3ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_MODEM_ANTRR3ROUTE    */
1553 #define _GPIO_MODEM_ANTRR3ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_MODEM_ANTRR3ROUTE             */
1554 #define _GPIO_MODEM_ANTRR3ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1555 #define _GPIO_MODEM_ANTRR3ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1556 #define _GPIO_MODEM_ANTRR3ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR3ROUTE     */
1557 #define GPIO_MODEM_ANTRR3ROUTE_PORT_DEFAULT           (_GPIO_MODEM_ANTRR3ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR3ROUTE*/
1558 #define _GPIO_MODEM_ANTRR3ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1559 #define _GPIO_MODEM_ANTRR3ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1560 #define _GPIO_MODEM_ANTRR3ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR3ROUTE     */
1561 #define GPIO_MODEM_ANTRR3ROUTE_PIN_DEFAULT            (_GPIO_MODEM_ANTRR3ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR3ROUTE*/
1562 
1563 /* Bit fields for GPIO_MODEM ANTRR4ROUTE */
1564 #define _GPIO_MODEM_ANTRR4ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_MODEM_ANTRR4ROUTE    */
1565 #define _GPIO_MODEM_ANTRR4ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_MODEM_ANTRR4ROUTE             */
1566 #define _GPIO_MODEM_ANTRR4ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1567 #define _GPIO_MODEM_ANTRR4ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1568 #define _GPIO_MODEM_ANTRR4ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR4ROUTE     */
1569 #define GPIO_MODEM_ANTRR4ROUTE_PORT_DEFAULT           (_GPIO_MODEM_ANTRR4ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR4ROUTE*/
1570 #define _GPIO_MODEM_ANTRR4ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1571 #define _GPIO_MODEM_ANTRR4ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1572 #define _GPIO_MODEM_ANTRR4ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR4ROUTE     */
1573 #define GPIO_MODEM_ANTRR4ROUTE_PIN_DEFAULT            (_GPIO_MODEM_ANTRR4ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR4ROUTE*/
1574 
1575 /* Bit fields for GPIO_MODEM ANTRR5ROUTE */
1576 #define _GPIO_MODEM_ANTRR5ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_MODEM_ANTRR5ROUTE    */
1577 #define _GPIO_MODEM_ANTRR5ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_MODEM_ANTRR5ROUTE             */
1578 #define _GPIO_MODEM_ANTRR5ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1579 #define _GPIO_MODEM_ANTRR5ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1580 #define _GPIO_MODEM_ANTRR5ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR5ROUTE     */
1581 #define GPIO_MODEM_ANTRR5ROUTE_PORT_DEFAULT           (_GPIO_MODEM_ANTRR5ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR5ROUTE*/
1582 #define _GPIO_MODEM_ANTRR5ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1583 #define _GPIO_MODEM_ANTRR5ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1584 #define _GPIO_MODEM_ANTRR5ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_MODEM_ANTRR5ROUTE     */
1585 #define GPIO_MODEM_ANTRR5ROUTE_PIN_DEFAULT            (_GPIO_MODEM_ANTRR5ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTRR5ROUTE*/
1586 
1587 /* Bit fields for GPIO_MODEM ANTSWENROUTE */
1588 #define _GPIO_MODEM_ANTSWENROUTE_RESETVALUE           0x00000000UL                                 /**< Default value for GPIO_MODEM_ANTSWENROUTE   */
1589 #define _GPIO_MODEM_ANTSWENROUTE_MASK                 0x000F0003UL                                 /**< Mask for GPIO_MODEM_ANTSWENROUTE            */
1590 #define _GPIO_MODEM_ANTSWENROUTE_PORT_SHIFT           0                                            /**< Shift value for GPIO_PORT                   */
1591 #define _GPIO_MODEM_ANTSWENROUTE_PORT_MASK            0x3UL                                        /**< Bit mask for GPIO_PORT                      */
1592 #define _GPIO_MODEM_ANTSWENROUTE_PORT_DEFAULT         0x00000000UL                                 /**< Mode DEFAULT for GPIO_MODEM_ANTSWENROUTE    */
1593 #define GPIO_MODEM_ANTSWENROUTE_PORT_DEFAULT          (_GPIO_MODEM_ANTSWENROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTSWENROUTE*/
1594 #define _GPIO_MODEM_ANTSWENROUTE_PIN_SHIFT            16                                           /**< Shift value for GPIO_PIN                    */
1595 #define _GPIO_MODEM_ANTSWENROUTE_PIN_MASK             0xF0000UL                                    /**< Bit mask for GPIO_PIN                       */
1596 #define _GPIO_MODEM_ANTSWENROUTE_PIN_DEFAULT          0x00000000UL                                 /**< Mode DEFAULT for GPIO_MODEM_ANTSWENROUTE    */
1597 #define GPIO_MODEM_ANTSWENROUTE_PIN_DEFAULT           (_GPIO_MODEM_ANTSWENROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTSWENROUTE*/
1598 
1599 /* Bit fields for GPIO_MODEM ANTSWUSROUTE */
1600 #define _GPIO_MODEM_ANTSWUSROUTE_RESETVALUE           0x00000000UL                                 /**< Default value for GPIO_MODEM_ANTSWUSROUTE   */
1601 #define _GPIO_MODEM_ANTSWUSROUTE_MASK                 0x000F0003UL                                 /**< Mask for GPIO_MODEM_ANTSWUSROUTE            */
1602 #define _GPIO_MODEM_ANTSWUSROUTE_PORT_SHIFT           0                                            /**< Shift value for GPIO_PORT                   */
1603 #define _GPIO_MODEM_ANTSWUSROUTE_PORT_MASK            0x3UL                                        /**< Bit mask for GPIO_PORT                      */
1604 #define _GPIO_MODEM_ANTSWUSROUTE_PORT_DEFAULT         0x00000000UL                                 /**< Mode DEFAULT for GPIO_MODEM_ANTSWUSROUTE    */
1605 #define GPIO_MODEM_ANTSWUSROUTE_PORT_DEFAULT          (_GPIO_MODEM_ANTSWUSROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTSWUSROUTE*/
1606 #define _GPIO_MODEM_ANTSWUSROUTE_PIN_SHIFT            16                                           /**< Shift value for GPIO_PIN                    */
1607 #define _GPIO_MODEM_ANTSWUSROUTE_PIN_MASK             0xF0000UL                                    /**< Bit mask for GPIO_PIN                       */
1608 #define _GPIO_MODEM_ANTSWUSROUTE_PIN_DEFAULT          0x00000000UL                                 /**< Mode DEFAULT for GPIO_MODEM_ANTSWUSROUTE    */
1609 #define GPIO_MODEM_ANTSWUSROUTE_PIN_DEFAULT           (_GPIO_MODEM_ANTSWUSROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTSWUSROUTE*/
1610 
1611 /* Bit fields for GPIO_MODEM ANTTRIGROUTE */
1612 #define _GPIO_MODEM_ANTTRIGROUTE_RESETVALUE           0x00000000UL                                 /**< Default value for GPIO_MODEM_ANTTRIGROUTE   */
1613 #define _GPIO_MODEM_ANTTRIGROUTE_MASK                 0x000F0003UL                                 /**< Mask for GPIO_MODEM_ANTTRIGROUTE            */
1614 #define _GPIO_MODEM_ANTTRIGROUTE_PORT_SHIFT           0                                            /**< Shift value for GPIO_PORT                   */
1615 #define _GPIO_MODEM_ANTTRIGROUTE_PORT_MASK            0x3UL                                        /**< Bit mask for GPIO_PORT                      */
1616 #define _GPIO_MODEM_ANTTRIGROUTE_PORT_DEFAULT         0x00000000UL                                 /**< Mode DEFAULT for GPIO_MODEM_ANTTRIGROUTE    */
1617 #define GPIO_MODEM_ANTTRIGROUTE_PORT_DEFAULT          (_GPIO_MODEM_ANTTRIGROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTTRIGROUTE*/
1618 #define _GPIO_MODEM_ANTTRIGROUTE_PIN_SHIFT            16                                           /**< Shift value for GPIO_PIN                    */
1619 #define _GPIO_MODEM_ANTTRIGROUTE_PIN_MASK             0xF0000UL                                    /**< Bit mask for GPIO_PIN                       */
1620 #define _GPIO_MODEM_ANTTRIGROUTE_PIN_DEFAULT          0x00000000UL                                 /**< Mode DEFAULT for GPIO_MODEM_ANTTRIGROUTE    */
1621 #define GPIO_MODEM_ANTTRIGROUTE_PIN_DEFAULT           (_GPIO_MODEM_ANTTRIGROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTTRIGROUTE*/
1622 
1623 /* Bit fields for GPIO_MODEM ANTTRIGSTOPROUTE */
1624 #define _GPIO_MODEM_ANTTRIGSTOPROUTE_RESETVALUE       0x00000000UL                                     /**< Default value for GPIO_MODEM_ANTTRIGSTOPROUTE*/
1625 #define _GPIO_MODEM_ANTTRIGSTOPROUTE_MASK             0x000F0003UL                                     /**< Mask for GPIO_MODEM_ANTTRIGSTOPROUTE        */
1626 #define _GPIO_MODEM_ANTTRIGSTOPROUTE_PORT_SHIFT       0                                                /**< Shift value for GPIO_PORT                   */
1627 #define _GPIO_MODEM_ANTTRIGSTOPROUTE_PORT_MASK        0x3UL                                            /**< Bit mask for GPIO_PORT                      */
1628 #define _GPIO_MODEM_ANTTRIGSTOPROUTE_PORT_DEFAULT     0x00000000UL                                     /**< Mode DEFAULT for GPIO_MODEM_ANTTRIGSTOPROUTE*/
1629 #define GPIO_MODEM_ANTTRIGSTOPROUTE_PORT_DEFAULT      (_GPIO_MODEM_ANTTRIGSTOPROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTTRIGSTOPROUTE*/
1630 #define _GPIO_MODEM_ANTTRIGSTOPROUTE_PIN_SHIFT        16                                               /**< Shift value for GPIO_PIN                    */
1631 #define _GPIO_MODEM_ANTTRIGSTOPROUTE_PIN_MASK         0xF0000UL                                        /**< Bit mask for GPIO_PIN                       */
1632 #define _GPIO_MODEM_ANTTRIGSTOPROUTE_PIN_DEFAULT      0x00000000UL                                     /**< Mode DEFAULT for GPIO_MODEM_ANTTRIGSTOPROUTE*/
1633 #define GPIO_MODEM_ANTTRIGSTOPROUTE_PIN_DEFAULT       (_GPIO_MODEM_ANTTRIGSTOPROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_ANTTRIGSTOPROUTE*/
1634 
1635 /* Bit fields for GPIO_MODEM DCLKROUTE */
1636 #define _GPIO_MODEM_DCLKROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_MODEM_DCLKROUTE      */
1637 #define _GPIO_MODEM_DCLKROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_MODEM_DCLKROUTE               */
1638 #define _GPIO_MODEM_DCLKROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1639 #define _GPIO_MODEM_DCLKROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1640 #define _GPIO_MODEM_DCLKROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_MODEM_DCLKROUTE       */
1641 #define GPIO_MODEM_DCLKROUTE_PORT_DEFAULT             (_GPIO_MODEM_DCLKROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_DCLKROUTE*/
1642 #define _GPIO_MODEM_DCLKROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1643 #define _GPIO_MODEM_DCLKROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1644 #define _GPIO_MODEM_DCLKROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_MODEM_DCLKROUTE       */
1645 #define GPIO_MODEM_DCLKROUTE_PIN_DEFAULT              (_GPIO_MODEM_DCLKROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_DCLKROUTE*/
1646 
1647 /* Bit fields for GPIO_MODEM DINROUTE */
1648 #define _GPIO_MODEM_DINROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_MODEM_DINROUTE       */
1649 #define _GPIO_MODEM_DINROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_MODEM_DINROUTE                */
1650 #define _GPIO_MODEM_DINROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
1651 #define _GPIO_MODEM_DINROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
1652 #define _GPIO_MODEM_DINROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_MODEM_DINROUTE        */
1653 #define GPIO_MODEM_DINROUTE_PORT_DEFAULT              (_GPIO_MODEM_DINROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_DINROUTE*/
1654 #define _GPIO_MODEM_DINROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
1655 #define _GPIO_MODEM_DINROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
1656 #define _GPIO_MODEM_DINROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_MODEM_DINROUTE        */
1657 #define GPIO_MODEM_DINROUTE_PIN_DEFAULT               (_GPIO_MODEM_DINROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_DINROUTE*/
1658 
1659 /* Bit fields for GPIO_MODEM DOUTROUTE */
1660 #define _GPIO_MODEM_DOUTROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_MODEM_DOUTROUTE      */
1661 #define _GPIO_MODEM_DOUTROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_MODEM_DOUTROUTE               */
1662 #define _GPIO_MODEM_DOUTROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1663 #define _GPIO_MODEM_DOUTROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1664 #define _GPIO_MODEM_DOUTROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_MODEM_DOUTROUTE       */
1665 #define GPIO_MODEM_DOUTROUTE_PORT_DEFAULT             (_GPIO_MODEM_DOUTROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_MODEM_DOUTROUTE*/
1666 #define _GPIO_MODEM_DOUTROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1667 #define _GPIO_MODEM_DOUTROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1668 #define _GPIO_MODEM_DOUTROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_MODEM_DOUTROUTE       */
1669 #define GPIO_MODEM_DOUTROUTE_PIN_DEFAULT              (_GPIO_MODEM_DOUTROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_MODEM_DOUTROUTE*/
1670 
1671 /* Bit fields for GPIO_PDM ROUTEEN */
1672 #define _GPIO_PDM_ROUTEEN_RESETVALUE                  0x00000000UL                            /**< Default value for GPIO_PDM_ROUTEEN          */
1673 #define _GPIO_PDM_ROUTEEN_MASK                        0x00000001UL                            /**< Mask for GPIO_PDM_ROUTEEN                   */
1674 #define GPIO_PDM_ROUTEEN_CLKPEN                       (0x1UL << 0)                            /**< CLK pin enable control bit                  */
1675 #define _GPIO_PDM_ROUTEEN_CLKPEN_SHIFT                0                                       /**< Shift value for GPIO_CLKPEN                 */
1676 #define _GPIO_PDM_ROUTEEN_CLKPEN_MASK                 0x1UL                                   /**< Bit mask for GPIO_CLKPEN                    */
1677 #define _GPIO_PDM_ROUTEEN_CLKPEN_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_PDM_ROUTEEN           */
1678 #define GPIO_PDM_ROUTEEN_CLKPEN_DEFAULT               (_GPIO_PDM_ROUTEEN_CLKPEN_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PDM_ROUTEEN   */
1679 
1680 /* Bit fields for GPIO_PDM CLKROUTE */
1681 #define _GPIO_PDM_CLKROUTE_RESETVALUE                 0x00000000UL                           /**< Default value for GPIO_PDM_CLKROUTE         */
1682 #define _GPIO_PDM_CLKROUTE_MASK                       0x000F0003UL                           /**< Mask for GPIO_PDM_CLKROUTE                  */
1683 #define _GPIO_PDM_CLKROUTE_PORT_SHIFT                 0                                      /**< Shift value for GPIO_PORT                   */
1684 #define _GPIO_PDM_CLKROUTE_PORT_MASK                  0x3UL                                  /**< Bit mask for GPIO_PORT                      */
1685 #define _GPIO_PDM_CLKROUTE_PORT_DEFAULT               0x00000000UL                           /**< Mode DEFAULT for GPIO_PDM_CLKROUTE          */
1686 #define GPIO_PDM_CLKROUTE_PORT_DEFAULT                (_GPIO_PDM_CLKROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PDM_CLKROUTE  */
1687 #define _GPIO_PDM_CLKROUTE_PIN_SHIFT                  16                                     /**< Shift value for GPIO_PIN                    */
1688 #define _GPIO_PDM_CLKROUTE_PIN_MASK                   0xF0000UL                              /**< Bit mask for GPIO_PIN                       */
1689 #define _GPIO_PDM_CLKROUTE_PIN_DEFAULT                0x00000000UL                           /**< Mode DEFAULT for GPIO_PDM_CLKROUTE          */
1690 #define GPIO_PDM_CLKROUTE_PIN_DEFAULT                 (_GPIO_PDM_CLKROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PDM_CLKROUTE  */
1691 
1692 /* Bit fields for GPIO_PDM DAT0ROUTE */
1693 #define _GPIO_PDM_DAT0ROUTE_RESETVALUE                0x00000000UL                            /**< Default value for GPIO_PDM_DAT0ROUTE        */
1694 #define _GPIO_PDM_DAT0ROUTE_MASK                      0x000F0003UL                            /**< Mask for GPIO_PDM_DAT0ROUTE                 */
1695 #define _GPIO_PDM_DAT0ROUTE_PORT_SHIFT                0                                       /**< Shift value for GPIO_PORT                   */
1696 #define _GPIO_PDM_DAT0ROUTE_PORT_MASK                 0x3UL                                   /**< Bit mask for GPIO_PORT                      */
1697 #define _GPIO_PDM_DAT0ROUTE_PORT_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_PDM_DAT0ROUTE         */
1698 #define GPIO_PDM_DAT0ROUTE_PORT_DEFAULT               (_GPIO_PDM_DAT0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PDM_DAT0ROUTE */
1699 #define _GPIO_PDM_DAT0ROUTE_PIN_SHIFT                 16                                      /**< Shift value for GPIO_PIN                    */
1700 #define _GPIO_PDM_DAT0ROUTE_PIN_MASK                  0xF0000UL                               /**< Bit mask for GPIO_PIN                       */
1701 #define _GPIO_PDM_DAT0ROUTE_PIN_DEFAULT               0x00000000UL                            /**< Mode DEFAULT for GPIO_PDM_DAT0ROUTE         */
1702 #define GPIO_PDM_DAT0ROUTE_PIN_DEFAULT                (_GPIO_PDM_DAT0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PDM_DAT0ROUTE */
1703 
1704 /* Bit fields for GPIO_PDM DAT1ROUTE */
1705 #define _GPIO_PDM_DAT1ROUTE_RESETVALUE                0x00000000UL                            /**< Default value for GPIO_PDM_DAT1ROUTE        */
1706 #define _GPIO_PDM_DAT1ROUTE_MASK                      0x000F0003UL                            /**< Mask for GPIO_PDM_DAT1ROUTE                 */
1707 #define _GPIO_PDM_DAT1ROUTE_PORT_SHIFT                0                                       /**< Shift value for GPIO_PORT                   */
1708 #define _GPIO_PDM_DAT1ROUTE_PORT_MASK                 0x3UL                                   /**< Bit mask for GPIO_PORT                      */
1709 #define _GPIO_PDM_DAT1ROUTE_PORT_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_PDM_DAT1ROUTE         */
1710 #define GPIO_PDM_DAT1ROUTE_PORT_DEFAULT               (_GPIO_PDM_DAT1ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PDM_DAT1ROUTE */
1711 #define _GPIO_PDM_DAT1ROUTE_PIN_SHIFT                 16                                      /**< Shift value for GPIO_PIN                    */
1712 #define _GPIO_PDM_DAT1ROUTE_PIN_MASK                  0xF0000UL                               /**< Bit mask for GPIO_PIN                       */
1713 #define _GPIO_PDM_DAT1ROUTE_PIN_DEFAULT               0x00000000UL                            /**< Mode DEFAULT for GPIO_PDM_DAT1ROUTE         */
1714 #define GPIO_PDM_DAT1ROUTE_PIN_DEFAULT                (_GPIO_PDM_DAT1ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PDM_DAT1ROUTE */
1715 
1716 /* Bit fields for GPIO_PRS ROUTEEN */
1717 #define _GPIO_PRS_ROUTEEN_RESETVALUE                  0x00000000UL                                  /**< Default value for GPIO_PRS_ROUTEEN          */
1718 #define _GPIO_PRS_ROUTEEN_MASK                        0x0000FFFFUL                                  /**< Mask for GPIO_PRS_ROUTEEN                   */
1719 #define GPIO_PRS_ROUTEEN_ASYNCH0PEN                   (0x1UL << 0)                                  /**< ASYNCH0 pin enable control bit              */
1720 #define _GPIO_PRS_ROUTEEN_ASYNCH0PEN_SHIFT            0                                             /**< Shift value for GPIO_ASYNCH0PEN             */
1721 #define _GPIO_PRS_ROUTEEN_ASYNCH0PEN_MASK             0x1UL                                         /**< Bit mask for GPIO_ASYNCH0PEN                */
1722 #define _GPIO_PRS_ROUTEEN_ASYNCH0PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1723 #define GPIO_PRS_ROUTEEN_ASYNCH0PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH0PEN_DEFAULT << 0)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1724 #define GPIO_PRS_ROUTEEN_ASYNCH1PEN                   (0x1UL << 1)                                  /**< ASYNCH1 pin enable control bit              */
1725 #define _GPIO_PRS_ROUTEEN_ASYNCH1PEN_SHIFT            1                                             /**< Shift value for GPIO_ASYNCH1PEN             */
1726 #define _GPIO_PRS_ROUTEEN_ASYNCH1PEN_MASK             0x2UL                                         /**< Bit mask for GPIO_ASYNCH1PEN                */
1727 #define _GPIO_PRS_ROUTEEN_ASYNCH1PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1728 #define GPIO_PRS_ROUTEEN_ASYNCH1PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH1PEN_DEFAULT << 1)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1729 #define GPIO_PRS_ROUTEEN_ASYNCH2PEN                   (0x1UL << 2)                                  /**< ASYNCH2 pin enable control bit              */
1730 #define _GPIO_PRS_ROUTEEN_ASYNCH2PEN_SHIFT            2                                             /**< Shift value for GPIO_ASYNCH2PEN             */
1731 #define _GPIO_PRS_ROUTEEN_ASYNCH2PEN_MASK             0x4UL                                         /**< Bit mask for GPIO_ASYNCH2PEN                */
1732 #define _GPIO_PRS_ROUTEEN_ASYNCH2PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1733 #define GPIO_PRS_ROUTEEN_ASYNCH2PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH2PEN_DEFAULT << 2)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1734 #define GPIO_PRS_ROUTEEN_ASYNCH3PEN                   (0x1UL << 3)                                  /**< ASYNCH3 pin enable control bit              */
1735 #define _GPIO_PRS_ROUTEEN_ASYNCH3PEN_SHIFT            3                                             /**< Shift value for GPIO_ASYNCH3PEN             */
1736 #define _GPIO_PRS_ROUTEEN_ASYNCH3PEN_MASK             0x8UL                                         /**< Bit mask for GPIO_ASYNCH3PEN                */
1737 #define _GPIO_PRS_ROUTEEN_ASYNCH3PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1738 #define GPIO_PRS_ROUTEEN_ASYNCH3PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH3PEN_DEFAULT << 3)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1739 #define GPIO_PRS_ROUTEEN_ASYNCH4PEN                   (0x1UL << 4)                                  /**< ASYNCH4 pin enable control bit              */
1740 #define _GPIO_PRS_ROUTEEN_ASYNCH4PEN_SHIFT            4                                             /**< Shift value for GPIO_ASYNCH4PEN             */
1741 #define _GPIO_PRS_ROUTEEN_ASYNCH4PEN_MASK             0x10UL                                        /**< Bit mask for GPIO_ASYNCH4PEN                */
1742 #define _GPIO_PRS_ROUTEEN_ASYNCH4PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1743 #define GPIO_PRS_ROUTEEN_ASYNCH4PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH4PEN_DEFAULT << 4)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1744 #define GPIO_PRS_ROUTEEN_ASYNCH5PEN                   (0x1UL << 5)                                  /**< ASYNCH5 pin enable control bit              */
1745 #define _GPIO_PRS_ROUTEEN_ASYNCH5PEN_SHIFT            5                                             /**< Shift value for GPIO_ASYNCH5PEN             */
1746 #define _GPIO_PRS_ROUTEEN_ASYNCH5PEN_MASK             0x20UL                                        /**< Bit mask for GPIO_ASYNCH5PEN                */
1747 #define _GPIO_PRS_ROUTEEN_ASYNCH5PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1748 #define GPIO_PRS_ROUTEEN_ASYNCH5PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH5PEN_DEFAULT << 5)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1749 #define GPIO_PRS_ROUTEEN_ASYNCH6PEN                   (0x1UL << 6)                                  /**< ASYNCH6 pin enable control bit              */
1750 #define _GPIO_PRS_ROUTEEN_ASYNCH6PEN_SHIFT            6                                             /**< Shift value for GPIO_ASYNCH6PEN             */
1751 #define _GPIO_PRS_ROUTEEN_ASYNCH6PEN_MASK             0x40UL                                        /**< Bit mask for GPIO_ASYNCH6PEN                */
1752 #define _GPIO_PRS_ROUTEEN_ASYNCH6PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1753 #define GPIO_PRS_ROUTEEN_ASYNCH6PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH6PEN_DEFAULT << 6)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1754 #define GPIO_PRS_ROUTEEN_ASYNCH7PEN                   (0x1UL << 7)                                  /**< ASYNCH7 pin enable control bit              */
1755 #define _GPIO_PRS_ROUTEEN_ASYNCH7PEN_SHIFT            7                                             /**< Shift value for GPIO_ASYNCH7PEN             */
1756 #define _GPIO_PRS_ROUTEEN_ASYNCH7PEN_MASK             0x80UL                                        /**< Bit mask for GPIO_ASYNCH7PEN                */
1757 #define _GPIO_PRS_ROUTEEN_ASYNCH7PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1758 #define GPIO_PRS_ROUTEEN_ASYNCH7PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH7PEN_DEFAULT << 7)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1759 #define GPIO_PRS_ROUTEEN_ASYNCH8PEN                   (0x1UL << 8)                                  /**< ASYNCH8 pin enable control bit              */
1760 #define _GPIO_PRS_ROUTEEN_ASYNCH8PEN_SHIFT            8                                             /**< Shift value for GPIO_ASYNCH8PEN             */
1761 #define _GPIO_PRS_ROUTEEN_ASYNCH8PEN_MASK             0x100UL                                       /**< Bit mask for GPIO_ASYNCH8PEN                */
1762 #define _GPIO_PRS_ROUTEEN_ASYNCH8PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1763 #define GPIO_PRS_ROUTEEN_ASYNCH8PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH8PEN_DEFAULT << 8)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1764 #define GPIO_PRS_ROUTEEN_ASYNCH9PEN                   (0x1UL << 9)                                  /**< ASYNCH9 pin enable control bit              */
1765 #define _GPIO_PRS_ROUTEEN_ASYNCH9PEN_SHIFT            9                                             /**< Shift value for GPIO_ASYNCH9PEN             */
1766 #define _GPIO_PRS_ROUTEEN_ASYNCH9PEN_MASK             0x200UL                                       /**< Bit mask for GPIO_ASYNCH9PEN                */
1767 #define _GPIO_PRS_ROUTEEN_ASYNCH9PEN_DEFAULT          0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1768 #define GPIO_PRS_ROUTEEN_ASYNCH9PEN_DEFAULT           (_GPIO_PRS_ROUTEEN_ASYNCH9PEN_DEFAULT << 9)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1769 #define GPIO_PRS_ROUTEEN_ASYNCH10PEN                  (0x1UL << 10)                                 /**< ASYNCH10 pin enable control bit             */
1770 #define _GPIO_PRS_ROUTEEN_ASYNCH10PEN_SHIFT           10                                            /**< Shift value for GPIO_ASYNCH10PEN            */
1771 #define _GPIO_PRS_ROUTEEN_ASYNCH10PEN_MASK            0x400UL                                       /**< Bit mask for GPIO_ASYNCH10PEN               */
1772 #define _GPIO_PRS_ROUTEEN_ASYNCH10PEN_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1773 #define GPIO_PRS_ROUTEEN_ASYNCH10PEN_DEFAULT          (_GPIO_PRS_ROUTEEN_ASYNCH10PEN_DEFAULT << 10) /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1774 #define GPIO_PRS_ROUTEEN_ASYNCH11PEN                  (0x1UL << 11)                                 /**< ASYNCH11 pin enable control bit             */
1775 #define _GPIO_PRS_ROUTEEN_ASYNCH11PEN_SHIFT           11                                            /**< Shift value for GPIO_ASYNCH11PEN            */
1776 #define _GPIO_PRS_ROUTEEN_ASYNCH11PEN_MASK            0x800UL                                       /**< Bit mask for GPIO_ASYNCH11PEN               */
1777 #define _GPIO_PRS_ROUTEEN_ASYNCH11PEN_DEFAULT         0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1778 #define GPIO_PRS_ROUTEEN_ASYNCH11PEN_DEFAULT          (_GPIO_PRS_ROUTEEN_ASYNCH11PEN_DEFAULT << 11) /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1779 #define GPIO_PRS_ROUTEEN_SYNCH0PEN                    (0x1UL << 12)                                 /**< SYNCH0 pin enable control bit               */
1780 #define _GPIO_PRS_ROUTEEN_SYNCH0PEN_SHIFT             12                                            /**< Shift value for GPIO_SYNCH0PEN              */
1781 #define _GPIO_PRS_ROUTEEN_SYNCH0PEN_MASK              0x1000UL                                      /**< Bit mask for GPIO_SYNCH0PEN                 */
1782 #define _GPIO_PRS_ROUTEEN_SYNCH0PEN_DEFAULT           0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1783 #define GPIO_PRS_ROUTEEN_SYNCH0PEN_DEFAULT            (_GPIO_PRS_ROUTEEN_SYNCH0PEN_DEFAULT << 12)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1784 #define GPIO_PRS_ROUTEEN_SYNCH1PEN                    (0x1UL << 13)                                 /**< SYNCH1 pin enable control bit               */
1785 #define _GPIO_PRS_ROUTEEN_SYNCH1PEN_SHIFT             13                                            /**< Shift value for GPIO_SYNCH1PEN              */
1786 #define _GPIO_PRS_ROUTEEN_SYNCH1PEN_MASK              0x2000UL                                      /**< Bit mask for GPIO_SYNCH1PEN                 */
1787 #define _GPIO_PRS_ROUTEEN_SYNCH1PEN_DEFAULT           0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1788 #define GPIO_PRS_ROUTEEN_SYNCH1PEN_DEFAULT            (_GPIO_PRS_ROUTEEN_SYNCH1PEN_DEFAULT << 13)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1789 #define GPIO_PRS_ROUTEEN_SYNCH2PEN                    (0x1UL << 14)                                 /**< SYNCH2 pin enable control bit               */
1790 #define _GPIO_PRS_ROUTEEN_SYNCH2PEN_SHIFT             14                                            /**< Shift value for GPIO_SYNCH2PEN              */
1791 #define _GPIO_PRS_ROUTEEN_SYNCH2PEN_MASK              0x4000UL                                      /**< Bit mask for GPIO_SYNCH2PEN                 */
1792 #define _GPIO_PRS_ROUTEEN_SYNCH2PEN_DEFAULT           0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1793 #define GPIO_PRS_ROUTEEN_SYNCH2PEN_DEFAULT            (_GPIO_PRS_ROUTEEN_SYNCH2PEN_DEFAULT << 14)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1794 #define GPIO_PRS_ROUTEEN_SYNCH3PEN                    (0x1UL << 15)                                 /**< SYNCH3 pin enable control bit               */
1795 #define _GPIO_PRS_ROUTEEN_SYNCH3PEN_SHIFT             15                                            /**< Shift value for GPIO_SYNCH3PEN              */
1796 #define _GPIO_PRS_ROUTEEN_SYNCH3PEN_MASK              0x8000UL                                      /**< Bit mask for GPIO_SYNCH3PEN                 */
1797 #define _GPIO_PRS_ROUTEEN_SYNCH3PEN_DEFAULT           0x00000000UL                                  /**< Mode DEFAULT for GPIO_PRS_ROUTEEN           */
1798 #define GPIO_PRS_ROUTEEN_SYNCH3PEN_DEFAULT            (_GPIO_PRS_ROUTEEN_SYNCH3PEN_DEFAULT << 15)   /**< Shifted mode DEFAULT for GPIO_PRS_ROUTEEN   */
1799 
1800 /* Bit fields for GPIO_PRS ASYNCH0ROUTE */
1801 #define _GPIO_PRS_ASYNCH0ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH0ROUTE     */
1802 #define _GPIO_PRS_ASYNCH0ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH0ROUTE              */
1803 #define _GPIO_PRS_ASYNCH0ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1804 #define _GPIO_PRS_ASYNCH0ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1805 #define _GPIO_PRS_ASYNCH0ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH0ROUTE      */
1806 #define GPIO_PRS_ASYNCH0ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH0ROUTE*/
1807 #define _GPIO_PRS_ASYNCH0ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1808 #define _GPIO_PRS_ASYNCH0ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1809 #define _GPIO_PRS_ASYNCH0ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH0ROUTE      */
1810 #define GPIO_PRS_ASYNCH0ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH0ROUTE*/
1811 
1812 /* Bit fields for GPIO_PRS ASYNCH1ROUTE */
1813 #define _GPIO_PRS_ASYNCH1ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH1ROUTE     */
1814 #define _GPIO_PRS_ASYNCH1ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH1ROUTE              */
1815 #define _GPIO_PRS_ASYNCH1ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1816 #define _GPIO_PRS_ASYNCH1ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1817 #define _GPIO_PRS_ASYNCH1ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH1ROUTE      */
1818 #define GPIO_PRS_ASYNCH1ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH1ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH1ROUTE*/
1819 #define _GPIO_PRS_ASYNCH1ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1820 #define _GPIO_PRS_ASYNCH1ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1821 #define _GPIO_PRS_ASYNCH1ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH1ROUTE      */
1822 #define GPIO_PRS_ASYNCH1ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH1ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH1ROUTE*/
1823 
1824 /* Bit fields for GPIO_PRS ASYNCH2ROUTE */
1825 #define _GPIO_PRS_ASYNCH2ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH2ROUTE     */
1826 #define _GPIO_PRS_ASYNCH2ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH2ROUTE              */
1827 #define _GPIO_PRS_ASYNCH2ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1828 #define _GPIO_PRS_ASYNCH2ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1829 #define _GPIO_PRS_ASYNCH2ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH2ROUTE      */
1830 #define GPIO_PRS_ASYNCH2ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH2ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH2ROUTE*/
1831 #define _GPIO_PRS_ASYNCH2ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1832 #define _GPIO_PRS_ASYNCH2ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1833 #define _GPIO_PRS_ASYNCH2ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH2ROUTE      */
1834 #define GPIO_PRS_ASYNCH2ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH2ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH2ROUTE*/
1835 
1836 /* Bit fields for GPIO_PRS ASYNCH3ROUTE */
1837 #define _GPIO_PRS_ASYNCH3ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH3ROUTE     */
1838 #define _GPIO_PRS_ASYNCH3ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH3ROUTE              */
1839 #define _GPIO_PRS_ASYNCH3ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1840 #define _GPIO_PRS_ASYNCH3ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1841 #define _GPIO_PRS_ASYNCH3ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH3ROUTE      */
1842 #define GPIO_PRS_ASYNCH3ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH3ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH3ROUTE*/
1843 #define _GPIO_PRS_ASYNCH3ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1844 #define _GPIO_PRS_ASYNCH3ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1845 #define _GPIO_PRS_ASYNCH3ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH3ROUTE      */
1846 #define GPIO_PRS_ASYNCH3ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH3ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH3ROUTE*/
1847 
1848 /* Bit fields for GPIO_PRS ASYNCH4ROUTE */
1849 #define _GPIO_PRS_ASYNCH4ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH4ROUTE     */
1850 #define _GPIO_PRS_ASYNCH4ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH4ROUTE              */
1851 #define _GPIO_PRS_ASYNCH4ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1852 #define _GPIO_PRS_ASYNCH4ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1853 #define _GPIO_PRS_ASYNCH4ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH4ROUTE      */
1854 #define GPIO_PRS_ASYNCH4ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH4ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH4ROUTE*/
1855 #define _GPIO_PRS_ASYNCH4ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1856 #define _GPIO_PRS_ASYNCH4ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1857 #define _GPIO_PRS_ASYNCH4ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH4ROUTE      */
1858 #define GPIO_PRS_ASYNCH4ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH4ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH4ROUTE*/
1859 
1860 /* Bit fields for GPIO_PRS ASYNCH5ROUTE */
1861 #define _GPIO_PRS_ASYNCH5ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH5ROUTE     */
1862 #define _GPIO_PRS_ASYNCH5ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH5ROUTE              */
1863 #define _GPIO_PRS_ASYNCH5ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1864 #define _GPIO_PRS_ASYNCH5ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1865 #define _GPIO_PRS_ASYNCH5ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH5ROUTE      */
1866 #define GPIO_PRS_ASYNCH5ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH5ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH5ROUTE*/
1867 #define _GPIO_PRS_ASYNCH5ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1868 #define _GPIO_PRS_ASYNCH5ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1869 #define _GPIO_PRS_ASYNCH5ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH5ROUTE      */
1870 #define GPIO_PRS_ASYNCH5ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH5ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH5ROUTE*/
1871 
1872 /* Bit fields for GPIO_PRS ASYNCH6ROUTE */
1873 #define _GPIO_PRS_ASYNCH6ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH6ROUTE     */
1874 #define _GPIO_PRS_ASYNCH6ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH6ROUTE              */
1875 #define _GPIO_PRS_ASYNCH6ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1876 #define _GPIO_PRS_ASYNCH6ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1877 #define _GPIO_PRS_ASYNCH6ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH6ROUTE      */
1878 #define GPIO_PRS_ASYNCH6ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH6ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH6ROUTE*/
1879 #define _GPIO_PRS_ASYNCH6ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1880 #define _GPIO_PRS_ASYNCH6ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1881 #define _GPIO_PRS_ASYNCH6ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH6ROUTE      */
1882 #define GPIO_PRS_ASYNCH6ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH6ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH6ROUTE*/
1883 
1884 /* Bit fields for GPIO_PRS ASYNCH7ROUTE */
1885 #define _GPIO_PRS_ASYNCH7ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH7ROUTE     */
1886 #define _GPIO_PRS_ASYNCH7ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH7ROUTE              */
1887 #define _GPIO_PRS_ASYNCH7ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1888 #define _GPIO_PRS_ASYNCH7ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1889 #define _GPIO_PRS_ASYNCH7ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH7ROUTE      */
1890 #define GPIO_PRS_ASYNCH7ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH7ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH7ROUTE*/
1891 #define _GPIO_PRS_ASYNCH7ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1892 #define _GPIO_PRS_ASYNCH7ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1893 #define _GPIO_PRS_ASYNCH7ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH7ROUTE      */
1894 #define GPIO_PRS_ASYNCH7ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH7ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH7ROUTE*/
1895 
1896 /* Bit fields for GPIO_PRS ASYNCH8ROUTE */
1897 #define _GPIO_PRS_ASYNCH8ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH8ROUTE     */
1898 #define _GPIO_PRS_ASYNCH8ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH8ROUTE              */
1899 #define _GPIO_PRS_ASYNCH8ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1900 #define _GPIO_PRS_ASYNCH8ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1901 #define _GPIO_PRS_ASYNCH8ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH8ROUTE      */
1902 #define GPIO_PRS_ASYNCH8ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH8ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH8ROUTE*/
1903 #define _GPIO_PRS_ASYNCH8ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1904 #define _GPIO_PRS_ASYNCH8ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1905 #define _GPIO_PRS_ASYNCH8ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH8ROUTE      */
1906 #define GPIO_PRS_ASYNCH8ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH8ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH8ROUTE*/
1907 
1908 /* Bit fields for GPIO_PRS ASYNCH9ROUTE */
1909 #define _GPIO_PRS_ASYNCH9ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_PRS_ASYNCH9ROUTE     */
1910 #define _GPIO_PRS_ASYNCH9ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_PRS_ASYNCH9ROUTE              */
1911 #define _GPIO_PRS_ASYNCH9ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
1912 #define _GPIO_PRS_ASYNCH9ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
1913 #define _GPIO_PRS_ASYNCH9ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH9ROUTE      */
1914 #define GPIO_PRS_ASYNCH9ROUTE_PORT_DEFAULT            (_GPIO_PRS_ASYNCH9ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH9ROUTE*/
1915 #define _GPIO_PRS_ASYNCH9ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
1916 #define _GPIO_PRS_ASYNCH9ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
1917 #define _GPIO_PRS_ASYNCH9ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_PRS_ASYNCH9ROUTE      */
1918 #define GPIO_PRS_ASYNCH9ROUTE_PIN_DEFAULT             (_GPIO_PRS_ASYNCH9ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH9ROUTE*/
1919 
1920 /* Bit fields for GPIO_PRS ASYNCH10ROUTE */
1921 #define _GPIO_PRS_ASYNCH10ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_PRS_ASYNCH10ROUTE    */
1922 #define _GPIO_PRS_ASYNCH10ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_PRS_ASYNCH10ROUTE             */
1923 #define _GPIO_PRS_ASYNCH10ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1924 #define _GPIO_PRS_ASYNCH10ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1925 #define _GPIO_PRS_ASYNCH10ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_PRS_ASYNCH10ROUTE     */
1926 #define GPIO_PRS_ASYNCH10ROUTE_PORT_DEFAULT           (_GPIO_PRS_ASYNCH10ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH10ROUTE*/
1927 #define _GPIO_PRS_ASYNCH10ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1928 #define _GPIO_PRS_ASYNCH10ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1929 #define _GPIO_PRS_ASYNCH10ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_PRS_ASYNCH10ROUTE     */
1930 #define GPIO_PRS_ASYNCH10ROUTE_PIN_DEFAULT            (_GPIO_PRS_ASYNCH10ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH10ROUTE*/
1931 
1932 /* Bit fields for GPIO_PRS ASYNCH11ROUTE */
1933 #define _GPIO_PRS_ASYNCH11ROUTE_RESETVALUE            0x00000000UL                                /**< Default value for GPIO_PRS_ASYNCH11ROUTE    */
1934 #define _GPIO_PRS_ASYNCH11ROUTE_MASK                  0x000F0003UL                                /**< Mask for GPIO_PRS_ASYNCH11ROUTE             */
1935 #define _GPIO_PRS_ASYNCH11ROUTE_PORT_SHIFT            0                                           /**< Shift value for GPIO_PORT                   */
1936 #define _GPIO_PRS_ASYNCH11ROUTE_PORT_MASK             0x3UL                                       /**< Bit mask for GPIO_PORT                      */
1937 #define _GPIO_PRS_ASYNCH11ROUTE_PORT_DEFAULT          0x00000000UL                                /**< Mode DEFAULT for GPIO_PRS_ASYNCH11ROUTE     */
1938 #define GPIO_PRS_ASYNCH11ROUTE_PORT_DEFAULT           (_GPIO_PRS_ASYNCH11ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH11ROUTE*/
1939 #define _GPIO_PRS_ASYNCH11ROUTE_PIN_SHIFT             16                                          /**< Shift value for GPIO_PIN                    */
1940 #define _GPIO_PRS_ASYNCH11ROUTE_PIN_MASK              0xF0000UL                                   /**< Bit mask for GPIO_PIN                       */
1941 #define _GPIO_PRS_ASYNCH11ROUTE_PIN_DEFAULT           0x00000000UL                                /**< Mode DEFAULT for GPIO_PRS_ASYNCH11ROUTE     */
1942 #define GPIO_PRS_ASYNCH11ROUTE_PIN_DEFAULT            (_GPIO_PRS_ASYNCH11ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_ASYNCH11ROUTE*/
1943 
1944 /* Bit fields for GPIO_PRS SYNCH0ROUTE */
1945 #define _GPIO_PRS_SYNCH0ROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_PRS_SYNCH0ROUTE      */
1946 #define _GPIO_PRS_SYNCH0ROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_PRS_SYNCH0ROUTE               */
1947 #define _GPIO_PRS_SYNCH0ROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1948 #define _GPIO_PRS_SYNCH0ROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1949 #define _GPIO_PRS_SYNCH0ROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_PRS_SYNCH0ROUTE       */
1950 #define GPIO_PRS_SYNCH0ROUTE_PORT_DEFAULT             (_GPIO_PRS_SYNCH0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_SYNCH0ROUTE*/
1951 #define _GPIO_PRS_SYNCH0ROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1952 #define _GPIO_PRS_SYNCH0ROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1953 #define _GPIO_PRS_SYNCH0ROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_PRS_SYNCH0ROUTE       */
1954 #define GPIO_PRS_SYNCH0ROUTE_PIN_DEFAULT              (_GPIO_PRS_SYNCH0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_SYNCH0ROUTE*/
1955 
1956 /* Bit fields for GPIO_PRS SYNCH1ROUTE */
1957 #define _GPIO_PRS_SYNCH1ROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_PRS_SYNCH1ROUTE      */
1958 #define _GPIO_PRS_SYNCH1ROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_PRS_SYNCH1ROUTE               */
1959 #define _GPIO_PRS_SYNCH1ROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1960 #define _GPIO_PRS_SYNCH1ROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1961 #define _GPIO_PRS_SYNCH1ROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_PRS_SYNCH1ROUTE       */
1962 #define GPIO_PRS_SYNCH1ROUTE_PORT_DEFAULT             (_GPIO_PRS_SYNCH1ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_SYNCH1ROUTE*/
1963 #define _GPIO_PRS_SYNCH1ROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1964 #define _GPIO_PRS_SYNCH1ROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1965 #define _GPIO_PRS_SYNCH1ROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_PRS_SYNCH1ROUTE       */
1966 #define GPIO_PRS_SYNCH1ROUTE_PIN_DEFAULT              (_GPIO_PRS_SYNCH1ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_SYNCH1ROUTE*/
1967 
1968 /* Bit fields for GPIO_PRS SYNCH2ROUTE */
1969 #define _GPIO_PRS_SYNCH2ROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_PRS_SYNCH2ROUTE      */
1970 #define _GPIO_PRS_SYNCH2ROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_PRS_SYNCH2ROUTE               */
1971 #define _GPIO_PRS_SYNCH2ROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1972 #define _GPIO_PRS_SYNCH2ROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1973 #define _GPIO_PRS_SYNCH2ROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_PRS_SYNCH2ROUTE       */
1974 #define GPIO_PRS_SYNCH2ROUTE_PORT_DEFAULT             (_GPIO_PRS_SYNCH2ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_SYNCH2ROUTE*/
1975 #define _GPIO_PRS_SYNCH2ROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1976 #define _GPIO_PRS_SYNCH2ROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1977 #define _GPIO_PRS_SYNCH2ROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_PRS_SYNCH2ROUTE       */
1978 #define GPIO_PRS_SYNCH2ROUTE_PIN_DEFAULT              (_GPIO_PRS_SYNCH2ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_SYNCH2ROUTE*/
1979 
1980 /* Bit fields for GPIO_PRS SYNCH3ROUTE */
1981 #define _GPIO_PRS_SYNCH3ROUTE_RESETVALUE              0x00000000UL                              /**< Default value for GPIO_PRS_SYNCH3ROUTE      */
1982 #define _GPIO_PRS_SYNCH3ROUTE_MASK                    0x000F0003UL                              /**< Mask for GPIO_PRS_SYNCH3ROUTE               */
1983 #define _GPIO_PRS_SYNCH3ROUTE_PORT_SHIFT              0                                         /**< Shift value for GPIO_PORT                   */
1984 #define _GPIO_PRS_SYNCH3ROUTE_PORT_MASK               0x3UL                                     /**< Bit mask for GPIO_PORT                      */
1985 #define _GPIO_PRS_SYNCH3ROUTE_PORT_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_PRS_SYNCH3ROUTE       */
1986 #define GPIO_PRS_SYNCH3ROUTE_PORT_DEFAULT             (_GPIO_PRS_SYNCH3ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_PRS_SYNCH3ROUTE*/
1987 #define _GPIO_PRS_SYNCH3ROUTE_PIN_SHIFT               16                                        /**< Shift value for GPIO_PIN                    */
1988 #define _GPIO_PRS_SYNCH3ROUTE_PIN_MASK                0xF0000UL                                 /**< Bit mask for GPIO_PIN                       */
1989 #define _GPIO_PRS_SYNCH3ROUTE_PIN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_PRS_SYNCH3ROUTE       */
1990 #define GPIO_PRS_SYNCH3ROUTE_PIN_DEFAULT              (_GPIO_PRS_SYNCH3ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_PRS_SYNCH3ROUTE*/
1991 
1992 /* Bit fields for GPIO_TIMER ROUTEEN */
1993 #define _GPIO_TIMER_ROUTEEN_RESETVALUE                0x00000000UL                               /**< Default value for GPIO_TIMER_ROUTEEN        */
1994 #define _GPIO_TIMER_ROUTEEN_MASK                      0x0000003FUL                               /**< Mask for GPIO_TIMER_ROUTEEN                 */
1995 #define GPIO_TIMER_ROUTEEN_CC0PEN                     (0x1UL << 0)                               /**< CC0 pin enable control bit                  */
1996 #define _GPIO_TIMER_ROUTEEN_CC0PEN_SHIFT              0                                          /**< Shift value for GPIO_CC0PEN                 */
1997 #define _GPIO_TIMER_ROUTEEN_CC0PEN_MASK               0x1UL                                      /**< Bit mask for GPIO_CC0PEN                    */
1998 #define _GPIO_TIMER_ROUTEEN_CC0PEN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_ROUTEEN         */
1999 #define GPIO_TIMER_ROUTEEN_CC0PEN_DEFAULT             (_GPIO_TIMER_ROUTEEN_CC0PEN_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_TIMER_ROUTEEN */
2000 #define GPIO_TIMER_ROUTEEN_CC1PEN                     (0x1UL << 1)                               /**< CC1 pin enable control bit                  */
2001 #define _GPIO_TIMER_ROUTEEN_CC1PEN_SHIFT              1                                          /**< Shift value for GPIO_CC1PEN                 */
2002 #define _GPIO_TIMER_ROUTEEN_CC1PEN_MASK               0x2UL                                      /**< Bit mask for GPIO_CC1PEN                    */
2003 #define _GPIO_TIMER_ROUTEEN_CC1PEN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_ROUTEEN         */
2004 #define GPIO_TIMER_ROUTEEN_CC1PEN_DEFAULT             (_GPIO_TIMER_ROUTEEN_CC1PEN_DEFAULT << 1)  /**< Shifted mode DEFAULT for GPIO_TIMER_ROUTEEN */
2005 #define GPIO_TIMER_ROUTEEN_CC2PEN                     (0x1UL << 2)                               /**< CC2 pin enable control bit                  */
2006 #define _GPIO_TIMER_ROUTEEN_CC2PEN_SHIFT              2                                          /**< Shift value for GPIO_CC2PEN                 */
2007 #define _GPIO_TIMER_ROUTEEN_CC2PEN_MASK               0x4UL                                      /**< Bit mask for GPIO_CC2PEN                    */
2008 #define _GPIO_TIMER_ROUTEEN_CC2PEN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_ROUTEEN         */
2009 #define GPIO_TIMER_ROUTEEN_CC2PEN_DEFAULT             (_GPIO_TIMER_ROUTEEN_CC2PEN_DEFAULT << 2)  /**< Shifted mode DEFAULT for GPIO_TIMER_ROUTEEN */
2010 #define GPIO_TIMER_ROUTEEN_CCC0PEN                    (0x1UL << 3)                               /**< CDTI0 pin enable control bit                */
2011 #define _GPIO_TIMER_ROUTEEN_CCC0PEN_SHIFT             3                                          /**< Shift value for GPIO_CCC0PEN                */
2012 #define _GPIO_TIMER_ROUTEEN_CCC0PEN_MASK              0x8UL                                      /**< Bit mask for GPIO_CCC0PEN                   */
2013 #define _GPIO_TIMER_ROUTEEN_CCC0PEN_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_ROUTEEN         */
2014 #define GPIO_TIMER_ROUTEEN_CCC0PEN_DEFAULT            (_GPIO_TIMER_ROUTEEN_CCC0PEN_DEFAULT << 3) /**< Shifted mode DEFAULT for GPIO_TIMER_ROUTEEN */
2015 #define GPIO_TIMER_ROUTEEN_CCC1PEN                    (0x1UL << 4)                               /**< CDTI1 pin enable control bit                */
2016 #define _GPIO_TIMER_ROUTEEN_CCC1PEN_SHIFT             4                                          /**< Shift value for GPIO_CCC1PEN                */
2017 #define _GPIO_TIMER_ROUTEEN_CCC1PEN_MASK              0x10UL                                     /**< Bit mask for GPIO_CCC1PEN                   */
2018 #define _GPIO_TIMER_ROUTEEN_CCC1PEN_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_ROUTEEN         */
2019 #define GPIO_TIMER_ROUTEEN_CCC1PEN_DEFAULT            (_GPIO_TIMER_ROUTEEN_CCC1PEN_DEFAULT << 4) /**< Shifted mode DEFAULT for GPIO_TIMER_ROUTEEN */
2020 #define GPIO_TIMER_ROUTEEN_CCC2PEN                    (0x1UL << 5)                               /**< CDTI2 pin enable control bit                */
2021 #define _GPIO_TIMER_ROUTEEN_CCC2PEN_SHIFT             5                                          /**< Shift value for GPIO_CCC2PEN                */
2022 #define _GPIO_TIMER_ROUTEEN_CCC2PEN_MASK              0x20UL                                     /**< Bit mask for GPIO_CCC2PEN                   */
2023 #define _GPIO_TIMER_ROUTEEN_CCC2PEN_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_ROUTEEN         */
2024 #define GPIO_TIMER_ROUTEEN_CCC2PEN_DEFAULT            (_GPIO_TIMER_ROUTEEN_CCC2PEN_DEFAULT << 5) /**< Shifted mode DEFAULT for GPIO_TIMER_ROUTEEN */
2025 
2026 /* Bit fields for GPIO_TIMER CC0ROUTE */
2027 #define _GPIO_TIMER_CC0ROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_TIMER_CC0ROUTE       */
2028 #define _GPIO_TIMER_CC0ROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_TIMER_CC0ROUTE                */
2029 #define _GPIO_TIMER_CC0ROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
2030 #define _GPIO_TIMER_CC0ROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
2031 #define _GPIO_TIMER_CC0ROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_TIMER_CC0ROUTE        */
2032 #define GPIO_TIMER_CC0ROUTE_PORT_DEFAULT              (_GPIO_TIMER_CC0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_TIMER_CC0ROUTE*/
2033 #define _GPIO_TIMER_CC0ROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
2034 #define _GPIO_TIMER_CC0ROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
2035 #define _GPIO_TIMER_CC0ROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_TIMER_CC0ROUTE        */
2036 #define GPIO_TIMER_CC0ROUTE_PIN_DEFAULT               (_GPIO_TIMER_CC0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_TIMER_CC0ROUTE*/
2037 
2038 /* Bit fields for GPIO_TIMER CC1ROUTE */
2039 #define _GPIO_TIMER_CC1ROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_TIMER_CC1ROUTE       */
2040 #define _GPIO_TIMER_CC1ROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_TIMER_CC1ROUTE                */
2041 #define _GPIO_TIMER_CC1ROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
2042 #define _GPIO_TIMER_CC1ROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
2043 #define _GPIO_TIMER_CC1ROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_TIMER_CC1ROUTE        */
2044 #define GPIO_TIMER_CC1ROUTE_PORT_DEFAULT              (_GPIO_TIMER_CC1ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_TIMER_CC1ROUTE*/
2045 #define _GPIO_TIMER_CC1ROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
2046 #define _GPIO_TIMER_CC1ROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
2047 #define _GPIO_TIMER_CC1ROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_TIMER_CC1ROUTE        */
2048 #define GPIO_TIMER_CC1ROUTE_PIN_DEFAULT               (_GPIO_TIMER_CC1ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_TIMER_CC1ROUTE*/
2049 
2050 /* Bit fields for GPIO_TIMER CC2ROUTE */
2051 #define _GPIO_TIMER_CC2ROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_TIMER_CC2ROUTE       */
2052 #define _GPIO_TIMER_CC2ROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_TIMER_CC2ROUTE                */
2053 #define _GPIO_TIMER_CC2ROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
2054 #define _GPIO_TIMER_CC2ROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
2055 #define _GPIO_TIMER_CC2ROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_TIMER_CC2ROUTE        */
2056 #define GPIO_TIMER_CC2ROUTE_PORT_DEFAULT              (_GPIO_TIMER_CC2ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_TIMER_CC2ROUTE*/
2057 #define _GPIO_TIMER_CC2ROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
2058 #define _GPIO_TIMER_CC2ROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
2059 #define _GPIO_TIMER_CC2ROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_TIMER_CC2ROUTE        */
2060 #define GPIO_TIMER_CC2ROUTE_PIN_DEFAULT               (_GPIO_TIMER_CC2ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_TIMER_CC2ROUTE*/
2061 
2062 /* Bit fields for GPIO_TIMER CDTI0ROUTE */
2063 #define _GPIO_TIMER_CDTI0ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_TIMER_CDTI0ROUTE     */
2064 #define _GPIO_TIMER_CDTI0ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_TIMER_CDTI0ROUTE              */
2065 #define _GPIO_TIMER_CDTI0ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
2066 #define _GPIO_TIMER_CDTI0ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
2067 #define _GPIO_TIMER_CDTI0ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_CDTI0ROUTE      */
2068 #define GPIO_TIMER_CDTI0ROUTE_PORT_DEFAULT            (_GPIO_TIMER_CDTI0ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_TIMER_CDTI0ROUTE*/
2069 #define _GPIO_TIMER_CDTI0ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
2070 #define _GPIO_TIMER_CDTI0ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
2071 #define _GPIO_TIMER_CDTI0ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_CDTI0ROUTE      */
2072 #define GPIO_TIMER_CDTI0ROUTE_PIN_DEFAULT             (_GPIO_TIMER_CDTI0ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_TIMER_CDTI0ROUTE*/
2073 
2074 /* Bit fields for GPIO_TIMER CDTI1ROUTE */
2075 #define _GPIO_TIMER_CDTI1ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_TIMER_CDTI1ROUTE     */
2076 #define _GPIO_TIMER_CDTI1ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_TIMER_CDTI1ROUTE              */
2077 #define _GPIO_TIMER_CDTI1ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
2078 #define _GPIO_TIMER_CDTI1ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
2079 #define _GPIO_TIMER_CDTI1ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_CDTI1ROUTE      */
2080 #define GPIO_TIMER_CDTI1ROUTE_PORT_DEFAULT            (_GPIO_TIMER_CDTI1ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_TIMER_CDTI1ROUTE*/
2081 #define _GPIO_TIMER_CDTI1ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
2082 #define _GPIO_TIMER_CDTI1ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
2083 #define _GPIO_TIMER_CDTI1ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_CDTI1ROUTE      */
2084 #define GPIO_TIMER_CDTI1ROUTE_PIN_DEFAULT             (_GPIO_TIMER_CDTI1ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_TIMER_CDTI1ROUTE*/
2085 
2086 /* Bit fields for GPIO_TIMER CDTI2ROUTE */
2087 #define _GPIO_TIMER_CDTI2ROUTE_RESETVALUE             0x00000000UL                               /**< Default value for GPIO_TIMER_CDTI2ROUTE     */
2088 #define _GPIO_TIMER_CDTI2ROUTE_MASK                   0x000F0003UL                               /**< Mask for GPIO_TIMER_CDTI2ROUTE              */
2089 #define _GPIO_TIMER_CDTI2ROUTE_PORT_SHIFT             0                                          /**< Shift value for GPIO_PORT                   */
2090 #define _GPIO_TIMER_CDTI2ROUTE_PORT_MASK              0x3UL                                      /**< Bit mask for GPIO_PORT                      */
2091 #define _GPIO_TIMER_CDTI2ROUTE_PORT_DEFAULT           0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_CDTI2ROUTE      */
2092 #define GPIO_TIMER_CDTI2ROUTE_PORT_DEFAULT            (_GPIO_TIMER_CDTI2ROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_TIMER_CDTI2ROUTE*/
2093 #define _GPIO_TIMER_CDTI2ROUTE_PIN_SHIFT              16                                         /**< Shift value for GPIO_PIN                    */
2094 #define _GPIO_TIMER_CDTI2ROUTE_PIN_MASK               0xF0000UL                                  /**< Bit mask for GPIO_PIN                       */
2095 #define _GPIO_TIMER_CDTI2ROUTE_PIN_DEFAULT            0x00000000UL                               /**< Mode DEFAULT for GPIO_TIMER_CDTI2ROUTE      */
2096 #define GPIO_TIMER_CDTI2ROUTE_PIN_DEFAULT             (_GPIO_TIMER_CDTI2ROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_TIMER_CDTI2ROUTE*/
2097 
2098 /* Bit fields for GPIO_USART ROUTEEN */
2099 #define _GPIO_USART_ROUTEEN_RESETVALUE                0x00000000UL                              /**< Default value for GPIO_USART_ROUTEEN        */
2100 #define _GPIO_USART_ROUTEEN_MASK                      0x0000001FUL                              /**< Mask for GPIO_USART_ROUTEEN                 */
2101 #define GPIO_USART_ROUTEEN_CSPEN                      (0x1UL << 0)                              /**< CS pin enable control bit                   */
2102 #define _GPIO_USART_ROUTEEN_CSPEN_SHIFT               0                                         /**< Shift value for GPIO_CSPEN                  */
2103 #define _GPIO_USART_ROUTEEN_CSPEN_MASK                0x1UL                                     /**< Bit mask for GPIO_CSPEN                     */
2104 #define _GPIO_USART_ROUTEEN_CSPEN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_USART_ROUTEEN         */
2105 #define GPIO_USART_ROUTEEN_CSPEN_DEFAULT              (_GPIO_USART_ROUTEEN_CSPEN_DEFAULT << 0)  /**< Shifted mode DEFAULT for GPIO_USART_ROUTEEN */
2106 #define GPIO_USART_ROUTEEN_RTSPEN                     (0x1UL << 1)                              /**< RTS pin enable control bit                  */
2107 #define _GPIO_USART_ROUTEEN_RTSPEN_SHIFT              1                                         /**< Shift value for GPIO_RTSPEN                 */
2108 #define _GPIO_USART_ROUTEEN_RTSPEN_MASK               0x2UL                                     /**< Bit mask for GPIO_RTSPEN                    */
2109 #define _GPIO_USART_ROUTEEN_RTSPEN_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_USART_ROUTEEN         */
2110 #define GPIO_USART_ROUTEEN_RTSPEN_DEFAULT             (_GPIO_USART_ROUTEEN_RTSPEN_DEFAULT << 1) /**< Shifted mode DEFAULT for GPIO_USART_ROUTEEN */
2111 #define GPIO_USART_ROUTEEN_RXPEN                      (0x1UL << 2)                              /**< RX pin enable control bit                   */
2112 #define _GPIO_USART_ROUTEEN_RXPEN_SHIFT               2                                         /**< Shift value for GPIO_RXPEN                  */
2113 #define _GPIO_USART_ROUTEEN_RXPEN_MASK                0x4UL                                     /**< Bit mask for GPIO_RXPEN                     */
2114 #define _GPIO_USART_ROUTEEN_RXPEN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_USART_ROUTEEN         */
2115 #define GPIO_USART_ROUTEEN_RXPEN_DEFAULT              (_GPIO_USART_ROUTEEN_RXPEN_DEFAULT << 2)  /**< Shifted mode DEFAULT for GPIO_USART_ROUTEEN */
2116 #define GPIO_USART_ROUTEEN_CLKPEN                     (0x1UL << 3)                              /**< SCLK pin enable control bit                 */
2117 #define _GPIO_USART_ROUTEEN_CLKPEN_SHIFT              3                                         /**< Shift value for GPIO_CLKPEN                 */
2118 #define _GPIO_USART_ROUTEEN_CLKPEN_MASK               0x8UL                                     /**< Bit mask for GPIO_CLKPEN                    */
2119 #define _GPIO_USART_ROUTEEN_CLKPEN_DEFAULT            0x00000000UL                              /**< Mode DEFAULT for GPIO_USART_ROUTEEN         */
2120 #define GPIO_USART_ROUTEEN_CLKPEN_DEFAULT             (_GPIO_USART_ROUTEEN_CLKPEN_DEFAULT << 3) /**< Shifted mode DEFAULT for GPIO_USART_ROUTEEN */
2121 #define GPIO_USART_ROUTEEN_TXPEN                      (0x1UL << 4)                              /**< TX pin enable control bit                   */
2122 #define _GPIO_USART_ROUTEEN_TXPEN_SHIFT               4                                         /**< Shift value for GPIO_TXPEN                  */
2123 #define _GPIO_USART_ROUTEEN_TXPEN_MASK                0x10UL                                    /**< Bit mask for GPIO_TXPEN                     */
2124 #define _GPIO_USART_ROUTEEN_TXPEN_DEFAULT             0x00000000UL                              /**< Mode DEFAULT for GPIO_USART_ROUTEEN         */
2125 #define GPIO_USART_ROUTEEN_TXPEN_DEFAULT              (_GPIO_USART_ROUTEEN_TXPEN_DEFAULT << 4)  /**< Shifted mode DEFAULT for GPIO_USART_ROUTEEN */
2126 
2127 /* Bit fields for GPIO_USART CSROUTE */
2128 #define _GPIO_USART_CSROUTE_RESETVALUE                0x00000000UL                            /**< Default value for GPIO_USART_CSROUTE        */
2129 #define _GPIO_USART_CSROUTE_MASK                      0x000F0003UL                            /**< Mask for GPIO_USART_CSROUTE                 */
2130 #define _GPIO_USART_CSROUTE_PORT_SHIFT                0                                       /**< Shift value for GPIO_PORT                   */
2131 #define _GPIO_USART_CSROUTE_PORT_MASK                 0x3UL                                   /**< Bit mask for GPIO_PORT                      */
2132 #define _GPIO_USART_CSROUTE_PORT_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_USART_CSROUTE         */
2133 #define GPIO_USART_CSROUTE_PORT_DEFAULT               (_GPIO_USART_CSROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_USART_CSROUTE */
2134 #define _GPIO_USART_CSROUTE_PIN_SHIFT                 16                                      /**< Shift value for GPIO_PIN                    */
2135 #define _GPIO_USART_CSROUTE_PIN_MASK                  0xF0000UL                               /**< Bit mask for GPIO_PIN                       */
2136 #define _GPIO_USART_CSROUTE_PIN_DEFAULT               0x00000000UL                            /**< Mode DEFAULT for GPIO_USART_CSROUTE         */
2137 #define GPIO_USART_CSROUTE_PIN_DEFAULT                (_GPIO_USART_CSROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_USART_CSROUTE */
2138 
2139 /* Bit fields for GPIO_USART CTSROUTE */
2140 #define _GPIO_USART_CTSROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_USART_CTSROUTE       */
2141 #define _GPIO_USART_CTSROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_USART_CTSROUTE                */
2142 #define _GPIO_USART_CTSROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
2143 #define _GPIO_USART_CTSROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
2144 #define _GPIO_USART_CTSROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_USART_CTSROUTE        */
2145 #define GPIO_USART_CTSROUTE_PORT_DEFAULT              (_GPIO_USART_CTSROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_USART_CTSROUTE*/
2146 #define _GPIO_USART_CTSROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
2147 #define _GPIO_USART_CTSROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
2148 #define _GPIO_USART_CTSROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_USART_CTSROUTE        */
2149 #define GPIO_USART_CTSROUTE_PIN_DEFAULT               (_GPIO_USART_CTSROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_USART_CTSROUTE*/
2150 
2151 /* Bit fields for GPIO_USART RTSROUTE */
2152 #define _GPIO_USART_RTSROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_USART_RTSROUTE       */
2153 #define _GPIO_USART_RTSROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_USART_RTSROUTE                */
2154 #define _GPIO_USART_RTSROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
2155 #define _GPIO_USART_RTSROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
2156 #define _GPIO_USART_RTSROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_USART_RTSROUTE        */
2157 #define GPIO_USART_RTSROUTE_PORT_DEFAULT              (_GPIO_USART_RTSROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_USART_RTSROUTE*/
2158 #define _GPIO_USART_RTSROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
2159 #define _GPIO_USART_RTSROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
2160 #define _GPIO_USART_RTSROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_USART_RTSROUTE        */
2161 #define GPIO_USART_RTSROUTE_PIN_DEFAULT               (_GPIO_USART_RTSROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_USART_RTSROUTE*/
2162 
2163 /* Bit fields for GPIO_USART RXROUTE */
2164 #define _GPIO_USART_RXROUTE_RESETVALUE                0x00000000UL                            /**< Default value for GPIO_USART_RXROUTE        */
2165 #define _GPIO_USART_RXROUTE_MASK                      0x000F0003UL                            /**< Mask for GPIO_USART_RXROUTE                 */
2166 #define _GPIO_USART_RXROUTE_PORT_SHIFT                0                                       /**< Shift value for GPIO_PORT                   */
2167 #define _GPIO_USART_RXROUTE_PORT_MASK                 0x3UL                                   /**< Bit mask for GPIO_PORT                      */
2168 #define _GPIO_USART_RXROUTE_PORT_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_USART_RXROUTE         */
2169 #define GPIO_USART_RXROUTE_PORT_DEFAULT               (_GPIO_USART_RXROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_USART_RXROUTE */
2170 #define _GPIO_USART_RXROUTE_PIN_SHIFT                 16                                      /**< Shift value for GPIO_PIN                    */
2171 #define _GPIO_USART_RXROUTE_PIN_MASK                  0xF0000UL                               /**< Bit mask for GPIO_PIN                       */
2172 #define _GPIO_USART_RXROUTE_PIN_DEFAULT               0x00000000UL                            /**< Mode DEFAULT for GPIO_USART_RXROUTE         */
2173 #define GPIO_USART_RXROUTE_PIN_DEFAULT                (_GPIO_USART_RXROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_USART_RXROUTE */
2174 
2175 /* Bit fields for GPIO_USART CLKROUTE */
2176 #define _GPIO_USART_CLKROUTE_RESETVALUE               0x00000000UL                             /**< Default value for GPIO_USART_CLKROUTE       */
2177 #define _GPIO_USART_CLKROUTE_MASK                     0x000F0003UL                             /**< Mask for GPIO_USART_CLKROUTE                */
2178 #define _GPIO_USART_CLKROUTE_PORT_SHIFT               0                                        /**< Shift value for GPIO_PORT                   */
2179 #define _GPIO_USART_CLKROUTE_PORT_MASK                0x3UL                                    /**< Bit mask for GPIO_PORT                      */
2180 #define _GPIO_USART_CLKROUTE_PORT_DEFAULT             0x00000000UL                             /**< Mode DEFAULT for GPIO_USART_CLKROUTE        */
2181 #define GPIO_USART_CLKROUTE_PORT_DEFAULT              (_GPIO_USART_CLKROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_USART_CLKROUTE*/
2182 #define _GPIO_USART_CLKROUTE_PIN_SHIFT                16                                       /**< Shift value for GPIO_PIN                    */
2183 #define _GPIO_USART_CLKROUTE_PIN_MASK                 0xF0000UL                                /**< Bit mask for GPIO_PIN                       */
2184 #define _GPIO_USART_CLKROUTE_PIN_DEFAULT              0x00000000UL                             /**< Mode DEFAULT for GPIO_USART_CLKROUTE        */
2185 #define GPIO_USART_CLKROUTE_PIN_DEFAULT               (_GPIO_USART_CLKROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_USART_CLKROUTE*/
2186 
2187 /* Bit fields for GPIO_USART TXROUTE */
2188 #define _GPIO_USART_TXROUTE_RESETVALUE                0x00000000UL                            /**< Default value for GPIO_USART_TXROUTE        */
2189 #define _GPIO_USART_TXROUTE_MASK                      0x000F0003UL                            /**< Mask for GPIO_USART_TXROUTE                 */
2190 #define _GPIO_USART_TXROUTE_PORT_SHIFT                0                                       /**< Shift value for GPIO_PORT                   */
2191 #define _GPIO_USART_TXROUTE_PORT_MASK                 0x3UL                                   /**< Bit mask for GPIO_PORT                      */
2192 #define _GPIO_USART_TXROUTE_PORT_DEFAULT              0x00000000UL                            /**< Mode DEFAULT for GPIO_USART_TXROUTE         */
2193 #define GPIO_USART_TXROUTE_PORT_DEFAULT               (_GPIO_USART_TXROUTE_PORT_DEFAULT << 0) /**< Shifted mode DEFAULT for GPIO_USART_TXROUTE */
2194 #define _GPIO_USART_TXROUTE_PIN_SHIFT                 16                                      /**< Shift value for GPIO_PIN                    */
2195 #define _GPIO_USART_TXROUTE_PIN_MASK                  0xF0000UL                               /**< Bit mask for GPIO_PIN                       */
2196 #define _GPIO_USART_TXROUTE_PIN_DEFAULT               0x00000000UL                            /**< Mode DEFAULT for GPIO_USART_TXROUTE         */
2197 #define GPIO_USART_TXROUTE_PIN_DEFAULT                (_GPIO_USART_TXROUTE_PIN_DEFAULT << 16) /**< Shifted mode DEFAULT for GPIO_USART_TXROUTE */
2198 /** @} End of group Parts */
2199 
2200 #endif // EFR32BG29_GPIO_H
2201