1 /* 2 * NOTE: File generated by gen_soc_headers.py 3 * from MIMXRT758SGFOA/signal_configuration.xml 4 * 5 * Copyright 2024, NXP 6 * SPDX-License-Identifier: Apache-2.0 7 */ 8 9 #ifndef _ZEPHYR_DTS_BINDING_MIMXRT758SGFOA_ 10 #define _ZEPHYR_DTS_BINDING_MIMXRT758SGFOA_ 11 12 #define IOPCTL_MUX(index, offset, mux) \ 13 ((((index) & 0x7) << 15) | \ 14 (((offset) & 0xFFF) << 20) | \ 15 (((mux) & 0xF) << 0)) 16 17 #define PMIC_I2C_SCL IOPCTL_MUX(1, 150, 0) /* PIO0_0 */ 18 #define PMIC_I2C_SDA IOPCTL_MUX(1, 151, 0) /* PIO0_0 */ 19 #define CTIMER0_CAPTURE0_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 20 #define CTIMER0_CAPTURE1_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 21 #define CTIMER0_CAPTURE2_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 22 #define CTIMER0_CAPTURE3_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 23 #define CTIMER1_CAPTURE0_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 24 #define CTIMER1_CAPTURE1_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 25 #define CTIMER1_CAPTURE2_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 26 #define CTIMER1_CAPTURE3_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 27 #define CTIMER2_CAPTURE0_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 28 #define CTIMER2_CAPTURE1_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 29 #define CTIMER2_CAPTURE2_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 30 #define CTIMER2_CAPTURE3_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 31 #define CTIMER3_CAPTURE0_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 32 #define CTIMER3_CAPTURE1_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 33 #define CTIMER3_CAPTURE2_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 34 #define CTIMER3_CAPTURE3_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 35 #define CTIMER4_CAPTURE0_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 36 #define CTIMER4_CAPTURE1_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 37 #define CTIMER4_CAPTURE2_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 38 #define CTIMER4_CAPTURE3_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 39 #define CTIMER_C_INP9_PIO0_0 IOPCTL_MUX(0, 0, 4) /* PIO0_0 */ 40 #define GPIO0_GPIO0_PIO0_0 IOPCTL_MUX(0, 0, 0) /* PIO0_0 */ 41 #define LP_FLEXCOMM8_P2_PIO0_0 IOPCTL_MUX(0, 0, 1) /* PIO0_0 */ 42 #define PINT0_PINT0_PIO0_0 IOPCTL_MUX(0, 0, 0) /* PIO0_0 */ 43 #define PINT0_PINT1_PIO0_0 IOPCTL_MUX(0, 0, 0) /* PIO0_0 */ 44 #define PINT0_PINT2_PIO0_0 IOPCTL_MUX(0, 0, 0) /* PIO0_0 */ 45 #define PINT0_PINT3_PIO0_0 IOPCTL_MUX(0, 0, 0) /* PIO0_0 */ 46 #define PINT0_PINT4_PIO0_0 IOPCTL_MUX(0, 0, 0) /* PIO0_0 */ 47 #define PINT0_PINT5_PIO0_0 IOPCTL_MUX(0, 0, 0) /* PIO0_0 */ 48 #define PINT0_PINT6_PIO0_0 IOPCTL_MUX(0, 0, 0) /* PIO0_0 */ 49 #define PINT0_PINT7_PIO0_0 IOPCTL_MUX(0, 0, 0) /* PIO0_0 */ 50 #define SAI0_RX_BCLK_PIO0_0 IOPCTL_MUX(0, 0, 5) /* PIO0_0 */ 51 #define SAI1_TX_BCLK_PIO0_0 IOPCTL_MUX(0, 0, 6) /* PIO0_0 */ 52 #define SCT0_IN0_PIO0_0 IOPCTL_MUX(0, 0, 2) /* PIO0_0 */ 53 #define SCT0_IN1_PIO0_0 IOPCTL_MUX(0, 0, 2) /* PIO0_0 */ 54 #define SCT0_IN2_PIO0_0 IOPCTL_MUX(0, 0, 2) /* PIO0_0 */ 55 #define SCT0_IN3_PIO0_0 IOPCTL_MUX(0, 0, 2) /* PIO0_0 */ 56 #define SCT0_IN4_PIO0_0 IOPCTL_MUX(0, 0, 2) /* PIO0_0 */ 57 #define SCT0_IN5_PIO0_0 IOPCTL_MUX(0, 0, 2) /* PIO0_0 */ 58 #define SCT0_IN6_PIO0_0 IOPCTL_MUX(0, 0, 2) /* PIO0_0 */ 59 #define SCT0_OUT0_PIO0_0 IOPCTL_MUX(0, 0, 3) /* PIO0_0 */ 60 #define CTIMER0_MATCH0_PIO0_1 IOPCTL_MUX(0, 1, 4) /* PIO0_1 */ 61 #define GPIO0_GPIO1_PIO0_1 IOPCTL_MUX(0, 1, 0) /* PIO0_1 */ 62 #define LP_FLEXCOMM8_P3_PIO0_1 IOPCTL_MUX(0, 1, 1) /* PIO0_1 */ 63 #define PINT0_PINT0_PIO0_1 IOPCTL_MUX(0, 1, 0) /* PIO0_1 */ 64 #define PINT0_PINT1_PIO0_1 IOPCTL_MUX(0, 1, 0) /* PIO0_1 */ 65 #define PINT0_PINT2_PIO0_1 IOPCTL_MUX(0, 1, 0) /* PIO0_1 */ 66 #define PINT0_PINT3_PIO0_1 IOPCTL_MUX(0, 1, 0) /* PIO0_1 */ 67 #define PINT0_PINT4_PIO0_1 IOPCTL_MUX(0, 1, 0) /* PIO0_1 */ 68 #define PINT0_PINT5_PIO0_1 IOPCTL_MUX(0, 1, 0) /* PIO0_1 */ 69 #define PINT0_PINT6_PIO0_1 IOPCTL_MUX(0, 1, 0) /* PIO0_1 */ 70 #define PINT0_PINT7_PIO0_1 IOPCTL_MUX(0, 1, 0) /* PIO0_1 */ 71 #define SAI0_RX_SYNC_PIO0_1 IOPCTL_MUX(0, 1, 5) /* PIO0_1 */ 72 #define SAI1_RX_DATA0_PIO0_1 IOPCTL_MUX(0, 1, 6) /* PIO0_1 */ 73 #define SCT0_IN0_PIO0_1 IOPCTL_MUX(0, 1, 2) /* PIO0_1 */ 74 #define SCT0_IN1_PIO0_1 IOPCTL_MUX(0, 1, 2) /* PIO0_1 */ 75 #define SCT0_IN2_PIO0_1 IOPCTL_MUX(0, 1, 2) /* PIO0_1 */ 76 #define SCT0_IN3_PIO0_1 IOPCTL_MUX(0, 1, 2) /* PIO0_1 */ 77 #define SCT0_IN4_PIO0_1 IOPCTL_MUX(0, 1, 2) /* PIO0_1 */ 78 #define SCT0_IN5_PIO0_1 IOPCTL_MUX(0, 1, 2) /* PIO0_1 */ 79 #define SCT0_IN6_PIO0_1 IOPCTL_MUX(0, 1, 2) /* PIO0_1 */ 80 #define SCT0_OUT1_PIO0_1 IOPCTL_MUX(0, 1, 3) /* PIO0_1 */ 81 #define CTIMER0_MATCH1_PIO0_2 IOPCTL_MUX(0, 2, 4) /* PIO0_2 */ 82 #define GPIO0_GPIO2_PIO0_2 IOPCTL_MUX(0, 2, 0) /* PIO0_2 */ 83 #define LP_FLEXCOMM8_P4_PIO0_2 IOPCTL_MUX(0, 2, 1) /* PIO0_2 */ 84 #define LP_FLEXCOMM9_P0_PIO0_2 IOPCTL_MUX(0, 2, 7) /* PIO0_2 */ 85 #define PINT0_PINT0_PIO0_2 IOPCTL_MUX(0, 2, 0) /* PIO0_2 */ 86 #define PINT0_PINT1_PIO0_2 IOPCTL_MUX(0, 2, 0) /* PIO0_2 */ 87 #define PINT0_PINT2_PIO0_2 IOPCTL_MUX(0, 2, 0) /* PIO0_2 */ 88 #define PINT0_PINT3_PIO0_2 IOPCTL_MUX(0, 2, 0) /* PIO0_2 */ 89 #define PINT0_PINT4_PIO0_2 IOPCTL_MUX(0, 2, 0) /* PIO0_2 */ 90 #define PINT0_PINT5_PIO0_2 IOPCTL_MUX(0, 2, 0) /* PIO0_2 */ 91 #define PINT0_PINT6_PIO0_2 IOPCTL_MUX(0, 2, 0) /* PIO0_2 */ 92 #define PINT0_PINT7_PIO0_2 IOPCTL_MUX(0, 2, 0) /* PIO0_2 */ 93 #define SAI0_RX_DATA0_PIO0_2 IOPCTL_MUX(0, 2, 5) /* PIO0_2 */ 94 #define SCT0_IN0_PIO0_2 IOPCTL_MUX(0, 2, 2) /* PIO0_2 */ 95 #define SCT0_IN1_PIO0_2 IOPCTL_MUX(0, 2, 2) /* PIO0_2 */ 96 #define SCT0_IN2_PIO0_2 IOPCTL_MUX(0, 2, 2) /* PIO0_2 */ 97 #define SCT0_IN3_PIO0_2 IOPCTL_MUX(0, 2, 2) /* PIO0_2 */ 98 #define SCT0_IN4_PIO0_2 IOPCTL_MUX(0, 2, 2) /* PIO0_2 */ 99 #define SCT0_IN5_PIO0_2 IOPCTL_MUX(0, 2, 2) /* PIO0_2 */ 100 #define SCT0_IN6_PIO0_2 IOPCTL_MUX(0, 2, 2) /* PIO0_2 */ 101 #define SCT0_OUT2_PIO0_2 IOPCTL_MUX(0, 2, 3) /* PIO0_2 */ 102 #define CTIMER0_MATCH2_PIO0_3 IOPCTL_MUX(0, 3, 4) /* PIO0_3 */ 103 #define GPIO0_GPIO3_PIO0_3 IOPCTL_MUX(0, 3, 0) /* PIO0_3 */ 104 #define LP_FLEXCOMM4_P0_PIO0_3 IOPCTL_MUX(0, 3, 1) /* PIO0_3 */ 105 #define PINT0_PINT0_PIO0_3 IOPCTL_MUX(0, 3, 0) /* PIO0_3 */ 106 #define PINT0_PINT1_PIO0_3 IOPCTL_MUX(0, 3, 0) /* PIO0_3 */ 107 #define PINT0_PINT2_PIO0_3 IOPCTL_MUX(0, 3, 0) /* PIO0_3 */ 108 #define PINT0_PINT3_PIO0_3 IOPCTL_MUX(0, 3, 0) /* PIO0_3 */ 109 #define PINT0_PINT4_PIO0_3 IOPCTL_MUX(0, 3, 0) /* PIO0_3 */ 110 #define PINT0_PINT5_PIO0_3 IOPCTL_MUX(0, 3, 0) /* PIO0_3 */ 111 #define PINT0_PINT6_PIO0_3 IOPCTL_MUX(0, 3, 0) /* PIO0_3 */ 112 #define PINT0_PINT7_PIO0_3 IOPCTL_MUX(0, 3, 0) /* PIO0_3 */ 113 #define SAI0_TX_BCLK_PIO0_3 IOPCTL_MUX(0, 3, 5) /* PIO0_3 */ 114 #define SCT0_IN0_PIO0_3 IOPCTL_MUX(0, 3, 2) /* PIO0_3 */ 115 #define SCT0_IN1_PIO0_3 IOPCTL_MUX(0, 3, 2) /* PIO0_3 */ 116 #define SCT0_IN2_PIO0_3 IOPCTL_MUX(0, 3, 2) /* PIO0_3 */ 117 #define SCT0_IN3_PIO0_3 IOPCTL_MUX(0, 3, 2) /* PIO0_3 */ 118 #define SCT0_IN4_PIO0_3 IOPCTL_MUX(0, 3, 2) /* PIO0_3 */ 119 #define SCT0_IN5_PIO0_3 IOPCTL_MUX(0, 3, 2) /* PIO0_3 */ 120 #define SCT0_IN6_PIO0_3 IOPCTL_MUX(0, 3, 2) /* PIO0_3 */ 121 #define SCT0_OUT3_PIO0_3 IOPCTL_MUX(0, 3, 3) /* PIO0_3 */ 122 #define CTIMER0_MATCH3_PIO0_4 IOPCTL_MUX(0, 4, 4) /* PIO0_4 */ 123 #define GPIO0_GPIO4_PIO0_4 IOPCTL_MUX(0, 4, 0) /* PIO0_4 */ 124 #define LP_FLEXCOMM4_P1_PIO0_4 IOPCTL_MUX(0, 4, 1) /* PIO0_4 */ 125 #define PINT0_PINT0_PIO0_4 IOPCTL_MUX(0, 4, 0) /* PIO0_4 */ 126 #define PINT0_PINT1_PIO0_4 IOPCTL_MUX(0, 4, 0) /* PIO0_4 */ 127 #define PINT0_PINT2_PIO0_4 IOPCTL_MUX(0, 4, 0) /* PIO0_4 */ 128 #define PINT0_PINT3_PIO0_4 IOPCTL_MUX(0, 4, 0) /* PIO0_4 */ 129 #define PINT0_PINT4_PIO0_4 IOPCTL_MUX(0, 4, 0) /* PIO0_4 */ 130 #define PINT0_PINT5_PIO0_4 IOPCTL_MUX(0, 4, 0) /* PIO0_4 */ 131 #define PINT0_PINT6_PIO0_4 IOPCTL_MUX(0, 4, 0) /* PIO0_4 */ 132 #define PINT0_PINT7_PIO0_4 IOPCTL_MUX(0, 4, 0) /* PIO0_4 */ 133 #define SAI0_TX_DATA0_PIO0_4 IOPCTL_MUX(0, 4, 5) /* PIO0_4 */ 134 #define SCT0_IN0_PIO0_4 IOPCTL_MUX(0, 4, 2) /* PIO0_4 */ 135 #define SCT0_IN1_PIO0_4 IOPCTL_MUX(0, 4, 2) /* PIO0_4 */ 136 #define SCT0_IN2_PIO0_4 IOPCTL_MUX(0, 4, 2) /* PIO0_4 */ 137 #define SCT0_IN3_PIO0_4 IOPCTL_MUX(0, 4, 2) /* PIO0_4 */ 138 #define SCT0_IN4_PIO0_4 IOPCTL_MUX(0, 4, 2) /* PIO0_4 */ 139 #define SCT0_IN5_PIO0_4 IOPCTL_MUX(0, 4, 2) /* PIO0_4 */ 140 #define SCT0_IN6_PIO0_4 IOPCTL_MUX(0, 4, 2) /* PIO0_4 */ 141 #define SCT0_OUT4_PIO0_4 IOPCTL_MUX(0, 4, 3) /* PIO0_4 */ 142 #define CLKCTL0_MCLK_PIO0_5 IOPCTL_MUX(0, 5, 6) /* PIO0_5 */ 143 #define CTIMER2_MATCH0_PIO0_5 IOPCTL_MUX(0, 5, 4) /* PIO0_5 */ 144 #define GPIO0_GPIO5_PIO0_5 IOPCTL_MUX(0, 5, 0) /* PIO0_5 */ 145 #define LP_FLEXCOMM4_P4_PIO0_5 IOPCTL_MUX(0, 5, 1) /* PIO0_5 */ 146 #define LP_FLEXCOMM9_P1_PIO0_5 IOPCTL_MUX(0, 5, 7) /* PIO0_5 */ 147 #define PINT0_PINT0_PIO0_5 IOPCTL_MUX(0, 5, 0) /* PIO0_5 */ 148 #define PINT0_PINT1_PIO0_5 IOPCTL_MUX(0, 5, 0) /* PIO0_5 */ 149 #define PINT0_PINT2_PIO0_5 IOPCTL_MUX(0, 5, 0) /* PIO0_5 */ 150 #define PINT0_PINT3_PIO0_5 IOPCTL_MUX(0, 5, 0) /* PIO0_5 */ 151 #define PINT0_PINT4_PIO0_5 IOPCTL_MUX(0, 5, 0) /* PIO0_5 */ 152 #define PINT0_PINT5_PIO0_5 IOPCTL_MUX(0, 5, 0) /* PIO0_5 */ 153 #define PINT0_PINT6_PIO0_5 IOPCTL_MUX(0, 5, 0) /* PIO0_5 */ 154 #define PINT0_PINT7_PIO0_5 IOPCTL_MUX(0, 5, 0) /* PIO0_5 */ 155 #define SAI0_TX_SYNC_PIO0_5 IOPCTL_MUX(0, 5, 5) /* PIO0_5 */ 156 #define SCT0_IN0_PIO0_5 IOPCTL_MUX(0, 5, 6) /* PIO0_5 */ 157 #define SCT0_IN1_PIO0_5 IOPCTL_MUX(0, 5, 6) /* PIO0_5 */ 158 #define SCT0_IN2_PIO0_5 IOPCTL_MUX(0, 5, 6) /* PIO0_5 */ 159 #define SCT0_IN3_PIO0_5 IOPCTL_MUX(0, 5, 6) /* PIO0_5 */ 160 #define SCT0_IN4_PIO0_5 IOPCTL_MUX(0, 5, 6) /* PIO0_5 */ 161 #define SCT0_IN5_PIO0_5 IOPCTL_MUX(0, 5, 6) /* PIO0_5 */ 162 #define SCT0_IN6_PIO0_5 IOPCTL_MUX(0, 5, 6) /* PIO0_5 */ 163 #define SCT0_OUT5_PIO0_5 IOPCTL_MUX(0, 5, 3) /* PIO0_5 */ 164 #define CTIMER0_CAPTURE0_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 165 #define CTIMER0_CAPTURE1_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 166 #define CTIMER0_CAPTURE2_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 167 #define CTIMER0_CAPTURE3_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 168 #define CTIMER1_CAPTURE0_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 169 #define CTIMER1_CAPTURE1_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 170 #define CTIMER1_CAPTURE2_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 171 #define CTIMER1_CAPTURE3_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 172 #define CTIMER2_CAPTURE0_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 173 #define CTIMER2_CAPTURE1_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 174 #define CTIMER2_CAPTURE2_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 175 #define CTIMER2_CAPTURE3_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 176 #define CTIMER3_CAPTURE0_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 177 #define CTIMER3_CAPTURE1_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 178 #define CTIMER3_CAPTURE2_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 179 #define CTIMER3_CAPTURE3_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 180 #define CTIMER4_CAPTURE0_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 181 #define CTIMER4_CAPTURE1_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 182 #define CTIMER4_CAPTURE2_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 183 #define CTIMER4_CAPTURE3_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 184 #define CTIMER_C_INP10_PIO0_6 IOPCTL_MUX(0, 6, 4) /* PIO0_6 */ 185 #define GPIO0_GPIO6_PIO0_6 IOPCTL_MUX(0, 6, 0) /* PIO0_6 */ 186 #define LP_FLEXCOMM4_P2_PIO0_6 IOPCTL_MUX(0, 6, 1) /* PIO0_6 */ 187 #define LP_FLEXCOMM8_P0_PIO0_6 IOPCTL_MUX(0, 6, 5) /* PIO0_6 */ 188 #define PINT0_PINT0_PIO0_6 IOPCTL_MUX(0, 6, 0) /* PIO0_6 */ 189 #define PINT0_PINT1_PIO0_6 IOPCTL_MUX(0, 6, 0) /* PIO0_6 */ 190 #define PINT0_PINT2_PIO0_6 IOPCTL_MUX(0, 6, 0) /* PIO0_6 */ 191 #define PINT0_PINT3_PIO0_6 IOPCTL_MUX(0, 6, 0) /* PIO0_6 */ 192 #define PINT0_PINT4_PIO0_6 IOPCTL_MUX(0, 6, 0) /* PIO0_6 */ 193 #define PINT0_PINT5_PIO0_6 IOPCTL_MUX(0, 6, 0) /* PIO0_6 */ 194 #define PINT0_PINT6_PIO0_6 IOPCTL_MUX(0, 6, 0) /* PIO0_6 */ 195 #define PINT0_PINT7_PIO0_6 IOPCTL_MUX(0, 6, 0) /* PIO0_6 */ 196 #define SCT0_IN0_PIO0_6 IOPCTL_MUX(0, 6, 2) /* PIO0_6 */ 197 #define SCT0_IN1_PIO0_6 IOPCTL_MUX(0, 6, 2) /* PIO0_6 */ 198 #define SCT0_IN2_PIO0_6 IOPCTL_MUX(0, 6, 2) /* PIO0_6 */ 199 #define SCT0_IN3_PIO0_6 IOPCTL_MUX(0, 6, 2) /* PIO0_6 */ 200 #define SCT0_IN4_PIO0_6 IOPCTL_MUX(0, 6, 2) /* PIO0_6 */ 201 #define SCT0_IN5_PIO0_6 IOPCTL_MUX(0, 6, 2) /* PIO0_6 */ 202 #define SCT0_IN6_PIO0_6 IOPCTL_MUX(0, 6, 2) /* PIO0_6 */ 203 #define SCT0_OUT6_PIO0_6 IOPCTL_MUX(0, 6, 3) /* PIO0_6 */ 204 #define CTIMER0_CAPTURE0_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 205 #define CTIMER0_CAPTURE1_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 206 #define CTIMER0_CAPTURE2_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 207 #define CTIMER0_CAPTURE3_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 208 #define CTIMER1_CAPTURE0_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 209 #define CTIMER1_CAPTURE1_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 210 #define CTIMER1_CAPTURE2_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 211 #define CTIMER1_CAPTURE3_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 212 #define CTIMER2_CAPTURE0_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 213 #define CTIMER2_CAPTURE1_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 214 #define CTIMER2_CAPTURE2_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 215 #define CTIMER2_CAPTURE3_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 216 #define CTIMER3_CAPTURE0_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 217 #define CTIMER3_CAPTURE1_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 218 #define CTIMER3_CAPTURE2_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 219 #define CTIMER3_CAPTURE3_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 220 #define CTIMER4_CAPTURE0_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 221 #define CTIMER4_CAPTURE1_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 222 #define CTIMER4_CAPTURE2_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 223 #define CTIMER4_CAPTURE3_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 224 #define CTIMER_C_INP11_PIO0_7 IOPCTL_MUX(0, 7, 4) /* PIO0_7 */ 225 #define GPIO0_GPIO7_PIO0_7 IOPCTL_MUX(0, 7, 0) /* PIO0_7 */ 226 #define LP_FLEXCOMM4_P3_PIO0_7 IOPCTL_MUX(0, 7, 1) /* PIO0_7 */ 227 #define LP_FLEXCOMM8_P1_PIO0_7 IOPCTL_MUX(0, 7, 5) /* PIO0_7 */ 228 #define PINT0_PINT0_PIO0_7 IOPCTL_MUX(0, 7, 0) /* PIO0_7 */ 229 #define PINT0_PINT1_PIO0_7 IOPCTL_MUX(0, 7, 0) /* PIO0_7 */ 230 #define PINT0_PINT2_PIO0_7 IOPCTL_MUX(0, 7, 0) /* PIO0_7 */ 231 #define PINT0_PINT3_PIO0_7 IOPCTL_MUX(0, 7, 0) /* PIO0_7 */ 232 #define PINT0_PINT4_PIO0_7 IOPCTL_MUX(0, 7, 0) /* PIO0_7 */ 233 #define PINT0_PINT5_PIO0_7 IOPCTL_MUX(0, 7, 0) /* PIO0_7 */ 234 #define PINT0_PINT6_PIO0_7 IOPCTL_MUX(0, 7, 0) /* PIO0_7 */ 235 #define PINT0_PINT7_PIO0_7 IOPCTL_MUX(0, 7, 0) /* PIO0_7 */ 236 #define SCT0_IN0_PIO0_7 IOPCTL_MUX(0, 7, 2) /* PIO0_7 */ 237 #define SCT0_IN1_PIO0_7 IOPCTL_MUX(0, 7, 2) /* PIO0_7 */ 238 #define SCT0_IN2_PIO0_7 IOPCTL_MUX(0, 7, 2) /* PIO0_7 */ 239 #define SCT0_IN3_PIO0_7 IOPCTL_MUX(0, 7, 2) /* PIO0_7 */ 240 #define SCT0_IN4_PIO0_7 IOPCTL_MUX(0, 7, 2) /* PIO0_7 */ 241 #define SCT0_IN5_PIO0_7 IOPCTL_MUX(0, 7, 2) /* PIO0_7 */ 242 #define SCT0_IN6_PIO0_7 IOPCTL_MUX(0, 7, 2) /* PIO0_7 */ 243 #define SCT0_OUT7_PIO0_7 IOPCTL_MUX(0, 7, 3) /* PIO0_7 */ 244 #define CTIMER0_MATCH0_PIO0_9 IOPCTL_MUX(0, 9, 4) /* PIO0_9 */ 245 #define GPIO0_GPIO9_PIO0_9 IOPCTL_MUX(0, 9, 0) /* PIO0_9 */ 246 #define LP_FLEXCOMM1_P5_PIO0_9 IOPCTL_MUX(0, 9, 5) /* PIO0_9 */ 247 #define LP_FLEXCOMM4_P6_PIO0_9 IOPCTL_MUX(0, 9, 1) /* PIO0_9 */ 248 #define PINT0_PINT0_PIO0_9 IOPCTL_MUX(0, 9, 0) /* PIO0_9 */ 249 #define PINT0_PINT1_PIO0_9 IOPCTL_MUX(0, 9, 0) /* PIO0_9 */ 250 #define PINT0_PINT2_PIO0_9 IOPCTL_MUX(0, 9, 0) /* PIO0_9 */ 251 #define PINT0_PINT3_PIO0_9 IOPCTL_MUX(0, 9, 0) /* PIO0_9 */ 252 #define PINT0_PINT4_PIO0_9 IOPCTL_MUX(0, 9, 0) /* PIO0_9 */ 253 #define PINT0_PINT5_PIO0_9 IOPCTL_MUX(0, 9, 0) /* PIO0_9 */ 254 #define PINT0_PINT6_PIO0_9 IOPCTL_MUX(0, 9, 0) /* PIO0_9 */ 255 #define PINT0_PINT7_PIO0_9 IOPCTL_MUX(0, 9, 0) /* PIO0_9 */ 256 #define SCT0_IN0_PIO0_9 IOPCTL_MUX(0, 9, 2) /* PIO0_9 */ 257 #define SCT0_IN1_PIO0_9 IOPCTL_MUX(0, 9, 2) /* PIO0_9 */ 258 #define SCT0_IN2_PIO0_9 IOPCTL_MUX(0, 9, 2) /* PIO0_9 */ 259 #define SCT0_IN3_PIO0_9 IOPCTL_MUX(0, 9, 2) /* PIO0_9 */ 260 #define SCT0_IN4_PIO0_9 IOPCTL_MUX(0, 9, 2) /* PIO0_9 */ 261 #define SCT0_IN5_PIO0_9 IOPCTL_MUX(0, 9, 2) /* PIO0_9 */ 262 #define SCT0_IN6_PIO0_9 IOPCTL_MUX(0, 9, 2) /* PIO0_9 */ 263 #define SCT0_OUT1_PIO0_9 IOPCTL_MUX(0, 9, 3) /* PIO0_9 */ 264 #define CTIMER0_CAPTURE0_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 265 #define CTIMER0_CAPTURE1_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 266 #define CTIMER0_CAPTURE2_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 267 #define CTIMER0_CAPTURE3_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 268 #define CTIMER1_CAPTURE0_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 269 #define CTIMER1_CAPTURE1_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 270 #define CTIMER1_CAPTURE2_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 271 #define CTIMER1_CAPTURE3_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 272 #define CTIMER1_MATCH0_PIO0_10 IOPCTL_MUX(0, 10, 4) /* PIO0_10 */ 273 #define CTIMER2_CAPTURE0_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 274 #define CTIMER2_CAPTURE1_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 275 #define CTIMER2_CAPTURE2_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 276 #define CTIMER2_CAPTURE3_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 277 #define CTIMER3_CAPTURE0_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 278 #define CTIMER3_CAPTURE1_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 279 #define CTIMER3_CAPTURE2_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 280 #define CTIMER3_CAPTURE3_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 281 #define CTIMER4_CAPTURE0_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 282 #define CTIMER4_CAPTURE1_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 283 #define CTIMER4_CAPTURE2_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 284 #define CTIMER4_CAPTURE3_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 285 #define CTIMER_C_INP0_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 286 #define FLEXIO_TRIG0_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 287 #define FLEXIO_TRIG1_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 288 #define FLEXIO_TRIG2_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 289 #define FLEXIO_TRIG3_PIO0_10 IOPCTL_MUX(0, 10, 5) /* PIO0_10 */ 290 #define GPIO0_GPIO10_PIO0_10 IOPCTL_MUX(0, 10, 0) /* PIO0_10 */ 291 #define LP_FLEXCOMM5_P0_PIO0_10 IOPCTL_MUX(0, 10, 1) /* PIO0_10 */ 292 #define PINT0_PINT0_PIO0_10 IOPCTL_MUX(0, 10, 0) /* PIO0_10 */ 293 #define PINT0_PINT1_PIO0_10 IOPCTL_MUX(0, 10, 0) /* PIO0_10 */ 294 #define PINT0_PINT2_PIO0_10 IOPCTL_MUX(0, 10, 0) /* PIO0_10 */ 295 #define PINT0_PINT3_PIO0_10 IOPCTL_MUX(0, 10, 0) /* PIO0_10 */ 296 #define PINT0_PINT4_PIO0_10 IOPCTL_MUX(0, 10, 0) /* PIO0_10 */ 297 #define PINT0_PINT5_PIO0_10 IOPCTL_MUX(0, 10, 0) /* PIO0_10 */ 298 #define PINT0_PINT6_PIO0_10 IOPCTL_MUX(0, 10, 0) /* PIO0_10 */ 299 #define PINT0_PINT7_PIO0_10 IOPCTL_MUX(0, 10, 0) /* PIO0_10 */ 300 #define SAI2_RX_DATA0_PIO0_10 IOPCTL_MUX(0, 10, 6) /* PIO0_10 */ 301 #define SCT0_IN0_PIO0_10 IOPCTL_MUX(0, 10, 2) /* PIO0_10 */ 302 #define SCT0_IN1_PIO0_10 IOPCTL_MUX(0, 10, 2) /* PIO0_10 */ 303 #define SCT0_IN2_PIO0_10 IOPCTL_MUX(0, 10, 2) /* PIO0_10 */ 304 #define SCT0_IN3_PIO0_10 IOPCTL_MUX(0, 10, 2) /* PIO0_10 */ 305 #define SCT0_IN4_PIO0_10 IOPCTL_MUX(0, 10, 2) /* PIO0_10 */ 306 #define SCT0_IN5_PIO0_10 IOPCTL_MUX(0, 10, 2) /* PIO0_10 */ 307 #define SCT0_IN6_PIO0_10 IOPCTL_MUX(0, 10, 2) /* PIO0_10 */ 308 #define SCT0_OUT4_PIO0_10 IOPCTL_MUX(0, 10, 3) /* PIO0_10 */ 309 #define CTIMER1_MATCH1_PIO0_11 IOPCTL_MUX(0, 11, 4) /* PIO0_11 */ 310 #define GPIO0_GPIO11_PIO0_11 IOPCTL_MUX(0, 11, 0) /* PIO0_11 */ 311 #define LP_FLEXCOMM5_P1_PIO0_11 IOPCTL_MUX(0, 11, 1) /* PIO0_11 */ 312 #define PINT0_PINT0_PIO0_11 IOPCTL_MUX(0, 11, 0) /* PIO0_11 */ 313 #define PINT0_PINT1_PIO0_11 IOPCTL_MUX(0, 11, 0) /* PIO0_11 */ 314 #define PINT0_PINT2_PIO0_11 IOPCTL_MUX(0, 11, 0) /* PIO0_11 */ 315 #define PINT0_PINT3_PIO0_11 IOPCTL_MUX(0, 11, 0) /* PIO0_11 */ 316 #define PINT0_PINT4_PIO0_11 IOPCTL_MUX(0, 11, 0) /* PIO0_11 */ 317 #define PINT0_PINT5_PIO0_11 IOPCTL_MUX(0, 11, 0) /* PIO0_11 */ 318 #define PINT0_PINT6_PIO0_11 IOPCTL_MUX(0, 11, 0) /* PIO0_11 */ 319 #define PINT0_PINT7_PIO0_11 IOPCTL_MUX(0, 11, 0) /* PIO0_11 */ 320 #define SAI2_TX_BCLK_PIO0_11 IOPCTL_MUX(0, 11, 5) /* PIO0_11 */ 321 #define SCT0_IN0_PIO0_11 IOPCTL_MUX(0, 11, 2) /* PIO0_11 */ 322 #define SCT0_IN1_PIO0_11 IOPCTL_MUX(0, 11, 2) /* PIO0_11 */ 323 #define SCT0_IN2_PIO0_11 IOPCTL_MUX(0, 11, 2) /* PIO0_11 */ 324 #define SCT0_IN3_PIO0_11 IOPCTL_MUX(0, 11, 2) /* PIO0_11 */ 325 #define SCT0_IN4_PIO0_11 IOPCTL_MUX(0, 11, 2) /* PIO0_11 */ 326 #define SCT0_IN5_PIO0_11 IOPCTL_MUX(0, 11, 2) /* PIO0_11 */ 327 #define SCT0_IN6_PIO0_11 IOPCTL_MUX(0, 11, 2) /* PIO0_11 */ 328 #define SCT0_OUT5_PIO0_11 IOPCTL_MUX(0, 11, 3) /* PIO0_11 */ 329 #define CTIMER1_MATCH2_PIO0_12 IOPCTL_MUX(0, 12, 4) /* PIO0_12 */ 330 #define GPIO0_GPIO12_PIO0_12 IOPCTL_MUX(0, 12, 0) /* PIO0_12 */ 331 #define LP_FLEXCOMM5_P2_PIO0_12 IOPCTL_MUX(0, 12, 1) /* PIO0_12 */ 332 #define PINT0_PINT0_PIO0_12 IOPCTL_MUX(0, 12, 0) /* PIO0_12 */ 333 #define PINT0_PINT1_PIO0_12 IOPCTL_MUX(0, 12, 0) /* PIO0_12 */ 334 #define PINT0_PINT2_PIO0_12 IOPCTL_MUX(0, 12, 0) /* PIO0_12 */ 335 #define PINT0_PINT3_PIO0_12 IOPCTL_MUX(0, 12, 0) /* PIO0_12 */ 336 #define PINT0_PINT4_PIO0_12 IOPCTL_MUX(0, 12, 0) /* PIO0_12 */ 337 #define PINT0_PINT5_PIO0_12 IOPCTL_MUX(0, 12, 0) /* PIO0_12 */ 338 #define PINT0_PINT6_PIO0_12 IOPCTL_MUX(0, 12, 0) /* PIO0_12 */ 339 #define PINT0_PINT7_PIO0_12 IOPCTL_MUX(0, 12, 0) /* PIO0_12 */ 340 #define SAI2_TX_DATA0_PIO0_12 IOPCTL_MUX(0, 12, 5) /* PIO0_12 */ 341 #define SCT0_IN0_PIO0_12 IOPCTL_MUX(0, 12, 2) /* PIO0_12 */ 342 #define SCT0_IN1_PIO0_12 IOPCTL_MUX(0, 12, 2) /* PIO0_12 */ 343 #define SCT0_IN2_PIO0_12 IOPCTL_MUX(0, 12, 2) /* PIO0_12 */ 344 #define SCT0_IN3_PIO0_12 IOPCTL_MUX(0, 12, 2) /* PIO0_12 */ 345 #define SCT0_IN4_PIO0_12 IOPCTL_MUX(0, 12, 2) /* PIO0_12 */ 346 #define SCT0_IN5_PIO0_12 IOPCTL_MUX(0, 12, 2) /* PIO0_12 */ 347 #define SCT0_IN6_PIO0_12 IOPCTL_MUX(0, 12, 2) /* PIO0_12 */ 348 #define SCT0_OUT6_PIO0_12 IOPCTL_MUX(0, 12, 3) /* PIO0_12 */ 349 #define CTIMER1_MATCH3_PIO0_13 IOPCTL_MUX(0, 13, 4) /* PIO0_13 */ 350 #define GPIO0_GPIO13_PIO0_13 IOPCTL_MUX(0, 13, 0) /* PIO0_13 */ 351 #define LP_FLEXCOMM5_P3_PIO0_13 IOPCTL_MUX(0, 13, 1) /* PIO0_13 */ 352 #define PINT0_PINT0_PIO0_13 IOPCTL_MUX(0, 13, 0) /* PIO0_13 */ 353 #define PINT0_PINT1_PIO0_13 IOPCTL_MUX(0, 13, 0) /* PIO0_13 */ 354 #define PINT0_PINT2_PIO0_13 IOPCTL_MUX(0, 13, 0) /* PIO0_13 */ 355 #define PINT0_PINT3_PIO0_13 IOPCTL_MUX(0, 13, 0) /* PIO0_13 */ 356 #define PINT0_PINT4_PIO0_13 IOPCTL_MUX(0, 13, 0) /* PIO0_13 */ 357 #define PINT0_PINT5_PIO0_13 IOPCTL_MUX(0, 13, 0) /* PIO0_13 */ 358 #define PINT0_PINT6_PIO0_13 IOPCTL_MUX(0, 13, 0) /* PIO0_13 */ 359 #define PINT0_PINT7_PIO0_13 IOPCTL_MUX(0, 13, 0) /* PIO0_13 */ 360 #define SAI2_TX_SYNC_PIO0_13 IOPCTL_MUX(0, 13, 5) /* PIO0_13 */ 361 #define SCT0_IN0_PIO0_13 IOPCTL_MUX(0, 13, 2) /* PIO0_13 */ 362 #define SCT0_IN1_PIO0_13 IOPCTL_MUX(0, 13, 2) /* PIO0_13 */ 363 #define SCT0_IN2_PIO0_13 IOPCTL_MUX(0, 13, 2) /* PIO0_13 */ 364 #define SCT0_IN3_PIO0_13 IOPCTL_MUX(0, 13, 2) /* PIO0_13 */ 365 #define SCT0_IN4_PIO0_13 IOPCTL_MUX(0, 13, 2) /* PIO0_13 */ 366 #define SCT0_IN5_PIO0_13 IOPCTL_MUX(0, 13, 2) /* PIO0_13 */ 367 #define SCT0_IN6_PIO0_13 IOPCTL_MUX(0, 13, 2) /* PIO0_13 */ 368 #define SCT0_OUT7_PIO0_13 IOPCTL_MUX(0, 13, 3) /* PIO0_13 */ 369 #define CLKCTL0_CLKOUT_VDD2_PIO0_14 IOPCTL_MUX(0, 14, 6) /* PIO0_14 */ 370 #define CTIMER0_CAPTURE0_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 371 #define CTIMER0_CAPTURE1_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 372 #define CTIMER0_CAPTURE2_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 373 #define CTIMER0_CAPTURE3_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 374 #define CTIMER1_CAPTURE0_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 375 #define CTIMER1_CAPTURE1_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 376 #define CTIMER1_CAPTURE2_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 377 #define CTIMER1_CAPTURE3_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 378 #define CTIMER2_CAPTURE0_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 379 #define CTIMER2_CAPTURE1_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 380 #define CTIMER2_CAPTURE2_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 381 #define CTIMER2_CAPTURE3_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 382 #define CTIMER3_CAPTURE0_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 383 #define CTIMER3_CAPTURE1_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 384 #define CTIMER3_CAPTURE2_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 385 #define CTIMER3_CAPTURE3_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 386 #define CTIMER4_CAPTURE0_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 387 #define CTIMER4_CAPTURE1_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 388 #define CTIMER4_CAPTURE2_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 389 #define CTIMER4_CAPTURE3_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 390 #define CTIMER_C_INP2_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 391 #define FLEXIO_TRIG0_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 392 #define FLEXIO_TRIG1_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 393 #define FLEXIO_TRIG2_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 394 #define FLEXIO_TRIG3_PIO0_14 IOPCTL_MUX(0, 14, 4) /* PIO0_14 */ 395 #define GPIO0_GPIO14_PIO0_14 IOPCTL_MUX(0, 14, 0) /* PIO0_14 */ 396 #define LP_FLEXCOMM5_P4_PIO0_14 IOPCTL_MUX(0, 14, 1) /* PIO0_14 */ 397 #define PINT0_PINT0_PIO0_14 IOPCTL_MUX(0, 14, 0) /* PIO0_14 */ 398 #define PINT0_PINT1_PIO0_14 IOPCTL_MUX(0, 14, 0) /* PIO0_14 */ 399 #define PINT0_PINT2_PIO0_14 IOPCTL_MUX(0, 14, 0) /* PIO0_14 */ 400 #define PINT0_PINT3_PIO0_14 IOPCTL_MUX(0, 14, 0) /* PIO0_14 */ 401 #define PINT0_PINT4_PIO0_14 IOPCTL_MUX(0, 14, 0) /* PIO0_14 */ 402 #define PINT0_PINT5_PIO0_14 IOPCTL_MUX(0, 14, 0) /* PIO0_14 */ 403 #define PINT0_PINT6_PIO0_14 IOPCTL_MUX(0, 14, 0) /* PIO0_14 */ 404 #define PINT0_PINT7_PIO0_14 IOPCTL_MUX(0, 14, 0) /* PIO0_14 */ 405 #define SAI2_RX_DATA0_PIO0_14 IOPCTL_MUX(0, 14, 5) /* PIO0_14 */ 406 #define SCT0_IN0_PIO0_14 IOPCTL_MUX(0, 14, 2) /* PIO0_14 */ 407 #define SCT0_IN1_PIO0_14 IOPCTL_MUX(0, 14, 2) /* PIO0_14 */ 408 #define SCT0_IN2_PIO0_14 IOPCTL_MUX(0, 14, 2) /* PIO0_14 */ 409 #define SCT0_IN3_PIO0_14 IOPCTL_MUX(0, 14, 2) /* PIO0_14 */ 410 #define SCT0_IN4_PIO0_14 IOPCTL_MUX(0, 14, 2) /* PIO0_14 */ 411 #define SCT0_IN5_PIO0_14 IOPCTL_MUX(0, 14, 2) /* PIO0_14 */ 412 #define SCT0_IN6_PIO0_14 IOPCTL_MUX(0, 14, 2) /* PIO0_14 */ 413 #define SCT0_OUT8_PIO0_14 IOPCTL_MUX(0, 14, 3) /* PIO0_14 */ 414 #define CTIMER0_CAPTURE0_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 415 #define CTIMER0_CAPTURE1_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 416 #define CTIMER0_CAPTURE2_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 417 #define CTIMER0_CAPTURE3_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 418 #define CTIMER1_CAPTURE0_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 419 #define CTIMER1_CAPTURE1_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 420 #define CTIMER1_CAPTURE2_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 421 #define CTIMER1_CAPTURE3_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 422 #define CTIMER2_CAPTURE0_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 423 #define CTIMER2_CAPTURE1_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 424 #define CTIMER2_CAPTURE2_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 425 #define CTIMER2_CAPTURE3_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 426 #define CTIMER3_CAPTURE0_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 427 #define CTIMER3_CAPTURE1_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 428 #define CTIMER3_CAPTURE2_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 429 #define CTIMER3_CAPTURE3_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 430 #define CTIMER4_CAPTURE0_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 431 #define CTIMER4_CAPTURE1_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 432 #define CTIMER4_CAPTURE2_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 433 #define CTIMER4_CAPTURE3_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 434 #define CTIMER_C_INP3_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 435 #define FLEXIO_TRIG0_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 436 #define FLEXIO_TRIG1_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 437 #define FLEXIO_TRIG2_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 438 #define FLEXIO_TRIG3_PIO0_15 IOPCTL_MUX(0, 15, 4) /* PIO0_15 */ 439 #define GPIO0_GPIO15_PIO0_15 IOPCTL_MUX(0, 15, 0) /* PIO0_15 */ 440 #define LP_FLEXCOMM2_P5_PIO0_15 IOPCTL_MUX(0, 15, 6) /* PIO0_15 */ 441 #define LP_FLEXCOMM5_P5_PIO0_15 IOPCTL_MUX(0, 15, 1) /* PIO0_15 */ 442 #define PINT0_PINT0_PIO0_15 IOPCTL_MUX(0, 15, 0) /* PIO0_15 */ 443 #define PINT0_PINT1_PIO0_15 IOPCTL_MUX(0, 15, 0) /* PIO0_15 */ 444 #define PINT0_PINT2_PIO0_15 IOPCTL_MUX(0, 15, 0) /* PIO0_15 */ 445 #define PINT0_PINT3_PIO0_15 IOPCTL_MUX(0, 15, 0) /* PIO0_15 */ 446 #define PINT0_PINT4_PIO0_15 IOPCTL_MUX(0, 15, 0) /* PIO0_15 */ 447 #define PINT0_PINT5_PIO0_15 IOPCTL_MUX(0, 15, 0) /* PIO0_15 */ 448 #define PINT0_PINT6_PIO0_15 IOPCTL_MUX(0, 15, 0) /* PIO0_15 */ 449 #define PINT0_PINT7_PIO0_15 IOPCTL_MUX(0, 15, 0) /* PIO0_15 */ 450 #define SAI2_RX_BCLK_PIO0_15 IOPCTL_MUX(0, 15, 5) /* PIO0_15 */ 451 #define SCT0_IN0_PIO0_15 IOPCTL_MUX(0, 15, 2) /* PIO0_15 */ 452 #define SCT0_IN1_PIO0_15 IOPCTL_MUX(0, 15, 2) /* PIO0_15 */ 453 #define SCT0_IN2_PIO0_15 IOPCTL_MUX(0, 15, 2) /* PIO0_15 */ 454 #define SCT0_IN3_PIO0_15 IOPCTL_MUX(0, 15, 2) /* PIO0_15 */ 455 #define SCT0_IN4_PIO0_15 IOPCTL_MUX(0, 15, 2) /* PIO0_15 */ 456 #define SCT0_IN5_PIO0_15 IOPCTL_MUX(0, 15, 2) /* PIO0_15 */ 457 #define SCT0_IN6_PIO0_15 IOPCTL_MUX(0, 15, 2) /* PIO0_15 */ 458 #define SCT0_OUT2_PIO0_15 IOPCTL_MUX(0, 15, 3) /* PIO0_15 */ 459 #define CTIMER0_MATCH1_PIO0_16 IOPCTL_MUX(0, 16, 4) /* PIO0_16 */ 460 #define GPIO0_GPIO16_PIO0_16 IOPCTL_MUX(0, 16, 0) /* PIO0_16 */ 461 #define LP_FLEXCOMM2_P6_PIO0_16 IOPCTL_MUX(0, 16, 6) /* PIO0_16 */ 462 #define LP_FLEXCOMM5_P6_PIO0_16 IOPCTL_MUX(0, 16, 1) /* PIO0_16 */ 463 #define PINT0_PINT0_PIO0_16 IOPCTL_MUX(0, 16, 0) /* PIO0_16 */ 464 #define PINT0_PINT1_PIO0_16 IOPCTL_MUX(0, 16, 0) /* PIO0_16 */ 465 #define PINT0_PINT2_PIO0_16 IOPCTL_MUX(0, 16, 0) /* PIO0_16 */ 466 #define PINT0_PINT3_PIO0_16 IOPCTL_MUX(0, 16, 0) /* PIO0_16 */ 467 #define PINT0_PINT4_PIO0_16 IOPCTL_MUX(0, 16, 0) /* PIO0_16 */ 468 #define PINT0_PINT5_PIO0_16 IOPCTL_MUX(0, 16, 0) /* PIO0_16 */ 469 #define PINT0_PINT6_PIO0_16 IOPCTL_MUX(0, 16, 0) /* PIO0_16 */ 470 #define PINT0_PINT7_PIO0_16 IOPCTL_MUX(0, 16, 0) /* PIO0_16 */ 471 #define SAI2_RX_SYNC_PIO0_16 IOPCTL_MUX(0, 16, 5) /* PIO0_16 */ 472 #define SCT0_IN0_PIO0_16 IOPCTL_MUX(0, 16, 2) /* PIO0_16 */ 473 #define SCT0_IN1_PIO0_16 IOPCTL_MUX(0, 16, 2) /* PIO0_16 */ 474 #define SCT0_IN2_PIO0_16 IOPCTL_MUX(0, 16, 2) /* PIO0_16 */ 475 #define SCT0_IN3_PIO0_16 IOPCTL_MUX(0, 16, 2) /* PIO0_16 */ 476 #define SCT0_IN4_PIO0_16 IOPCTL_MUX(0, 16, 2) /* PIO0_16 */ 477 #define SCT0_IN5_PIO0_16 IOPCTL_MUX(0, 16, 2) /* PIO0_16 */ 478 #define SCT0_IN6_PIO0_16 IOPCTL_MUX(0, 16, 2) /* PIO0_16 */ 479 #define SCT0_OUT3_PIO0_16 IOPCTL_MUX(0, 16, 3) /* PIO0_16 */ 480 #define CTIMER2_MATCH0_PIO0_17 IOPCTL_MUX(0, 17, 4) /* PIO0_17 */ 481 #define GPIO0_GPIO17_PIO0_17 IOPCTL_MUX(0, 17, 0) /* PIO0_17 */ 482 #define LP_FLEXCOMM6_P5_PIO0_17 IOPCTL_MUX(0, 17, 1) /* PIO0_17 */ 483 #define PINT0_PINT0_PIO0_17 IOPCTL_MUX(0, 17, 0) /* PIO0_17 */ 484 #define PINT0_PINT1_PIO0_17 IOPCTL_MUX(0, 17, 0) /* PIO0_17 */ 485 #define PINT0_PINT2_PIO0_17 IOPCTL_MUX(0, 17, 0) /* PIO0_17 */ 486 #define PINT0_PINT3_PIO0_17 IOPCTL_MUX(0, 17, 0) /* PIO0_17 */ 487 #define PINT0_PINT4_PIO0_17 IOPCTL_MUX(0, 17, 0) /* PIO0_17 */ 488 #define PINT0_PINT5_PIO0_17 IOPCTL_MUX(0, 17, 0) /* PIO0_17 */ 489 #define PINT0_PINT6_PIO0_17 IOPCTL_MUX(0, 17, 0) /* PIO0_17 */ 490 #define PINT0_PINT7_PIO0_17 IOPCTL_MUX(0, 17, 0) /* PIO0_17 */ 491 #define SAI1_RX_BCLK_PIO0_17 IOPCTL_MUX(0, 17, 5) /* PIO0_17 */ 492 #define SCT0_IN0_PIO0_17 IOPCTL_MUX(0, 17, 2) /* PIO0_17 */ 493 #define SCT0_IN1_PIO0_17 IOPCTL_MUX(0, 17, 2) /* PIO0_17 */ 494 #define SCT0_IN2_PIO0_17 IOPCTL_MUX(0, 17, 2) /* PIO0_17 */ 495 #define SCT0_IN3_PIO0_17 IOPCTL_MUX(0, 17, 2) /* PIO0_17 */ 496 #define SCT0_IN4_PIO0_17 IOPCTL_MUX(0, 17, 2) /* PIO0_17 */ 497 #define SCT0_IN5_PIO0_17 IOPCTL_MUX(0, 17, 2) /* PIO0_17 */ 498 #define SCT0_IN6_PIO0_17 IOPCTL_MUX(0, 17, 2) /* PIO0_17 */ 499 #define SCT0_OUT0_PIO0_17 IOPCTL_MUX(0, 17, 3) /* PIO0_17 */ 500 #define CTIMER2_MATCH1_PIO0_18 IOPCTL_MUX(0, 18, 4) /* PIO0_18 */ 501 #define GPIO0_GPIO18_PIO0_18 IOPCTL_MUX(0, 18, 0) /* PIO0_18 */ 502 #define LP_FLEXCOMM6_P6_PIO0_18 IOPCTL_MUX(0, 18, 1) /* PIO0_18 */ 503 #define PINT0_PINT0_PIO0_18 IOPCTL_MUX(0, 18, 0) /* PIO0_18 */ 504 #define PINT0_PINT1_PIO0_18 IOPCTL_MUX(0, 18, 0) /* PIO0_18 */ 505 #define PINT0_PINT2_PIO0_18 IOPCTL_MUX(0, 18, 0) /* PIO0_18 */ 506 #define PINT0_PINT3_PIO0_18 IOPCTL_MUX(0, 18, 0) /* PIO0_18 */ 507 #define PINT0_PINT4_PIO0_18 IOPCTL_MUX(0, 18, 0) /* PIO0_18 */ 508 #define PINT0_PINT5_PIO0_18 IOPCTL_MUX(0, 18, 0) /* PIO0_18 */ 509 #define PINT0_PINT6_PIO0_18 IOPCTL_MUX(0, 18, 0) /* PIO0_18 */ 510 #define PINT0_PINT7_PIO0_18 IOPCTL_MUX(0, 18, 0) /* PIO0_18 */ 511 #define SAI1_RX_DATA0_PIO0_18 IOPCTL_MUX(0, 18, 5) /* PIO0_18 */ 512 #define SCT0_IN0_PIO0_18 IOPCTL_MUX(0, 18, 2) /* PIO0_18 */ 513 #define SCT0_IN1_PIO0_18 IOPCTL_MUX(0, 18, 2) /* PIO0_18 */ 514 #define SCT0_IN2_PIO0_18 IOPCTL_MUX(0, 18, 2) /* PIO0_18 */ 515 #define SCT0_IN3_PIO0_18 IOPCTL_MUX(0, 18, 2) /* PIO0_18 */ 516 #define SCT0_IN4_PIO0_18 IOPCTL_MUX(0, 18, 2) /* PIO0_18 */ 517 #define SCT0_IN5_PIO0_18 IOPCTL_MUX(0, 18, 2) /* PIO0_18 */ 518 #define SCT0_IN6_PIO0_18 IOPCTL_MUX(0, 18, 2) /* PIO0_18 */ 519 #define SCT0_OUT1_PIO0_18 IOPCTL_MUX(0, 18, 3) /* PIO0_18 */ 520 #define CTIMER2_MATCH2_PIO0_19 IOPCTL_MUX(0, 19, 4) /* PIO0_19 */ 521 #define GPIO0_GPIO19_PIO0_19 IOPCTL_MUX(0, 19, 0) /* PIO0_19 */ 522 #define LP_FLEXCOMM6_P2_PIO0_19 IOPCTL_MUX(0, 19, 1) /* PIO0_19 */ 523 #define PINT0_PINT0_PIO0_19 IOPCTL_MUX(0, 19, 0) /* PIO0_19 */ 524 #define PINT0_PINT1_PIO0_19 IOPCTL_MUX(0, 19, 0) /* PIO0_19 */ 525 #define PINT0_PINT2_PIO0_19 IOPCTL_MUX(0, 19, 0) /* PIO0_19 */ 526 #define PINT0_PINT3_PIO0_19 IOPCTL_MUX(0, 19, 0) /* PIO0_19 */ 527 #define PINT0_PINT4_PIO0_19 IOPCTL_MUX(0, 19, 0) /* PIO0_19 */ 528 #define PINT0_PINT5_PIO0_19 IOPCTL_MUX(0, 19, 0) /* PIO0_19 */ 529 #define PINT0_PINT6_PIO0_19 IOPCTL_MUX(0, 19, 0) /* PIO0_19 */ 530 #define PINT0_PINT7_PIO0_19 IOPCTL_MUX(0, 19, 0) /* PIO0_19 */ 531 #define SAI1_RX_SYNC_PIO0_19 IOPCTL_MUX(0, 19, 5) /* PIO0_19 */ 532 #define SCT0_IN0_PIO0_19 IOPCTL_MUX(0, 19, 2) /* PIO0_19 */ 533 #define SCT0_IN1_PIO0_19 IOPCTL_MUX(0, 19, 2) /* PIO0_19 */ 534 #define SCT0_IN2_PIO0_19 IOPCTL_MUX(0, 19, 2) /* PIO0_19 */ 535 #define SCT0_IN3_PIO0_19 IOPCTL_MUX(0, 19, 2) /* PIO0_19 */ 536 #define SCT0_IN4_PIO0_19 IOPCTL_MUX(0, 19, 2) /* PIO0_19 */ 537 #define SCT0_IN5_PIO0_19 IOPCTL_MUX(0, 19, 2) /* PIO0_19 */ 538 #define SCT0_IN6_PIO0_19 IOPCTL_MUX(0, 19, 2) /* PIO0_19 */ 539 #define SCT0_OUT2_PIO0_19 IOPCTL_MUX(0, 19, 3) /* PIO0_19 */ 540 #define CTIMER2_MATCH3_PIO0_20 IOPCTL_MUX(0, 20, 4) /* PIO0_20 */ 541 #define GPIO0_GPIO20_PIO0_20 IOPCTL_MUX(0, 20, 0) /* PIO0_20 */ 542 #define LP_FLEXCOMM6_P3_PIO0_20 IOPCTL_MUX(0, 20, 1) /* PIO0_20 */ 543 #define PINT0_PINT0_PIO0_20 IOPCTL_MUX(0, 20, 0) /* PIO0_20 */ 544 #define PINT0_PINT1_PIO0_20 IOPCTL_MUX(0, 20, 0) /* PIO0_20 */ 545 #define PINT0_PINT2_PIO0_20 IOPCTL_MUX(0, 20, 0) /* PIO0_20 */ 546 #define PINT0_PINT3_PIO0_20 IOPCTL_MUX(0, 20, 0) /* PIO0_20 */ 547 #define PINT0_PINT4_PIO0_20 IOPCTL_MUX(0, 20, 0) /* PIO0_20 */ 548 #define PINT0_PINT5_PIO0_20 IOPCTL_MUX(0, 20, 0) /* PIO0_20 */ 549 #define PINT0_PINT6_PIO0_20 IOPCTL_MUX(0, 20, 0) /* PIO0_20 */ 550 #define PINT0_PINT7_PIO0_20 IOPCTL_MUX(0, 20, 0) /* PIO0_20 */ 551 #define SAI1_TX_BCLK_PIO0_20 IOPCTL_MUX(0, 20, 5) /* PIO0_20 */ 552 #define SCT0_IN0_PIO0_20 IOPCTL_MUX(0, 20, 2) /* PIO0_20 */ 553 #define SCT0_IN1_PIO0_20 IOPCTL_MUX(0, 20, 2) /* PIO0_20 */ 554 #define SCT0_IN2_PIO0_20 IOPCTL_MUX(0, 20, 2) /* PIO0_20 */ 555 #define SCT0_IN3_PIO0_20 IOPCTL_MUX(0, 20, 2) /* PIO0_20 */ 556 #define SCT0_IN4_PIO0_20 IOPCTL_MUX(0, 20, 2) /* PIO0_20 */ 557 #define SCT0_IN5_PIO0_20 IOPCTL_MUX(0, 20, 2) /* PIO0_20 */ 558 #define SCT0_IN6_PIO0_20 IOPCTL_MUX(0, 20, 2) /* PIO0_20 */ 559 #define SCT0_OUT3_PIO0_20 IOPCTL_MUX(0, 20, 3) /* PIO0_20 */ 560 #define CLKCTL0_MCLK_PIO0_21 IOPCTL_MUX(0, 21, 6) /* PIO0_21 */ 561 #define CTIMER0_CAPTURE0_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 562 #define CTIMER0_CAPTURE1_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 563 #define CTIMER0_CAPTURE2_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 564 #define CTIMER0_CAPTURE3_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 565 #define CTIMER1_CAPTURE0_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 566 #define CTIMER1_CAPTURE1_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 567 #define CTIMER1_CAPTURE2_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 568 #define CTIMER1_CAPTURE3_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 569 #define CTIMER2_CAPTURE0_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 570 #define CTIMER2_CAPTURE1_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 571 #define CTIMER2_CAPTURE2_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 572 #define CTIMER2_CAPTURE3_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 573 #define CTIMER3_CAPTURE0_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 574 #define CTIMER3_CAPTURE1_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 575 #define CTIMER3_CAPTURE2_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 576 #define CTIMER3_CAPTURE3_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 577 #define CTIMER4_CAPTURE0_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 578 #define CTIMER4_CAPTURE1_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 579 #define CTIMER4_CAPTURE2_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 580 #define CTIMER4_CAPTURE3_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 581 #define CTIMER_C_INP4_PIO0_21 IOPCTL_MUX(0, 21, 4) /* PIO0_21 */ 582 #define GPIO0_GPIO21_PIO0_21 IOPCTL_MUX(0, 21, 0) /* PIO0_21 */ 583 #define LP_FLEXCOMM6_P0_PIO0_21 IOPCTL_MUX(0, 21, 1) /* PIO0_21 */ 584 #define PINT0_PINT0_PIO0_21 IOPCTL_MUX(0, 21, 0) /* PIO0_21 */ 585 #define PINT0_PINT1_PIO0_21 IOPCTL_MUX(0, 21, 0) /* PIO0_21 */ 586 #define PINT0_PINT2_PIO0_21 IOPCTL_MUX(0, 21, 0) /* PIO0_21 */ 587 #define PINT0_PINT3_PIO0_21 IOPCTL_MUX(0, 21, 0) /* PIO0_21 */ 588 #define PINT0_PINT4_PIO0_21 IOPCTL_MUX(0, 21, 0) /* PIO0_21 */ 589 #define PINT0_PINT5_PIO0_21 IOPCTL_MUX(0, 21, 0) /* PIO0_21 */ 590 #define PINT0_PINT6_PIO0_21 IOPCTL_MUX(0, 21, 0) /* PIO0_21 */ 591 #define PINT0_PINT7_PIO0_21 IOPCTL_MUX(0, 21, 0) /* PIO0_21 */ 592 #define SAI1_TX_DATA0_PIO0_21 IOPCTL_MUX(0, 21, 5) /* PIO0_21 */ 593 #define SCT0_IN0_PIO0_21 IOPCTL_MUX(0, 21, 6) /* PIO0_21 */ 594 #define SCT0_IN1_PIO0_21 IOPCTL_MUX(0, 21, 6) /* PIO0_21 */ 595 #define SCT0_IN2_PIO0_21 IOPCTL_MUX(0, 21, 6) /* PIO0_21 */ 596 #define SCT0_IN3_PIO0_21 IOPCTL_MUX(0, 21, 6) /* PIO0_21 */ 597 #define SCT0_IN4_PIO0_21 IOPCTL_MUX(0, 21, 6) /* PIO0_21 */ 598 #define SCT0_IN5_PIO0_21 IOPCTL_MUX(0, 21, 6) /* PIO0_21 */ 599 #define SCT0_IN6_PIO0_21 IOPCTL_MUX(0, 21, 6) /* PIO0_21 */ 600 #define SCT0_OUT6_PIO0_21 IOPCTL_MUX(0, 21, 3) /* PIO0_21 */ 601 #define CLKCTL0_CLKOUT_VDD2_PIO0_22 IOPCTL_MUX(0, 22, 6) /* PIO0_22 */ 602 #define CTIMER0_CAPTURE0_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 603 #define CTIMER0_CAPTURE1_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 604 #define CTIMER0_CAPTURE2_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 605 #define CTIMER0_CAPTURE3_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 606 #define CTIMER1_CAPTURE0_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 607 #define CTIMER1_CAPTURE1_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 608 #define CTIMER1_CAPTURE2_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 609 #define CTIMER1_CAPTURE3_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 610 #define CTIMER2_CAPTURE0_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 611 #define CTIMER2_CAPTURE1_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 612 #define CTIMER2_CAPTURE2_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 613 #define CTIMER2_CAPTURE3_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 614 #define CTIMER3_CAPTURE0_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 615 #define CTIMER3_CAPTURE1_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 616 #define CTIMER3_CAPTURE2_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 617 #define CTIMER3_CAPTURE3_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 618 #define CTIMER4_CAPTURE0_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 619 #define CTIMER4_CAPTURE1_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 620 #define CTIMER4_CAPTURE2_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 621 #define CTIMER4_CAPTURE3_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 622 #define CTIMER_C_INP5_PIO0_22 IOPCTL_MUX(0, 22, 4) /* PIO0_22 */ 623 #define GPIO0_GPIO22_PIO0_22 IOPCTL_MUX(0, 22, 0) /* PIO0_22 */ 624 #define LP_FLEXCOMM6_P1_PIO0_22 IOPCTL_MUX(0, 22, 1) /* PIO0_22 */ 625 #define PINT0_PINT0_PIO0_22 IOPCTL_MUX(0, 22, 0) /* PIO0_22 */ 626 #define PINT0_PINT1_PIO0_22 IOPCTL_MUX(0, 22, 0) /* PIO0_22 */ 627 #define PINT0_PINT2_PIO0_22 IOPCTL_MUX(0, 22, 0) /* PIO0_22 */ 628 #define PINT0_PINT3_PIO0_22 IOPCTL_MUX(0, 22, 0) /* PIO0_22 */ 629 #define PINT0_PINT4_PIO0_22 IOPCTL_MUX(0, 22, 0) /* PIO0_22 */ 630 #define PINT0_PINT5_PIO0_22 IOPCTL_MUX(0, 22, 0) /* PIO0_22 */ 631 #define PINT0_PINT6_PIO0_22 IOPCTL_MUX(0, 22, 0) /* PIO0_22 */ 632 #define PINT0_PINT7_PIO0_22 IOPCTL_MUX(0, 22, 0) /* PIO0_22 */ 633 #define SAI1_TX_SYNC_PIO0_22 IOPCTL_MUX(0, 22, 5) /* PIO0_22 */ 634 #define SCT0_IN0_PIO0_22 IOPCTL_MUX(0, 22, 2) /* PIO0_22 */ 635 #define SCT0_IN1_PIO0_22 IOPCTL_MUX(0, 22, 2) /* PIO0_22 */ 636 #define SCT0_IN2_PIO0_22 IOPCTL_MUX(0, 22, 2) /* PIO0_22 */ 637 #define SCT0_IN3_PIO0_22 IOPCTL_MUX(0, 22, 2) /* PIO0_22 */ 638 #define SCT0_IN4_PIO0_22 IOPCTL_MUX(0, 22, 2) /* PIO0_22 */ 639 #define SCT0_IN5_PIO0_22 IOPCTL_MUX(0, 22, 2) /* PIO0_22 */ 640 #define SCT0_IN6_PIO0_22 IOPCTL_MUX(0, 22, 2) /* PIO0_22 */ 641 #define SCT0_OUT4_PIO0_22 IOPCTL_MUX(0, 22, 3) /* PIO0_22 */ 642 #define CTIMER4_MATCH0_PIO0_31 IOPCTL_MUX(0, 31, 4) /* PIO0_31 */ 643 #define GPIO0_GPIO31_PIO0_31 IOPCTL_MUX(0, 31, 0) /* PIO0_31 */ 644 #define LP_FLEXCOMM0_P0_PIO0_31 IOPCTL_MUX(0, 31, 1) /* PIO0_31 */ 645 #define PINT0_PINT0_PIO0_31 IOPCTL_MUX(0, 31, 0) /* PIO0_31 */ 646 #define PINT0_PINT1_PIO0_31 IOPCTL_MUX(0, 31, 0) /* PIO0_31 */ 647 #define PINT0_PINT2_PIO0_31 IOPCTL_MUX(0, 31, 0) /* PIO0_31 */ 648 #define PINT0_PINT3_PIO0_31 IOPCTL_MUX(0, 31, 0) /* PIO0_31 */ 649 #define PINT0_PINT4_PIO0_31 IOPCTL_MUX(0, 31, 0) /* PIO0_31 */ 650 #define PINT0_PINT5_PIO0_31 IOPCTL_MUX(0, 31, 0) /* PIO0_31 */ 651 #define PINT0_PINT6_PIO0_31 IOPCTL_MUX(0, 31, 0) /* PIO0_31 */ 652 #define PINT0_PINT7_PIO0_31 IOPCTL_MUX(0, 31, 0) /* PIO0_31 */ 653 #define SCT0_OUT8_PIO0_31 IOPCTL_MUX(0, 31, 3) /* PIO0_31 */ 654 #define UTICK0_CAPTURE2_PIO0_31 IOPCTL_MUX(0, 31, 2) /* PIO0_31 */ 655 #define CTIMER4_MATCH1_PIO1_0 IOPCTL_MUX(0, 32, 4) /* PIO1_0 */ 656 #define GPIO1_GPIO0_PIO1_0 IOPCTL_MUX(0, 32, 0) /* PIO1_0 */ 657 #define LP_FLEXCOMM0_P1_PIO1_0 IOPCTL_MUX(0, 32, 1) /* PIO1_0 */ 658 #define PINT0_PINT0_PIO1_0 IOPCTL_MUX(0, 32, 0) /* PIO1_0 */ 659 #define PINT0_PINT1_PIO1_0 IOPCTL_MUX(0, 32, 0) /* PIO1_0 */ 660 #define PINT0_PINT2_PIO1_0 IOPCTL_MUX(0, 32, 0) /* PIO1_0 */ 661 #define PINT0_PINT3_PIO1_0 IOPCTL_MUX(0, 32, 0) /* PIO1_0 */ 662 #define PINT0_PINT4_PIO1_0 IOPCTL_MUX(0, 32, 0) /* PIO1_0 */ 663 #define PINT0_PINT5_PIO1_0 IOPCTL_MUX(0, 32, 0) /* PIO1_0 */ 664 #define PINT0_PINT6_PIO1_0 IOPCTL_MUX(0, 32, 0) /* PIO1_0 */ 665 #define PINT0_PINT7_PIO1_0 IOPCTL_MUX(0, 32, 0) /* PIO1_0 */ 666 #define SCT0_OUT9_PIO1_0 IOPCTL_MUX(0, 32, 3) /* PIO1_0 */ 667 #define CLKCTL3_CLKOUT_VDD1_PIO1_2 IOPCTL_MUX(0, 34, 6) /* PIO1_2 */ 668 #define CTIMER4_MATCH3_PIO1_2 IOPCTL_MUX(0, 34, 4) /* PIO1_2 */ 669 #define GPIO1_GPIO2_PIO1_2 IOPCTL_MUX(0, 34, 0) /* PIO1_2 */ 670 #define LP_FLEXCOMM0_P3_PIO1_2 IOPCTL_MUX(0, 34, 1) /* PIO1_2 */ 671 #define LP_FLEXCOMM9_P5_PIO1_2 IOPCTL_MUX(0, 34, 5) /* PIO1_2 */ 672 #define PINT0_PINT0_PIO1_2 IOPCTL_MUX(0, 34, 0) /* PIO1_2 */ 673 #define PINT0_PINT1_PIO1_2 IOPCTL_MUX(0, 34, 0) /* PIO1_2 */ 674 #define PINT0_PINT2_PIO1_2 IOPCTL_MUX(0, 34, 0) /* PIO1_2 */ 675 #define PINT0_PINT3_PIO1_2 IOPCTL_MUX(0, 34, 0) /* PIO1_2 */ 676 #define PINT0_PINT4_PIO1_2 IOPCTL_MUX(0, 34, 0) /* PIO1_2 */ 677 #define PINT0_PINT5_PIO1_2 IOPCTL_MUX(0, 34, 0) /* PIO1_2 */ 678 #define PINT0_PINT6_PIO1_2 IOPCTL_MUX(0, 34, 0) /* PIO1_2 */ 679 #define PINT0_PINT7_PIO1_2 IOPCTL_MUX(0, 34, 0) /* PIO1_2 */ 680 #define SCT0_IN0_PIO1_2 IOPCTL_MUX(0, 34, 2) /* PIO1_2 */ 681 #define SCT0_IN1_PIO1_2 IOPCTL_MUX(0, 34, 2) /* PIO1_2 */ 682 #define SCT0_IN2_PIO1_2 IOPCTL_MUX(0, 34, 2) /* PIO1_2 */ 683 #define SCT0_IN3_PIO1_2 IOPCTL_MUX(0, 34, 2) /* PIO1_2 */ 684 #define SCT0_IN4_PIO1_2 IOPCTL_MUX(0, 34, 2) /* PIO1_2 */ 685 #define SCT0_IN5_PIO1_2 IOPCTL_MUX(0, 34, 2) /* PIO1_2 */ 686 #define SCT0_IN6_PIO1_2 IOPCTL_MUX(0, 34, 2) /* PIO1_2 */ 687 #define SCT0_OUT6_PIO1_2 IOPCTL_MUX(0, 34, 3) /* PIO1_2 */ 688 #define CTIMER0_CAPTURE0_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 689 #define CTIMER0_CAPTURE1_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 690 #define CTIMER0_CAPTURE2_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 691 #define CTIMER0_CAPTURE3_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 692 #define CTIMER1_CAPTURE0_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 693 #define CTIMER1_CAPTURE1_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 694 #define CTIMER1_CAPTURE2_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 695 #define CTIMER1_CAPTURE3_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 696 #define CTIMER2_CAPTURE0_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 697 #define CTIMER2_CAPTURE1_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 698 #define CTIMER2_CAPTURE2_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 699 #define CTIMER2_CAPTURE3_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 700 #define CTIMER3_CAPTURE0_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 701 #define CTIMER3_CAPTURE1_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 702 #define CTIMER3_CAPTURE2_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 703 #define CTIMER3_CAPTURE3_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 704 #define CTIMER4_CAPTURE0_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 705 #define CTIMER4_CAPTURE1_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 706 #define CTIMER4_CAPTURE2_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 707 #define CTIMER4_CAPTURE3_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 708 #define CTIMER_C_INP8_PIO1_3 IOPCTL_MUX(0, 35, 4) /* PIO1_3 */ 709 #define GPIO1_GPIO3_PIO1_3 IOPCTL_MUX(0, 35, 0) /* PIO1_3 */ 710 #define LP_FLEXCOMM0_P4_PIO1_3 IOPCTL_MUX(0, 35, 1) /* PIO1_3 */ 711 #define LP_FLEXCOMM9_P6_PIO1_3 IOPCTL_MUX(0, 35, 5) /* PIO1_3 */ 712 #define PINT0_PINT0_PIO1_3 IOPCTL_MUX(0, 35, 0) /* PIO1_3 */ 713 #define PINT0_PINT1_PIO1_3 IOPCTL_MUX(0, 35, 0) /* PIO1_3 */ 714 #define PINT0_PINT2_PIO1_3 IOPCTL_MUX(0, 35, 0) /* PIO1_3 */ 715 #define PINT0_PINT3_PIO1_3 IOPCTL_MUX(0, 35, 0) /* PIO1_3 */ 716 #define PINT0_PINT4_PIO1_3 IOPCTL_MUX(0, 35, 0) /* PIO1_3 */ 717 #define PINT0_PINT5_PIO1_3 IOPCTL_MUX(0, 35, 0) /* PIO1_3 */ 718 #define PINT0_PINT6_PIO1_3 IOPCTL_MUX(0, 35, 0) /* PIO1_3 */ 719 #define PINT0_PINT7_PIO1_3 IOPCTL_MUX(0, 35, 0) /* PIO1_3 */ 720 #define PIN_32KHZ_CLKOUT_PIO1_3 IOPCTL_MUX(0, 35, 6) /* PIO1_3 */ 721 #define SCT0_IN0_PIO1_3 IOPCTL_MUX(0, 35, 2) /* PIO1_3 */ 722 #define SCT0_IN1_PIO1_3 IOPCTL_MUX(0, 35, 2) /* PIO1_3 */ 723 #define SCT0_IN2_PIO1_3 IOPCTL_MUX(0, 35, 2) /* PIO1_3 */ 724 #define SCT0_IN3_PIO1_3 IOPCTL_MUX(0, 35, 2) /* PIO1_3 */ 725 #define SCT0_IN4_PIO1_3 IOPCTL_MUX(0, 35, 2) /* PIO1_3 */ 726 #define SCT0_IN5_PIO1_3 IOPCTL_MUX(0, 35, 2) /* PIO1_3 */ 727 #define SCT0_IN6_PIO1_3 IOPCTL_MUX(0, 35, 2) /* PIO1_3 */ 728 #define SCT0_OUT7_PIO1_3 IOPCTL_MUX(0, 35, 3) /* PIO1_3 */ 729 #define CTIMER1_MATCH0_PIO1_4 IOPCTL_MUX(0, 36, 4) /* PIO1_4 */ 730 #define GPIO1_GPIO4_PIO1_4 IOPCTL_MUX(0, 36, 0) /* PIO1_4 */ 731 #define LP_FLEXCOMM0_P5_PIO1_4 IOPCTL_MUX(0, 36, 1) /* PIO1_4 */ 732 #define LP_FLEXCOMM9_P3_PIO1_4 IOPCTL_MUX(0, 36, 5) /* PIO1_4 */ 733 #define PINT0_PINT0_PIO1_4 IOPCTL_MUX(0, 36, 0) /* PIO1_4 */ 734 #define PINT0_PINT1_PIO1_4 IOPCTL_MUX(0, 36, 0) /* PIO1_4 */ 735 #define PINT0_PINT2_PIO1_4 IOPCTL_MUX(0, 36, 0) /* PIO1_4 */ 736 #define PINT0_PINT3_PIO1_4 IOPCTL_MUX(0, 36, 0) /* PIO1_4 */ 737 #define PINT0_PINT4_PIO1_4 IOPCTL_MUX(0, 36, 0) /* PIO1_4 */ 738 #define PINT0_PINT5_PIO1_4 IOPCTL_MUX(0, 36, 0) /* PIO1_4 */ 739 #define PINT0_PINT6_PIO1_4 IOPCTL_MUX(0, 36, 0) /* PIO1_4 */ 740 #define PINT0_PINT7_PIO1_4 IOPCTL_MUX(0, 36, 0) /* PIO1_4 */ 741 #define SCT0_IN0_PIO1_4 IOPCTL_MUX(0, 36, 2) /* PIO1_4 */ 742 #define SCT0_IN1_PIO1_4 IOPCTL_MUX(0, 36, 2) /* PIO1_4 */ 743 #define SCT0_IN2_PIO1_4 IOPCTL_MUX(0, 36, 2) /* PIO1_4 */ 744 #define SCT0_IN3_PIO1_4 IOPCTL_MUX(0, 36, 2) /* PIO1_4 */ 745 #define SCT0_IN4_PIO1_4 IOPCTL_MUX(0, 36, 2) /* PIO1_4 */ 746 #define SCT0_IN5_PIO1_4 IOPCTL_MUX(0, 36, 2) /* PIO1_4 */ 747 #define SCT0_IN6_PIO1_4 IOPCTL_MUX(0, 36, 2) /* PIO1_4 */ 748 #define SCT0_OUT8_PIO1_4 IOPCTL_MUX(0, 36, 3) /* PIO1_4 */ 749 #define CTIMER1_MATCH1_PIO1_5 IOPCTL_MUX(0, 37, 4) /* PIO1_5 */ 750 #define GPIO1_GPIO5_PIO1_5 IOPCTL_MUX(0, 37, 0) /* PIO1_5 */ 751 #define LP_FLEXCOMM0_P6_PIO1_5 IOPCTL_MUX(0, 37, 1) /* PIO1_5 */ 752 #define LP_FLEXCOMM9_P4_PIO1_5 IOPCTL_MUX(0, 37, 5) /* PIO1_5 */ 753 #define PINT0_PINT0_PIO1_5 IOPCTL_MUX(0, 37, 0) /* PIO1_5 */ 754 #define PINT0_PINT1_PIO1_5 IOPCTL_MUX(0, 37, 0) /* PIO1_5 */ 755 #define PINT0_PINT2_PIO1_5 IOPCTL_MUX(0, 37, 0) /* PIO1_5 */ 756 #define PINT0_PINT3_PIO1_5 IOPCTL_MUX(0, 37, 0) /* PIO1_5 */ 757 #define PINT0_PINT4_PIO1_5 IOPCTL_MUX(0, 37, 0) /* PIO1_5 */ 758 #define PINT0_PINT5_PIO1_5 IOPCTL_MUX(0, 37, 0) /* PIO1_5 */ 759 #define PINT0_PINT6_PIO1_5 IOPCTL_MUX(0, 37, 0) /* PIO1_5 */ 760 #define PINT0_PINT7_PIO1_5 IOPCTL_MUX(0, 37, 0) /* PIO1_5 */ 761 #define SCT0_IN0_PIO1_5 IOPCTL_MUX(0, 37, 2) /* PIO1_5 */ 762 #define SCT0_IN1_PIO1_5 IOPCTL_MUX(0, 37, 2) /* PIO1_5 */ 763 #define SCT0_IN2_PIO1_5 IOPCTL_MUX(0, 37, 2) /* PIO1_5 */ 764 #define SCT0_IN3_PIO1_5 IOPCTL_MUX(0, 37, 2) /* PIO1_5 */ 765 #define SCT0_IN4_PIO1_5 IOPCTL_MUX(0, 37, 2) /* PIO1_5 */ 766 #define SCT0_IN5_PIO1_5 IOPCTL_MUX(0, 37, 2) /* PIO1_5 */ 767 #define SCT0_IN6_PIO1_5 IOPCTL_MUX(0, 37, 2) /* PIO1_5 */ 768 #define SCT0_OUT9_PIO1_5 IOPCTL_MUX(0, 37, 3) /* PIO1_5 */ 769 #define CTIMER0_CAPTURE0_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 770 #define CTIMER0_CAPTURE1_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 771 #define CTIMER0_CAPTURE2_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 772 #define CTIMER0_CAPTURE3_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 773 #define CTIMER1_CAPTURE0_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 774 #define CTIMER1_CAPTURE1_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 775 #define CTIMER1_CAPTURE2_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 776 #define CTIMER1_CAPTURE3_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 777 #define CTIMER2_CAPTURE0_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 778 #define CTIMER2_CAPTURE1_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 779 #define CTIMER2_CAPTURE2_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 780 #define CTIMER2_CAPTURE3_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 781 #define CTIMER3_CAPTURE0_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 782 #define CTIMER3_CAPTURE1_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 783 #define CTIMER3_CAPTURE2_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 784 #define CTIMER3_CAPTURE3_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 785 #define CTIMER4_CAPTURE0_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 786 #define CTIMER4_CAPTURE1_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 787 #define CTIMER4_CAPTURE2_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 788 #define CTIMER4_CAPTURE3_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 789 #define CTIMER_C_INP12_PIO1_6 IOPCTL_MUX(0, 38, 4) /* PIO1_6 */ 790 #define GPIO1_GPIO6_PIO1_6 IOPCTL_MUX(0, 38, 0) /* PIO1_6 */ 791 #define I3C1_PUR_PIO1_6 IOPCTL_MUX(0, 38, 5) /* PIO1_6 */ 792 #define LP_FLEXCOMM1_P4_PIO1_6 IOPCTL_MUX(0, 38, 1) /* PIO1_6 */ 793 #define PINT0_PINT0_PIO1_6 IOPCTL_MUX(0, 38, 0) /* PIO1_6 */ 794 #define PINT0_PINT1_PIO1_6 IOPCTL_MUX(0, 38, 0) /* PIO1_6 */ 795 #define PINT0_PINT2_PIO1_6 IOPCTL_MUX(0, 38, 0) /* PIO1_6 */ 796 #define PINT0_PINT3_PIO1_6 IOPCTL_MUX(0, 38, 0) /* PIO1_6 */ 797 #define PINT0_PINT4_PIO1_6 IOPCTL_MUX(0, 38, 0) /* PIO1_6 */ 798 #define PINT0_PINT5_PIO1_6 IOPCTL_MUX(0, 38, 0) /* PIO1_6 */ 799 #define PINT0_PINT6_PIO1_6 IOPCTL_MUX(0, 38, 0) /* PIO1_6 */ 800 #define PINT0_PINT7_PIO1_6 IOPCTL_MUX(0, 38, 0) /* PIO1_6 */ 801 #define SCT0_IN0_PIO1_6 IOPCTL_MUX(0, 38, 2) /* PIO1_6 */ 802 #define SCT0_IN1_PIO1_6 IOPCTL_MUX(0, 38, 2) /* PIO1_6 */ 803 #define SCT0_IN2_PIO1_6 IOPCTL_MUX(0, 38, 2) /* PIO1_6 */ 804 #define SCT0_IN3_PIO1_6 IOPCTL_MUX(0, 38, 2) /* PIO1_6 */ 805 #define SCT0_IN4_PIO1_6 IOPCTL_MUX(0, 38, 2) /* PIO1_6 */ 806 #define SCT0_IN5_PIO1_6 IOPCTL_MUX(0, 38, 2) /* PIO1_6 */ 807 #define SCT0_IN6_PIO1_6 IOPCTL_MUX(0, 38, 2) /* PIO1_6 */ 808 #define SCT0_OUT0_PIO1_6 IOPCTL_MUX(0, 38, 3) /* PIO1_6 */ 809 #define CTIMER0_CAPTURE0_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 810 #define CTIMER0_CAPTURE1_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 811 #define CTIMER0_CAPTURE2_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 812 #define CTIMER0_CAPTURE3_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 813 #define CTIMER1_CAPTURE0_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 814 #define CTIMER1_CAPTURE1_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 815 #define CTIMER1_CAPTURE2_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 816 #define CTIMER1_CAPTURE3_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 817 #define CTIMER2_CAPTURE0_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 818 #define CTIMER2_CAPTURE1_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 819 #define CTIMER2_CAPTURE2_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 820 #define CTIMER2_CAPTURE3_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 821 #define CTIMER3_CAPTURE0_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 822 #define CTIMER3_CAPTURE1_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 823 #define CTIMER3_CAPTURE2_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 824 #define CTIMER3_CAPTURE3_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 825 #define CTIMER4_CAPTURE0_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 826 #define CTIMER4_CAPTURE1_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 827 #define CTIMER4_CAPTURE2_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 828 #define CTIMER4_CAPTURE3_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 829 #define CTIMER_C_INP13_PIO1_7 IOPCTL_MUX(0, 39, 4) /* PIO1_7 */ 830 #define GPIO1_GPIO7_PIO1_7 IOPCTL_MUX(0, 39, 0) /* PIO1_7 */ 831 #define I3C1_SDA_PIO1_7 IOPCTL_MUX(0, 39, 5) /* PIO1_7 */ 832 #define LP_FLEXCOMM1_P0_PIO1_7 IOPCTL_MUX(0, 39, 1) /* PIO1_7 */ 833 #define PINT0_PINT0_PIO1_7 IOPCTL_MUX(0, 39, 0) /* PIO1_7 */ 834 #define PINT0_PINT1_PIO1_7 IOPCTL_MUX(0, 39, 0) /* PIO1_7 */ 835 #define PINT0_PINT2_PIO1_7 IOPCTL_MUX(0, 39, 0) /* PIO1_7 */ 836 #define PINT0_PINT3_PIO1_7 IOPCTL_MUX(0, 39, 0) /* PIO1_7 */ 837 #define PINT0_PINT4_PIO1_7 IOPCTL_MUX(0, 39, 0) /* PIO1_7 */ 838 #define PINT0_PINT5_PIO1_7 IOPCTL_MUX(0, 39, 0) /* PIO1_7 */ 839 #define PINT0_PINT6_PIO1_7 IOPCTL_MUX(0, 39, 0) /* PIO1_7 */ 840 #define PINT0_PINT7_PIO1_7 IOPCTL_MUX(0, 39, 0) /* PIO1_7 */ 841 #define SCT0_IN0_PIO1_7 IOPCTL_MUX(0, 39, 2) /* PIO1_7 */ 842 #define SCT0_IN1_PIO1_7 IOPCTL_MUX(0, 39, 2) /* PIO1_7 */ 843 #define SCT0_IN2_PIO1_7 IOPCTL_MUX(0, 39, 2) /* PIO1_7 */ 844 #define SCT0_IN3_PIO1_7 IOPCTL_MUX(0, 39, 2) /* PIO1_7 */ 845 #define SCT0_IN4_PIO1_7 IOPCTL_MUX(0, 39, 2) /* PIO1_7 */ 846 #define SCT0_IN5_PIO1_7 IOPCTL_MUX(0, 39, 2) /* PIO1_7 */ 847 #define SCT0_IN6_PIO1_7 IOPCTL_MUX(0, 39, 2) /* PIO1_7 */ 848 #define SCT0_OUT1_PIO1_7 IOPCTL_MUX(0, 39, 3) /* PIO1_7 */ 849 #define CTIMER0_CAPTURE0_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 850 #define CTIMER0_CAPTURE1_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 851 #define CTIMER0_CAPTURE2_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 852 #define CTIMER0_CAPTURE3_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 853 #define CTIMER1_CAPTURE0_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 854 #define CTIMER1_CAPTURE1_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 855 #define CTIMER1_CAPTURE2_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 856 #define CTIMER1_CAPTURE3_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 857 #define CTIMER2_CAPTURE0_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 858 #define CTIMER2_CAPTURE1_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 859 #define CTIMER2_CAPTURE2_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 860 #define CTIMER2_CAPTURE3_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 861 #define CTIMER3_CAPTURE0_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 862 #define CTIMER3_CAPTURE1_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 863 #define CTIMER3_CAPTURE2_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 864 #define CTIMER3_CAPTURE3_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 865 #define CTIMER4_CAPTURE0_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 866 #define CTIMER4_CAPTURE1_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 867 #define CTIMER4_CAPTURE2_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 868 #define CTIMER4_CAPTURE3_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 869 #define CTIMER_C_INP14_PIO1_8 IOPCTL_MUX(0, 40, 4) /* PIO1_8 */ 870 #define GPIO1_GPIO8_PIO1_8 IOPCTL_MUX(0, 40, 0) /* PIO1_8 */ 871 #define I3C1_SCL_PIO1_8 IOPCTL_MUX(0, 40, 5) /* PIO1_8 */ 872 #define LP_FLEXCOMM1_P1_PIO1_8 IOPCTL_MUX(0, 40, 1) /* PIO1_8 */ 873 #define PINT0_PINT0_PIO1_8 IOPCTL_MUX(0, 40, 0) /* PIO1_8 */ 874 #define PINT0_PINT1_PIO1_8 IOPCTL_MUX(0, 40, 0) /* PIO1_8 */ 875 #define PINT0_PINT2_PIO1_8 IOPCTL_MUX(0, 40, 0) /* PIO1_8 */ 876 #define PINT0_PINT3_PIO1_8 IOPCTL_MUX(0, 40, 0) /* PIO1_8 */ 877 #define PINT0_PINT4_PIO1_8 IOPCTL_MUX(0, 40, 0) /* PIO1_8 */ 878 #define PINT0_PINT5_PIO1_8 IOPCTL_MUX(0, 40, 0) /* PIO1_8 */ 879 #define PINT0_PINT6_PIO1_8 IOPCTL_MUX(0, 40, 0) /* PIO1_8 */ 880 #define PINT0_PINT7_PIO1_8 IOPCTL_MUX(0, 40, 0) /* PIO1_8 */ 881 #define SCT0_IN0_PIO1_8 IOPCTL_MUX(0, 40, 2) /* PIO1_8 */ 882 #define SCT0_IN1_PIO1_8 IOPCTL_MUX(0, 40, 2) /* PIO1_8 */ 883 #define SCT0_IN2_PIO1_8 IOPCTL_MUX(0, 40, 2) /* PIO1_8 */ 884 #define SCT0_IN3_PIO1_8 IOPCTL_MUX(0, 40, 2) /* PIO1_8 */ 885 #define SCT0_IN4_PIO1_8 IOPCTL_MUX(0, 40, 2) /* PIO1_8 */ 886 #define SCT0_IN5_PIO1_8 IOPCTL_MUX(0, 40, 2) /* PIO1_8 */ 887 #define SCT0_IN6_PIO1_8 IOPCTL_MUX(0, 40, 2) /* PIO1_8 */ 888 #define SCT0_OUT2_PIO1_8 IOPCTL_MUX(0, 40, 3) /* PIO1_8 */ 889 #define CLKCTL0_CLKIN_PIO1_9 IOPCTL_MUX(0, 41, 5) /* PIO1_9 */ 890 #define CLKCTL3_CLKOUT_VDD1_PIO1_9 IOPCTL_MUX(0, 41, 6) /* PIO1_9 */ 891 #define CTIMER0_CAPTURE0_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 892 #define CTIMER0_CAPTURE1_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 893 #define CTIMER0_CAPTURE2_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 894 #define CTIMER0_CAPTURE3_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 895 #define CTIMER1_CAPTURE0_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 896 #define CTIMER1_CAPTURE1_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 897 #define CTIMER1_CAPTURE2_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 898 #define CTIMER1_CAPTURE3_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 899 #define CTIMER2_CAPTURE0_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 900 #define CTIMER2_CAPTURE1_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 901 #define CTIMER2_CAPTURE2_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 902 #define CTIMER2_CAPTURE3_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 903 #define CTIMER3_CAPTURE0_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 904 #define CTIMER3_CAPTURE1_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 905 #define CTIMER3_CAPTURE2_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 906 #define CTIMER3_CAPTURE3_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 907 #define CTIMER4_CAPTURE0_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 908 #define CTIMER4_CAPTURE1_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 909 #define CTIMER4_CAPTURE2_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 910 #define CTIMER4_CAPTURE3_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 911 #define CTIMER_C_INP15_PIO1_9 IOPCTL_MUX(0, 41, 4) /* PIO1_9 */ 912 #define GPIO1_GPIO9_PIO1_9 IOPCTL_MUX(0, 41, 0) /* PIO1_9 */ 913 #define LP_FLEXCOMM1_P2_PIO1_9 IOPCTL_MUX(0, 41, 1) /* PIO1_9 */ 914 #define PINT0_PINT0_PIO1_9 IOPCTL_MUX(0, 41, 0) /* PIO1_9 */ 915 #define PINT0_PINT1_PIO1_9 IOPCTL_MUX(0, 41, 0) /* PIO1_9 */ 916 #define PINT0_PINT2_PIO1_9 IOPCTL_MUX(0, 41, 0) /* PIO1_9 */ 917 #define PINT0_PINT3_PIO1_9 IOPCTL_MUX(0, 41, 0) /* PIO1_9 */ 918 #define PINT0_PINT4_PIO1_9 IOPCTL_MUX(0, 41, 0) /* PIO1_9 */ 919 #define PINT0_PINT5_PIO1_9 IOPCTL_MUX(0, 41, 0) /* PIO1_9 */ 920 #define PINT0_PINT6_PIO1_9 IOPCTL_MUX(0, 41, 0) /* PIO1_9 */ 921 #define PINT0_PINT7_PIO1_9 IOPCTL_MUX(0, 41, 0) /* PIO1_9 */ 922 #define SCT0_IN0_PIO1_9 IOPCTL_MUX(0, 41, 2) /* PIO1_9 */ 923 #define SCT0_IN1_PIO1_9 IOPCTL_MUX(0, 41, 2) /* PIO1_9 */ 924 #define SCT0_IN2_PIO1_9 IOPCTL_MUX(0, 41, 2) /* PIO1_9 */ 925 #define SCT0_IN3_PIO1_9 IOPCTL_MUX(0, 41, 2) /* PIO1_9 */ 926 #define SCT0_IN4_PIO1_9 IOPCTL_MUX(0, 41, 2) /* PIO1_9 */ 927 #define SCT0_IN5_PIO1_9 IOPCTL_MUX(0, 41, 2) /* PIO1_9 */ 928 #define SCT0_IN6_PIO1_9 IOPCTL_MUX(0, 41, 2) /* PIO1_9 */ 929 #define SCT0_OUT3_PIO1_9 IOPCTL_MUX(0, 41, 3) /* PIO1_9 */ 930 #define CLKCTL3_CLKOUT_VDD1_PIO1_10 IOPCTL_MUX(0, 42, 6) /* PIO1_10 */ 931 #define CTIMER2_MATCH1_PIO1_10 IOPCTL_MUX(0, 42, 4) /* PIO1_10 */ 932 #define GPIO1_GPIO10_PIO1_10 IOPCTL_MUX(0, 42, 0) /* PIO1_10 */ 933 #define LP_FLEXCOMM1_P3_PIO1_10 IOPCTL_MUX(0, 42, 1) /* PIO1_10 */ 934 #define PINT0_PINT0_PIO1_10 IOPCTL_MUX(0, 42, 0) /* PIO1_10 */ 935 #define PINT0_PINT1_PIO1_10 IOPCTL_MUX(0, 42, 0) /* PIO1_10 */ 936 #define PINT0_PINT2_PIO1_10 IOPCTL_MUX(0, 42, 0) /* PIO1_10 */ 937 #define PINT0_PINT3_PIO1_10 IOPCTL_MUX(0, 42, 0) /* PIO1_10 */ 938 #define PINT0_PINT4_PIO1_10 IOPCTL_MUX(0, 42, 0) /* PIO1_10 */ 939 #define PINT0_PINT5_PIO1_10 IOPCTL_MUX(0, 42, 0) /* PIO1_10 */ 940 #define PINT0_PINT6_PIO1_10 IOPCTL_MUX(0, 42, 0) /* PIO1_10 */ 941 #define PINT0_PINT7_PIO1_10 IOPCTL_MUX(0, 42, 0) /* PIO1_10 */ 942 #define SWD_TRACECLK_PIO1_10 IOPCTL_MUX(0, 42, 5) /* PIO1_10 */ 943 #define UTICK0_CAPTURE3_PIO1_10 IOPCTL_MUX(0, 42, 2) /* PIO1_10 */ 944 #define CTIMER2_MATCH2_PIO1_11 IOPCTL_MUX(0, 43, 4) /* PIO1_11 */ 945 #define GPIO1_GPIO11_PIO1_11 IOPCTL_MUX(0, 43, 0) /* PIO1_11 */ 946 #define LP_FLEXCOMM2_P0_PIO1_11 IOPCTL_MUX(0, 43, 1) /* PIO1_11 */ 947 #define PINT0_PINT0_PIO1_11 IOPCTL_MUX(0, 43, 0) /* PIO1_11 */ 948 #define PINT0_PINT1_PIO1_11 IOPCTL_MUX(0, 43, 0) /* PIO1_11 */ 949 #define PINT0_PINT2_PIO1_11 IOPCTL_MUX(0, 43, 0) /* PIO1_11 */ 950 #define PINT0_PINT3_PIO1_11 IOPCTL_MUX(0, 43, 0) /* PIO1_11 */ 951 #define PINT0_PINT4_PIO1_11 IOPCTL_MUX(0, 43, 0) /* PIO1_11 */ 952 #define PINT0_PINT5_PIO1_11 IOPCTL_MUX(0, 43, 0) /* PIO1_11 */ 953 #define PINT0_PINT6_PIO1_11 IOPCTL_MUX(0, 43, 0) /* PIO1_11 */ 954 #define PINT0_PINT7_PIO1_11 IOPCTL_MUX(0, 43, 0) /* PIO1_11 */ 955 #define SWD_TRACEDATA0_PIO1_11 IOPCTL_MUX(0, 43, 5) /* PIO1_11 */ 956 #define CTIMER1_MATCH1_PIO1_12 IOPCTL_MUX(0, 44, 4) /* PIO1_12 */ 957 #define GPIO1_GPIO12_PIO1_12 IOPCTL_MUX(0, 44, 0) /* PIO1_12 */ 958 #define LP_FLEXCOMM2_P1_PIO1_12 IOPCTL_MUX(0, 44, 1) /* PIO1_12 */ 959 #define PINT0_PINT0_PIO1_12 IOPCTL_MUX(0, 44, 0) /* PIO1_12 */ 960 #define PINT0_PINT1_PIO1_12 IOPCTL_MUX(0, 44, 0) /* PIO1_12 */ 961 #define PINT0_PINT2_PIO1_12 IOPCTL_MUX(0, 44, 0) /* PIO1_12 */ 962 #define PINT0_PINT3_PIO1_12 IOPCTL_MUX(0, 44, 0) /* PIO1_12 */ 963 #define PINT0_PINT4_PIO1_12 IOPCTL_MUX(0, 44, 0) /* PIO1_12 */ 964 #define PINT0_PINT5_PIO1_12 IOPCTL_MUX(0, 44, 0) /* PIO1_12 */ 965 #define PINT0_PINT6_PIO1_12 IOPCTL_MUX(0, 44, 0) /* PIO1_12 */ 966 #define PINT0_PINT7_PIO1_12 IOPCTL_MUX(0, 44, 0) /* PIO1_12 */ 967 #define SCT0_IN0_PIO1_12 IOPCTL_MUX(0, 44, 2) /* PIO1_12 */ 968 #define SCT0_IN1_PIO1_12 IOPCTL_MUX(0, 44, 2) /* PIO1_12 */ 969 #define SCT0_IN2_PIO1_12 IOPCTL_MUX(0, 44, 2) /* PIO1_12 */ 970 #define SCT0_IN3_PIO1_12 IOPCTL_MUX(0, 44, 2) /* PIO1_12 */ 971 #define SCT0_IN4_PIO1_12 IOPCTL_MUX(0, 44, 2) /* PIO1_12 */ 972 #define SCT0_IN5_PIO1_12 IOPCTL_MUX(0, 44, 2) /* PIO1_12 */ 973 #define SCT0_IN6_PIO1_12 IOPCTL_MUX(0, 44, 2) /* PIO1_12 */ 974 #define SCT0_OUT9_PIO1_12 IOPCTL_MUX(0, 44, 3) /* PIO1_12 */ 975 #define SWD_TRACEDATA1_PIO1_12 IOPCTL_MUX(0, 44, 5) /* PIO1_12 */ 976 #define CTIMER2_MATCH3_PIO1_13 IOPCTL_MUX(0, 45, 4) /* PIO1_13 */ 977 #define GPIO1_GPIO13_PIO1_13 IOPCTL_MUX(0, 45, 0) /* PIO1_13 */ 978 #define LP_FLEXCOMM2_P4_PIO1_13 IOPCTL_MUX(0, 45, 1) /* PIO1_13 */ 979 #define PINT0_PINT0_PIO1_13 IOPCTL_MUX(0, 45, 0) /* PIO1_13 */ 980 #define PINT0_PINT1_PIO1_13 IOPCTL_MUX(0, 45, 0) /* PIO1_13 */ 981 #define PINT0_PINT2_PIO1_13 IOPCTL_MUX(0, 45, 0) /* PIO1_13 */ 982 #define PINT0_PINT3_PIO1_13 IOPCTL_MUX(0, 45, 0) /* PIO1_13 */ 983 #define PINT0_PINT4_PIO1_13 IOPCTL_MUX(0, 45, 0) /* PIO1_13 */ 984 #define PINT0_PINT5_PIO1_13 IOPCTL_MUX(0, 45, 0) /* PIO1_13 */ 985 #define PINT0_PINT6_PIO1_13 IOPCTL_MUX(0, 45, 0) /* PIO1_13 */ 986 #define PINT0_PINT7_PIO1_13 IOPCTL_MUX(0, 45, 0) /* PIO1_13 */ 987 #define PIN_32KHZ_CLKOUT_PIO1_13 IOPCTL_MUX(0, 45, 6) /* PIO1_13 */ 988 #define SWD_TRACEDATA2_PIO1_13 IOPCTL_MUX(0, 45, 5) /* PIO1_13 */ 989 #define UTICK0_CAPTURE1_PIO1_13 IOPCTL_MUX(0, 45, 2) /* PIO1_13 */ 990 #define CTIMER3_MATCH0_PIO1_14 IOPCTL_MUX(0, 46, 4) /* PIO1_14 */ 991 #define GPIO1_GPIO14_PIO1_14 IOPCTL_MUX(0, 46, 0) /* PIO1_14 */ 992 #define LP_FLEXCOMM2_P2_PIO1_14 IOPCTL_MUX(0, 46, 1) /* PIO1_14 */ 993 #define PINT0_PINT0_PIO1_14 IOPCTL_MUX(0, 46, 0) /* PIO1_14 */ 994 #define PINT0_PINT1_PIO1_14 IOPCTL_MUX(0, 46, 0) /* PIO1_14 */ 995 #define PINT0_PINT2_PIO1_14 IOPCTL_MUX(0, 46, 0) /* PIO1_14 */ 996 #define PINT0_PINT3_PIO1_14 IOPCTL_MUX(0, 46, 0) /* PIO1_14 */ 997 #define PINT0_PINT4_PIO1_14 IOPCTL_MUX(0, 46, 0) /* PIO1_14 */ 998 #define PINT0_PINT5_PIO1_14 IOPCTL_MUX(0, 46, 0) /* PIO1_14 */ 999 #define PINT0_PINT6_PIO1_14 IOPCTL_MUX(0, 46, 0) /* PIO1_14 */ 1000 #define PINT0_PINT7_PIO1_14 IOPCTL_MUX(0, 46, 0) /* PIO1_14 */ 1001 #define SWD_TRACEDATA3_PIO1_14 IOPCTL_MUX(0, 46, 5) /* PIO1_14 */ 1002 #define CLKCTL0_CLKIN_PIO1_15 IOPCTL_MUX(0, 47, 5) /* PIO1_15 */ 1003 #define CTIMER3_MATCH1_PIO1_15 IOPCTL_MUX(0, 47, 4) /* PIO1_15 */ 1004 #define GPIO1_GPIO15_PIO1_15 IOPCTL_MUX(0, 47, 0) /* PIO1_15 */ 1005 #define LP_FLEXCOMM2_P3_PIO1_15 IOPCTL_MUX(0, 47, 1) /* PIO1_15 */ 1006 #define PINT0_PINT0_PIO1_15 IOPCTL_MUX(0, 47, 0) /* PIO1_15 */ 1007 #define PINT0_PINT1_PIO1_15 IOPCTL_MUX(0, 47, 0) /* PIO1_15 */ 1008 #define PINT0_PINT2_PIO1_15 IOPCTL_MUX(0, 47, 0) /* PIO1_15 */ 1009 #define PINT0_PINT3_PIO1_15 IOPCTL_MUX(0, 47, 0) /* PIO1_15 */ 1010 #define PINT0_PINT4_PIO1_15 IOPCTL_MUX(0, 47, 0) /* PIO1_15 */ 1011 #define PINT0_PINT5_PIO1_15 IOPCTL_MUX(0, 47, 0) /* PIO1_15 */ 1012 #define PINT0_PINT6_PIO1_15 IOPCTL_MUX(0, 47, 0) /* PIO1_15 */ 1013 #define PINT0_PINT7_PIO1_15 IOPCTL_MUX(0, 47, 0) /* PIO1_15 */ 1014 #define CTIMER3_MATCH2_PIO1_16 IOPCTL_MUX(0, 48, 4) /* PIO1_16 */ 1015 #define GPIO1_GPIO16_PIO1_16 IOPCTL_MUX(0, 48, 0) /* PIO1_16 */ 1016 #define I3C0_PUR_PIO1_16 IOPCTL_MUX(0, 48, 5) /* PIO1_16 */ 1017 #define LP_FLEXCOMM3_P2_PIO1_16 IOPCTL_MUX(0, 48, 1) /* PIO1_16 */ 1018 #define PINT0_PINT0_PIO1_16 IOPCTL_MUX(0, 48, 0) /* PIO1_16 */ 1019 #define PINT0_PINT1_PIO1_16 IOPCTL_MUX(0, 48, 0) /* PIO1_16 */ 1020 #define PINT0_PINT2_PIO1_16 IOPCTL_MUX(0, 48, 0) /* PIO1_16 */ 1021 #define PINT0_PINT3_PIO1_16 IOPCTL_MUX(0, 48, 0) /* PIO1_16 */ 1022 #define PINT0_PINT4_PIO1_16 IOPCTL_MUX(0, 48, 0) /* PIO1_16 */ 1023 #define PINT0_PINT5_PIO1_16 IOPCTL_MUX(0, 48, 0) /* PIO1_16 */ 1024 #define PINT0_PINT6_PIO1_16 IOPCTL_MUX(0, 48, 0) /* PIO1_16 */ 1025 #define PINT0_PINT7_PIO1_16 IOPCTL_MUX(0, 48, 0) /* PIO1_16 */ 1026 #define CTIMER3_MATCH3_PIO1_17 IOPCTL_MUX(0, 49, 4) /* PIO1_17 */ 1027 #define GPIO1_GPIO17_PIO1_17 IOPCTL_MUX(0, 49, 0) /* PIO1_17 */ 1028 #define I3C0_SCL_PIO1_17 IOPCTL_MUX(0, 49, 5) /* PIO1_17 */ 1029 #define LP_FLEXCOMM3_P1_PIO1_17 IOPCTL_MUX(0, 49, 1) /* PIO1_17 */ 1030 #define PINT0_PINT0_PIO1_17 IOPCTL_MUX(0, 49, 0) /* PIO1_17 */ 1031 #define PINT0_PINT1_PIO1_17 IOPCTL_MUX(0, 49, 0) /* PIO1_17 */ 1032 #define PINT0_PINT2_PIO1_17 IOPCTL_MUX(0, 49, 0) /* PIO1_17 */ 1033 #define PINT0_PINT3_PIO1_17 IOPCTL_MUX(0, 49, 0) /* PIO1_17 */ 1034 #define PINT0_PINT4_PIO1_17 IOPCTL_MUX(0, 49, 0) /* PIO1_17 */ 1035 #define PINT0_PINT5_PIO1_17 IOPCTL_MUX(0, 49, 0) /* PIO1_17 */ 1036 #define PINT0_PINT6_PIO1_17 IOPCTL_MUX(0, 49, 0) /* PIO1_17 */ 1037 #define PINT0_PINT7_PIO1_17 IOPCTL_MUX(0, 49, 0) /* PIO1_17 */ 1038 #define USB0_OVERCURRENTN_PIO1_17 IOPCTL_MUX(0, 49, 2) /* PIO1_17 */ 1039 #define CTIMER4_MATCH0_PIO1_18 IOPCTL_MUX(0, 50, 4) /* PIO1_18 */ 1040 #define GPIO1_GPIO18_PIO1_18 IOPCTL_MUX(0, 50, 0) /* PIO1_18 */ 1041 #define I3C0_SDA_PIO1_18 IOPCTL_MUX(0, 50, 5) /* PIO1_18 */ 1042 #define LP_FLEXCOMM3_P0_PIO1_18 IOPCTL_MUX(0, 50, 1) /* PIO1_18 */ 1043 #define PINT0_PINT0_PIO1_18 IOPCTL_MUX(0, 50, 0) /* PIO1_18 */ 1044 #define PINT0_PINT1_PIO1_18 IOPCTL_MUX(0, 50, 0) /* PIO1_18 */ 1045 #define PINT0_PINT2_PIO1_18 IOPCTL_MUX(0, 50, 0) /* PIO1_18 */ 1046 #define PINT0_PINT3_PIO1_18 IOPCTL_MUX(0, 50, 0) /* PIO1_18 */ 1047 #define PINT0_PINT4_PIO1_18 IOPCTL_MUX(0, 50, 0) /* PIO1_18 */ 1048 #define PINT0_PINT5_PIO1_18 IOPCTL_MUX(0, 50, 0) /* PIO1_18 */ 1049 #define PINT0_PINT6_PIO1_18 IOPCTL_MUX(0, 50, 0) /* PIO1_18 */ 1050 #define PINT0_PINT7_PIO1_18 IOPCTL_MUX(0, 50, 0) /* PIO1_18 */ 1051 #define USB0_PORTPWRN_PIO1_18 IOPCTL_MUX(0, 50, 2) /* PIO1_18 */ 1052 #define CLKCTL0_MCLK_PIO1_19 IOPCTL_MUX(0, 51, 2) /* PIO1_19 */ 1053 #define CTIMER4_MATCH1_PIO1_19 IOPCTL_MUX(0, 51, 4) /* PIO1_19 */ 1054 #define FREQME_GPIO_B_CLK_PIO1_19 IOPCTL_MUX(0, 51, 3) /* PIO1_19 */ 1055 #define FREQME_IN0_PIO1_19 IOPCTL_MUX(0, 51, 3) /* PIO1_19 */ 1056 #define FREQME_IN1_PIO1_19 IOPCTL_MUX(0, 51, 3) /* PIO1_19 */ 1057 #define GPIO1_GPIO19_PIO1_19 IOPCTL_MUX(0, 51, 0) /* PIO1_19 */ 1058 #define LP_FLEXCOMM3_P3_PIO1_19 IOPCTL_MUX(0, 51, 1) /* PIO1_19 */ 1059 #define PINT0_PINT0_PIO1_19 IOPCTL_MUX(0, 51, 0) /* PIO1_19 */ 1060 #define PINT0_PINT1_PIO1_19 IOPCTL_MUX(0, 51, 0) /* PIO1_19 */ 1061 #define PINT0_PINT2_PIO1_19 IOPCTL_MUX(0, 51, 0) /* PIO1_19 */ 1062 #define PINT0_PINT3_PIO1_19 IOPCTL_MUX(0, 51, 0) /* PIO1_19 */ 1063 #define PINT0_PINT4_PIO1_19 IOPCTL_MUX(0, 51, 0) /* PIO1_19 */ 1064 #define PINT0_PINT5_PIO1_19 IOPCTL_MUX(0, 51, 0) /* PIO1_19 */ 1065 #define PINT0_PINT6_PIO1_19 IOPCTL_MUX(0, 51, 0) /* PIO1_19 */ 1066 #define PINT0_PINT7_PIO1_19 IOPCTL_MUX(0, 51, 0) /* PIO1_19 */ 1067 #define SCT0_IN0_PIO1_19 IOPCTL_MUX(0, 51, 2) /* PIO1_19 */ 1068 #define SCT0_IN1_PIO1_19 IOPCTL_MUX(0, 51, 2) /* PIO1_19 */ 1069 #define SCT0_IN2_PIO1_19 IOPCTL_MUX(0, 51, 2) /* PIO1_19 */ 1070 #define SCT0_IN3_PIO1_19 IOPCTL_MUX(0, 51, 2) /* PIO1_19 */ 1071 #define SCT0_IN4_PIO1_19 IOPCTL_MUX(0, 51, 2) /* PIO1_19 */ 1072 #define SCT0_IN5_PIO1_19 IOPCTL_MUX(0, 51, 2) /* PIO1_19 */ 1073 #define SCT0_IN6_PIO1_19 IOPCTL_MUX(0, 51, 2) /* PIO1_19 */ 1074 #define EZHV_PIO0_PIO2_0 IOPCTL_MUX(0, 64, 4) /* PIO2_0 */ 1075 #define FLEXIO_IO0_PIO2_0 IOPCTL_MUX(0, 64, 5) /* PIO2_0 */ 1076 #define GPIO2_GPIO0_PIO2_0 IOPCTL_MUX(0, 64, 0) /* PIO2_0 */ 1077 #define LCD_DBI_CSX_AB_PIO2_0 IOPCTL_MUX(0, 64, 7) /* PIO2_0 */ 1078 #define USB0_OVERCURRENTN_PIO2_0 IOPCTL_MUX(0, 64, 2) /* PIO2_0 */ 1079 #define EZHV_PIO1_PIO2_1 IOPCTL_MUX(0, 65, 4) /* PIO2_1 */ 1080 #define FLEXIO_IO1_PIO2_1 IOPCTL_MUX(0, 65, 5) /* PIO2_1 */ 1081 #define GPIO2_GPIO1_PIO2_1 IOPCTL_MUX(0, 65, 0) /* PIO2_1 */ 1082 #define LCD_DBI_DCX_AB_PIO2_1 IOPCTL_MUX(0, 65, 7) /* PIO2_1 */ 1083 #define USB0_PORTPWRN_PIO2_1 IOPCTL_MUX(0, 65, 2) /* PIO2_1 */ 1084 #define EZHV_PIO2_PIO2_2 IOPCTL_MUX(0, 66, 4) /* PIO2_2 */ 1085 #define FLEXIO_IO2_PIO2_2 IOPCTL_MUX(0, 66, 5) /* PIO2_2 */ 1086 #define GPIO2_GPIO2_PIO2_2 IOPCTL_MUX(0, 66, 0) /* PIO2_2 */ 1087 #define LCD_DBI_DATA_OEN_PIO2_2 IOPCTL_MUX(0, 66, 7) /* PIO2_2 */ 1088 #define LCD_ENABLE_PIO2_2 IOPCTL_MUX(0, 66, 6) /* PIO2_2 */ 1089 #define LPSPI16_SOUT_PIO2_2 IOPCTL_MUX(0, 66, 1) /* PIO2_2 */ 1090 #define EZHV_PIO3_PIO2_3 IOPCTL_MUX(0, 67, 4) /* PIO2_3 */ 1091 #define FLEXIO_IO3_PIO2_3 IOPCTL_MUX(0, 67, 5) /* PIO2_3 */ 1092 #define GPIO2_GPIO3_PIO2_3 IOPCTL_MUX(0, 67, 0) /* PIO2_3 */ 1093 #define LCD_DBI_RWDX_PIO2_3 IOPCTL_MUX(0, 67, 7) /* PIO2_3 */ 1094 #define LCD_DOTCLK_PIO2_3 IOPCTL_MUX(0, 67, 6) /* PIO2_3 */ 1095 #define LPSPI16_SCK_PIO2_3 IOPCTL_MUX(0, 67, 1) /* PIO2_3 */ 1096 #define EZHV_PIO4_PIO2_4 IOPCTL_MUX(0, 68, 4) /* PIO2_4 */ 1097 #define FLEXIO_IO4_PIO2_4 IOPCTL_MUX(0, 68, 5) /* PIO2_4 */ 1098 #define GPIO2_GPIO4_PIO2_4 IOPCTL_MUX(0, 68, 0) /* PIO2_4 */ 1099 #define LCD_DBI_WRX_PIO2_4 IOPCTL_MUX(0, 68, 7) /* PIO2_4 */ 1100 #define LCD_HSYNC_PIO2_4 IOPCTL_MUX(0, 68, 6) /* PIO2_4 */ 1101 #define LPSPI16_SIN_PIO2_4 IOPCTL_MUX(0, 68, 1) /* PIO2_4 */ 1102 #define EZHV_PIO5_PIO2_5 IOPCTL_MUX(0, 69, 4) /* PIO2_5 */ 1103 #define FLEXIO_IO5_PIO2_5 IOPCTL_MUX(0, 69, 5) /* PIO2_5 */ 1104 #define GPIO2_GPIO5_PIO2_5 IOPCTL_MUX(0, 69, 0) /* PIO2_5 */ 1105 #define LCD_DBI_E_PIO2_5 IOPCTL_MUX(0, 69, 7) /* PIO2_5 */ 1106 #define LCD_VSYNC_PIO2_5 IOPCTL_MUX(0, 69, 6) /* PIO2_5 */ 1107 #define LPSPI16_PCS0_PIO2_5 IOPCTL_MUX(0, 69, 1) /* PIO2_5 */ 1108 #define FLEXIO_IO6_PIO2_6 IOPCTL_MUX(0, 70, 5) /* PIO2_6 */ 1109 #define GPIO2_GPIO6_PIO2_6 IOPCTL_MUX(0, 70, 0) /* PIO2_6 */ 1110 #define LCDIF_DATA0_PIO2_6 IOPCTL_MUX(0, 70, 6) /* PIO2_6 */ 1111 #define LCDIF_DBI_DATA0_PIO2_6 IOPCTL_MUX(0, 70, 7) /* PIO2_6 */ 1112 #define LPSPI16_PCS3_PIO2_6 IOPCTL_MUX(0, 70, 1) /* PIO2_6 */ 1113 #define EZHV_PIO7_PIO2_7 IOPCTL_MUX(0, 71, 4) /* PIO2_7 */ 1114 #define FLEXIO_IO7_PIO2_7 IOPCTL_MUX(0, 71, 5) /* PIO2_7 */ 1115 #define GPIO2_GPIO7_PIO2_7 IOPCTL_MUX(0, 71, 0) /* PIO2_7 */ 1116 #define LCDIF_DATA1_PIO2_7 IOPCTL_MUX(0, 71, 6) /* PIO2_7 */ 1117 #define LCDIF_DBI_DATA1_PIO2_7 IOPCTL_MUX(0, 71, 7) /* PIO2_7 */ 1118 #define LPSPI16_PCS2_PIO2_7 IOPCTL_MUX(0, 71, 1) /* PIO2_7 */ 1119 #define EZHV_PIO8_PIO2_8 IOPCTL_MUX(0, 72, 4) /* PIO2_8 */ 1120 #define FLEXIO_IO8_PIO2_8 IOPCTL_MUX(0, 72, 5) /* PIO2_8 */ 1121 #define GPIO2_GPIO8_PIO2_8 IOPCTL_MUX(0, 72, 0) /* PIO2_8 */ 1122 #define LCDIF_DATA2_PIO2_8 IOPCTL_MUX(0, 72, 6) /* PIO2_8 */ 1123 #define LCDIF_DBI_DATA2_PIO2_8 IOPCTL_MUX(0, 72, 7) /* PIO2_8 */ 1124 #define LPSPI16_PCS1_PIO2_8 IOPCTL_MUX(0, 72, 1) /* PIO2_8 */ 1125 #define EZHV_PIO9_PIO2_9 IOPCTL_MUX(0, 73, 4) /* PIO2_9 */ 1126 #define FLEXIO_IO9_PIO2_9 IOPCTL_MUX(0, 73, 5) /* PIO2_9 */ 1127 #define GPIO2_GPIO9_PIO2_9 IOPCTL_MUX(0, 73, 0) /* PIO2_9 */ 1128 #define LCDIF_DATA3_PIO2_9 IOPCTL_MUX(0, 73, 6) /* PIO2_9 */ 1129 #define LCDIF_DBI_DATA3_PIO2_9 IOPCTL_MUX(0, 73, 7) /* PIO2_9 */ 1130 #define EZHV_PIO10_PIO2_10 IOPCTL_MUX(0, 74, 4) /* PIO2_10 */ 1131 #define FLEXIO_IO10_PIO2_10 IOPCTL_MUX(0, 74, 5) /* PIO2_10 */ 1132 #define GPIO2_GPIO10_PIO2_10 IOPCTL_MUX(0, 74, 0) /* PIO2_10 */ 1133 #define LCDIF_DATA4_PIO2_10 IOPCTL_MUX(0, 74, 6) /* PIO2_10 */ 1134 #define LCDIF_DBI_DATA4_PIO2_10 IOPCTL_MUX(0, 74, 7) /* PIO2_10 */ 1135 #define EZHV_PIO11_PIO2_11 IOPCTL_MUX(0, 75, 4) /* PIO2_11 */ 1136 #define FLEXIO_IO11_PIO2_11 IOPCTL_MUX(0, 75, 5) /* PIO2_11 */ 1137 #define GPIO2_GPIO11_PIO2_11 IOPCTL_MUX(0, 75, 0) /* PIO2_11 */ 1138 #define LCDIF_DATA5_PIO2_11 IOPCTL_MUX(0, 75, 6) /* PIO2_11 */ 1139 #define LCDIF_DBI_DATA5_PIO2_11 IOPCTL_MUX(0, 75, 7) /* PIO2_11 */ 1140 #define EZHV_PIO12_PIO2_12 IOPCTL_MUX(0, 76, 4) /* PIO2_12 */ 1141 #define FLEXIO_IO12_PIO2_12 IOPCTL_MUX(0, 76, 5) /* PIO2_12 */ 1142 #define GPIO2_GPIO12_PIO2_12 IOPCTL_MUX(0, 76, 0) /* PIO2_12 */ 1143 #define LCDIF_DATA6_PIO2_12 IOPCTL_MUX(0, 76, 6) /* PIO2_12 */ 1144 #define LCDIF_DBI_DATA6_PIO2_12 IOPCTL_MUX(0, 76, 7) /* PIO2_12 */ 1145 #define EZHV_PIO13_PIO2_13 IOPCTL_MUX(0, 77, 4) /* PIO2_13 */ 1146 #define FLEXIO_IO13_PIO2_13 IOPCTL_MUX(0, 77, 5) /* PIO2_13 */ 1147 #define GPIO2_GPIO13_PIO2_13 IOPCTL_MUX(0, 77, 0) /* PIO2_13 */ 1148 #define LCDIF_DATA7_PIO2_13 IOPCTL_MUX(0, 77, 6) /* PIO2_13 */ 1149 #define LCDIF_DBI_DATA7_PIO2_13 IOPCTL_MUX(0, 77, 7) /* PIO2_13 */ 1150 #define CLKCTL0_LOW_FREQ_CLKOUT_PIO2_14 IOPCTL_MUX(0, 78, 6) /* PIO2_14 */ 1151 #define EZHV_PIO14_PIO2_14 IOPCTL_MUX(0, 78, 4) /* PIO2_14 */ 1152 #define FLEXIO_IO14_PIO2_14 IOPCTL_MUX(0, 78, 5) /* PIO2_14 */ 1153 #define GPIO2_GPIO14_PIO2_14 IOPCTL_MUX(0, 78, 0) /* PIO2_14 */ 1154 #define CLKCTL0_LOW_FREQ_CLKOUT_N_PIO2_15 IOPCTL_MUX(0, 79, 6) /* PIO2_15 */ 1155 #define EZHV_PIO15_PIO2_15 IOPCTL_MUX(0, 79, 4) /* PIO2_15 */ 1156 #define FLEXIO_IO15_PIO2_15 IOPCTL_MUX(0, 79, 5) /* PIO2_15 */ 1157 #define GPIO2_GPIO15_PIO2_15 IOPCTL_MUX(0, 79, 0) /* PIO2_15 */ 1158 #define EZHV_PIO16_PIO3_0 IOPCTL_MUX(0, 96, 4) /* PIO3_0 */ 1159 #define GPIO3_GPIO0_PIO3_0 IOPCTL_MUX(0, 96, 0) /* PIO3_0 */ 1160 #define LPSPI14_SOUT_PIO3_0 IOPCTL_MUX(0, 96, 1) /* PIO3_0 */ 1161 #define EZHV_PIO17_PIO3_1 IOPCTL_MUX(0, 97, 4) /* PIO3_1 */ 1162 #define GPIO3_GPIO1_PIO3_1 IOPCTL_MUX(0, 97, 0) /* PIO3_1 */ 1163 #define LPSPI14_SCK_PIO3_1 IOPCTL_MUX(0, 97, 1) /* PIO3_1 */ 1164 #define EZHV_PIO18_PIO3_2 IOPCTL_MUX(0, 98, 4) /* PIO3_2 */ 1165 #define GPIO3_GPIO2_PIO3_2 IOPCTL_MUX(0, 98, 0) /* PIO3_2 */ 1166 #define LPSPI14_SIN_PIO3_2 IOPCTL_MUX(0, 98, 1) /* PIO3_2 */ 1167 #define EZHV_PIO19_PIO3_3 IOPCTL_MUX(0, 99, 4) /* PIO3_3 */ 1168 #define GPIO3_GPIO3_PIO3_3 IOPCTL_MUX(0, 99, 0) /* PIO3_3 */ 1169 #define LPSPI14_PCS0_PIO3_3 IOPCTL_MUX(0, 99, 1) /* PIO3_3 */ 1170 #define GPIO3_GPIO4_PIO3_4 IOPCTL_MUX(0, 100, 0) /* PIO3_4 */ 1171 #define LPSPI14_PCS3_PIO3_4 IOPCTL_MUX(0, 100, 1) /* PIO3_4 */ 1172 #define LP_FLEXCOMM0_P4_PIO3_4 IOPCTL_MUX(0, 100, 2) /* PIO3_4 */ 1173 #define LP_FLEXCOMM3_P2_PIO3_4 IOPCTL_MUX(0, 100, 3) /* PIO3_4 */ 1174 #define EZHV_PIO21_PIO3_5 IOPCTL_MUX(0, 101, 4) /* PIO3_5 */ 1175 #define GPIO3_GPIO5_PIO3_5 IOPCTL_MUX(0, 101, 0) /* PIO3_5 */ 1176 #define LPSPI14_PCS2_PIO3_5 IOPCTL_MUX(0, 101, 1) /* PIO3_5 */ 1177 #define LP_FLEXCOMM0_P5_PIO3_5 IOPCTL_MUX(0, 101, 2) /* PIO3_5 */ 1178 #define LP_FLEXCOMM3_P3_PIO3_5 IOPCTL_MUX(0, 101, 3) /* PIO3_5 */ 1179 #define EZHV_PIO22_PIO3_6 IOPCTL_MUX(0, 102, 4) /* PIO3_6 */ 1180 #define GPIO3_GPIO6_PIO3_6 IOPCTL_MUX(0, 102, 0) /* PIO3_6 */ 1181 #define I3C0_PUR_PIO3_6 IOPCTL_MUX(0, 102, 5) /* PIO3_6 */ 1182 #define LPSPI14_PCS1_PIO3_6 IOPCTL_MUX(0, 102, 1) /* PIO3_6 */ 1183 #define LP_FLEXCOMM0_P6_PIO3_6 IOPCTL_MUX(0, 102, 2) /* PIO3_6 */ 1184 #define LP_FLEXCOMM9_P2_PIO3_6 IOPCTL_MUX(0, 102, 3) /* PIO3_6 */ 1185 #define EZHV_PIO23_PIO3_7 IOPCTL_MUX(0, 103, 4) /* PIO3_7 */ 1186 #define GPIO3_GPIO7_PIO3_7 IOPCTL_MUX(0, 103, 0) /* PIO3_7 */ 1187 #define LP_FLEXCOMM0_P2_PIO3_7 IOPCTL_MUX(0, 103, 1) /* PIO3_7 */ 1188 #define LP_FLEXCOMM5_P5_PIO3_7 IOPCTL_MUX(0, 103, 3) /* PIO3_7 */ 1189 #define EZHV_PIO24_PIO3_8 IOPCTL_MUX(0, 104, 4) /* PIO3_8 */ 1190 #define GPIO3_GPIO8_PIO3_8 IOPCTL_MUX(0, 104, 0) /* PIO3_8 */ 1191 #define LP_FLEXCOMM0_P3_PIO3_8 IOPCTL_MUX(0, 104, 1) /* PIO3_8 */ 1192 #define LP_FLEXCOMM5_P6_PIO3_8 IOPCTL_MUX(0, 104, 3) /* PIO3_8 */ 1193 #define EZHV_PIO25_PIO3_9 IOPCTL_MUX(0, 105, 4) /* PIO3_9 */ 1194 #define GPIO3_GPIO9_PIO3_9 IOPCTL_MUX(0, 105, 0) /* PIO3_9 */ 1195 #define LP_FLEXCOMM3_P4_PIO3_9 IOPCTL_MUX(0, 105, 3) /* PIO3_9 */ 1196 #define LP_FLEXCOMM6_P2_PIO3_9 IOPCTL_MUX(0, 105, 1) /* PIO3_9 */ 1197 #define EZHV_PIO26_PIO3_10 IOPCTL_MUX(0, 106, 4) /* PIO3_10 */ 1198 #define GPIO3_GPIO10_PIO3_10 IOPCTL_MUX(0, 106, 0) /* PIO3_10 */ 1199 #define LP_FLEXCOMM3_P5_PIO3_10 IOPCTL_MUX(0, 106, 3) /* PIO3_10 */ 1200 #define LP_FLEXCOMM6_P3_PIO3_10 IOPCTL_MUX(0, 106, 1) /* PIO3_10 */ 1201 #define USB0_OVERCURRENTN_PIO3_10 IOPCTL_MUX(0, 106, 2) /* PIO3_10 */ 1202 #define EZHV_PIO27_PIO3_11 IOPCTL_MUX(0, 107, 4) /* PIO3_11 */ 1203 #define GPIO3_GPIO11_PIO3_11 IOPCTL_MUX(0, 107, 0) /* PIO3_11 */ 1204 #define I3C1_PUR_PIO3_11 IOPCTL_MUX(0, 107, 5) /* PIO3_11 */ 1205 #define LP_FLEXCOMM6_P4_PIO3_11 IOPCTL_MUX(0, 107, 1) /* PIO3_11 */ 1206 #define LP_FLEXCOMM9_P3_PIO3_11 IOPCTL_MUX(0, 107, 3) /* PIO3_11 */ 1207 #define USB0_PORTPWRN_PIO3_11 IOPCTL_MUX(0, 107, 2) /* PIO3_11 */ 1208 #define GPIO4_GPIO0_PIO4_0 IOPCTL_MUX(2, 0, 0) /* PIO4_0 */ 1209 #define LP_FLEXCOMM8_P0_PIO4_0 IOPCTL_MUX(2, 0, 2) /* PIO4_0 */ 1210 #define XSPI2_PCS_A_0_PIO4_0 IOPCTL_MUX(2, 0, 1) /* PIO4_0 */ 1211 #define GPIO4_GPIO1_PIO4_1 IOPCTL_MUX(2, 1, 0) /* PIO4_1 */ 1212 #define LCDIF_DATA20_PIO4_1 IOPCTL_MUX(2, 1, 6) /* PIO4_1 */ 1213 #define LP_FLEXCOMM8_P1_PIO4_1 IOPCTL_MUX(2, 1, 2) /* PIO4_1 */ 1214 #define XSPI2_DATA0_PIO4_1 IOPCTL_MUX(2, 1, 1) /* PIO4_1 */ 1215 #define GPIO4_GPIO2_PIO4_2 IOPCTL_MUX(2, 2, 0) /* PIO4_2 */ 1216 #define LCDIF_DATA21_PIO4_2 IOPCTL_MUX(2, 2, 6) /* PIO4_2 */ 1217 #define LP_FLEXCOMM8_P2_PIO4_2 IOPCTL_MUX(2, 2, 2) /* PIO4_2 */ 1218 #define XSPI2_DATA1_PIO4_2 IOPCTL_MUX(2, 2, 1) /* PIO4_2 */ 1219 #define GPIO4_GPIO3_PIO4_3 IOPCTL_MUX(2, 3, 0) /* PIO4_3 */ 1220 #define LCDIF_DATA22_PIO4_3 IOPCTL_MUX(2, 3, 6) /* PIO4_3 */ 1221 #define LP_FLEXCOMM8_P3_PIO4_3 IOPCTL_MUX(2, 3, 2) /* PIO4_3 */ 1222 #define XSPI2_DATA2_PIO4_3 IOPCTL_MUX(2, 3, 1) /* PIO4_3 */ 1223 #define GPIO4_GPIO4_PIO4_4 IOPCTL_MUX(2, 4, 0) /* PIO4_4 */ 1224 #define LCDIF_DATA23_PIO4_4 IOPCTL_MUX(2, 4, 6) /* PIO4_4 */ 1225 #define LP_FLEXCOMM8_P4_PIO4_4 IOPCTL_MUX(2, 4, 2) /* PIO4_4 */ 1226 #define XSPI2_DATA3_PIO4_4 IOPCTL_MUX(2, 4, 1) /* PIO4_4 */ 1227 #define GPIO4_GPIO5_PIO4_5 IOPCTL_MUX(2, 5, 0) /* PIO4_5 */ 1228 #define LP_FLEXCOMM8_P5_PIO4_5 IOPCTL_MUX(2, 5, 2) /* PIO4_5 */ 1229 #define XSPI2_DQS_A_0_PIO4_5 IOPCTL_MUX(2, 5, 1) /* PIO4_5 */ 1230 #define GPIO4_GPIO6_PIO4_6 IOPCTL_MUX(2, 6, 0) /* PIO4_6 */ 1231 #define LCDIF_DATA16_PIO4_6 IOPCTL_MUX(2, 6, 6) /* PIO4_6 */ 1232 #define LP_FLEXCOMM8_P6_PIO4_6 IOPCTL_MUX(2, 6, 2) /* PIO4_6 */ 1233 #define XSPI2_DATA4_PIO4_6 IOPCTL_MUX(2, 6, 1) /* PIO4_6 */ 1234 #define GPIO4_GPIO7_PIO4_7 IOPCTL_MUX(2, 7, 0) /* PIO4_7 */ 1235 #define LCDIF_DATA17_PIO4_7 IOPCTL_MUX(2, 7, 6) /* PIO4_7 */ 1236 #define LP_FLEXCOMM9_P0_PIO4_7 IOPCTL_MUX(2, 7, 2) /* PIO4_7 */ 1237 #define XSPI2_DATA5_PIO4_7 IOPCTL_MUX(2, 7, 1) /* PIO4_7 */ 1238 #define GPIO4_GPIO8_PIO4_8 IOPCTL_MUX(2, 8, 0) /* PIO4_8 */ 1239 #define LCDIF_DATA18_PIO4_8 IOPCTL_MUX(2, 8, 6) /* PIO4_8 */ 1240 #define LP_FLEXCOMM9_P1_PIO4_8 IOPCTL_MUX(2, 8, 2) /* PIO4_8 */ 1241 #define XSPI2_DATA6_PIO4_8 IOPCTL_MUX(2, 8, 1) /* PIO4_8 */ 1242 #define GPIO4_GPIO9_PIO4_9 IOPCTL_MUX(2, 9, 0) /* PIO4_9 */ 1243 #define LCDIF_DATA19_PIO4_9 IOPCTL_MUX(2, 9, 6) /* PIO4_9 */ 1244 #define LP_FLEXCOMM9_P2_PIO4_9 IOPCTL_MUX(2, 9, 2) /* PIO4_9 */ 1245 #define XSPI2_DATA7_PIO4_9 IOPCTL_MUX(2, 9, 1) /* PIO4_9 */ 1246 #define GPIO4_GPIO10_PIO4_10 IOPCTL_MUX(2, 10, 0) /* PIO4_10 */ 1247 #define LP_FLEXCOMM9_P3_PIO4_10 IOPCTL_MUX(2, 10, 2) /* PIO4_10 */ 1248 #define XSPI2_SCK_A_PIO4_10 IOPCTL_MUX(2, 10, 1) /* PIO4_10 */ 1249 #define GPIO4_GPIO11_PIO4_11 IOPCTL_MUX(2, 11, 0) /* PIO4_11 */ 1250 #define LP_FLEXCOMM9_P4_PIO4_11 IOPCTL_MUX(2, 11, 2) /* PIO4_11 */ 1251 #define XSPI2_PCS_A_1_PIO4_11 IOPCTL_MUX(2, 11, 3) /* PIO4_11 */ 1252 #define XSPI2_SCK_A_N_PIO4_11 IOPCTL_MUX(2, 11, 1) /* PIO4_11 */ 1253 #define GPIO4_GPIO12_PIO4_12 IOPCTL_MUX(2, 12, 0) /* PIO4_12 */ 1254 #define LCDIF_DATA8_PIO4_12 IOPCTL_MUX(2, 12, 6) /* PIO4_12 */ 1255 #define LCDIF_DBI_DATA8_PIO4_12 IOPCTL_MUX(2, 12, 7) /* PIO4_12 */ 1256 #define LP_FLEXCOMM9_P5_PIO4_12 IOPCTL_MUX(2, 12, 2) /* PIO4_12 */ 1257 #define XSPI2_DATA8_PIO4_12 IOPCTL_MUX(2, 12, 1) /* PIO4_12 */ 1258 #define GPIO4_GPIO13_PIO4_13 IOPCTL_MUX(2, 13, 0) /* PIO4_13 */ 1259 #define LCDIF_DATA9_PIO4_13 IOPCTL_MUX(2, 13, 6) /* PIO4_13 */ 1260 #define LCDIF_DBI_DATA9_PIO4_13 IOPCTL_MUX(2, 13, 7) /* PIO4_13 */ 1261 #define LP_FLEXCOMM9_P6_PIO4_13 IOPCTL_MUX(2, 13, 2) /* PIO4_13 */ 1262 #define XSPI2_DATA9_PIO4_13 IOPCTL_MUX(2, 13, 1) /* PIO4_13 */ 1263 #define GPIO4_GPIO14_PIO4_14 IOPCTL_MUX(2, 14, 0) /* PIO4_14 */ 1264 #define LCDIF_DATA10_PIO4_14 IOPCTL_MUX(2, 14, 6) /* PIO4_14 */ 1265 #define LCDIF_DBI_DATA10_PIO4_14 IOPCTL_MUX(2, 14, 7) /* PIO4_14 */ 1266 #define LP_FLEXCOMM10_P0_PIO4_14 IOPCTL_MUX(2, 14, 2) /* PIO4_14 */ 1267 #define XSPI2_DATA10_PIO4_14 IOPCTL_MUX(2, 14, 1) /* PIO4_14 */ 1268 #define GPIO4_GPIO15_PIO4_15 IOPCTL_MUX(2, 15, 0) /* PIO4_15 */ 1269 #define LCDIF_DATA11_PIO4_15 IOPCTL_MUX(2, 15, 6) /* PIO4_15 */ 1270 #define LCDIF_DBI_DATA11_PIO4_15 IOPCTL_MUX(2, 15, 7) /* PIO4_15 */ 1271 #define LP_FLEXCOMM10_P1_PIO4_15 IOPCTL_MUX(2, 15, 2) /* PIO4_15 */ 1272 #define XSPI2_DATA11_PIO4_15 IOPCTL_MUX(2, 15, 1) /* PIO4_15 */ 1273 #define GPIO4_GPIO16_PIO4_16 IOPCTL_MUX(2, 16, 0) /* PIO4_16 */ 1274 #define LP_FLEXCOMM10_P2_PIO4_16 IOPCTL_MUX(2, 16, 2) /* PIO4_16 */ 1275 #define XSPI2_DQS_A_1_PIO4_16 IOPCTL_MUX(2, 16, 1) /* PIO4_16 */ 1276 #define GPIO4_GPIO17_PIO4_17 IOPCTL_MUX(2, 17, 0) /* PIO4_17 */ 1277 #define LCDIF_DATA12_PIO4_17 IOPCTL_MUX(2, 17, 6) /* PIO4_17 */ 1278 #define LCDIF_DBI_DATA12_PIO4_17 IOPCTL_MUX(2, 17, 7) /* PIO4_17 */ 1279 #define LP_FLEXCOMM10_P3_PIO4_17 IOPCTL_MUX(2, 17, 2) /* PIO4_17 */ 1280 #define XSPI2_DATA12_PIO4_17 IOPCTL_MUX(2, 17, 1) /* PIO4_17 */ 1281 #define GPIO4_GPIO18_PIO4_18 IOPCTL_MUX(2, 18, 0) /* PIO4_18 */ 1282 #define LCDIF_DATA13_PIO4_18 IOPCTL_MUX(2, 18, 6) /* PIO4_18 */ 1283 #define LCDIF_DBI_DATA13_PIO4_18 IOPCTL_MUX(2, 18, 7) /* PIO4_18 */ 1284 #define LP_FLEXCOMM10_P4_PIO4_18 IOPCTL_MUX(2, 18, 2) /* PIO4_18 */ 1285 #define XSPI2_DATA13_PIO4_18 IOPCTL_MUX(2, 18, 1) /* PIO4_18 */ 1286 #define GPIO4_GPIO19_PIO4_19 IOPCTL_MUX(2, 19, 0) /* PIO4_19 */ 1287 #define LCDIF_DATA14_PIO4_19 IOPCTL_MUX(2, 19, 6) /* PIO4_19 */ 1288 #define LCDIF_DBI_DATA14_PIO4_19 IOPCTL_MUX(2, 19, 7) /* PIO4_19 */ 1289 #define LP_FLEXCOMM10_P5_PIO4_19 IOPCTL_MUX(2, 19, 2) /* PIO4_19 */ 1290 #define XSPI2_DATA14_PIO4_19 IOPCTL_MUX(2, 19, 1) /* PIO4_19 */ 1291 #define GPIO4_GPIO20_PIO4_20 IOPCTL_MUX(2, 20, 0) /* PIO4_20 */ 1292 #define LCDIF_DATA15_PIO4_20 IOPCTL_MUX(2, 20, 6) /* PIO4_20 */ 1293 #define LCDIF_DBI_DATA15_PIO4_20 IOPCTL_MUX(2, 20, 7) /* PIO4_20 */ 1294 #define LP_FLEXCOMM10_P6_PIO4_20 IOPCTL_MUX(2, 20, 2) /* PIO4_20 */ 1295 #define XSPI2_DATA15_PIO4_20 IOPCTL_MUX(2, 20, 1) /* PIO4_20 */ 1296 #define GPIO5_GPIO0_PIO5_0 IOPCTL_MUX(2, 32, 0) /* PIO5_0 */ 1297 #define LP_FLEXCOMM13_P4_PIO5_0 IOPCTL_MUX(2, 32, 2) /* PIO5_0 */ 1298 #define XSPI1_PCS_A_0_PIO5_0 IOPCTL_MUX(2, 32, 1) /* PIO5_0 */ 1299 #define GPIO5_GPIO1_PIO5_1 IOPCTL_MUX(2, 33, 0) /* PIO5_1 */ 1300 #define LP_FLEXCOMM13_P5_PIO5_1 IOPCTL_MUX(2, 33, 2) /* PIO5_1 */ 1301 #define XSPI1_DATA0_PIO5_1 IOPCTL_MUX(2, 33, 1) /* PIO5_1 */ 1302 #define GPIO5_GPIO2_PIO5_2 IOPCTL_MUX(2, 34, 0) /* PIO5_2 */ 1303 #define LP_FLEXCOMM13_P6_PIO5_2 IOPCTL_MUX(2, 34, 2) /* PIO5_2 */ 1304 #define XSPI1_DATA1_PIO5_2 IOPCTL_MUX(2, 34, 1) /* PIO5_2 */ 1305 #define GPIO5_GPIO3_PIO5_3 IOPCTL_MUX(2, 35, 0) /* PIO5_3 */ 1306 #define LP_FLEXCOMM13_P0_PIO5_3 IOPCTL_MUX(2, 35, 2) /* PIO5_3 */ 1307 #define XSPI1_DATA2_PIO5_3 IOPCTL_MUX(2, 35, 1) /* PIO5_3 */ 1308 #define GPIO5_GPIO4_PIO5_4 IOPCTL_MUX(2, 36, 0) /* PIO5_4 */ 1309 #define LP_FLEXCOMM13_P1_PIO5_4 IOPCTL_MUX(2, 36, 2) /* PIO5_4 */ 1310 #define XSPI1_DATA3_PIO5_4 IOPCTL_MUX(2, 36, 1) /* PIO5_4 */ 1311 #define GPIO5_GPIO5_PIO5_5 IOPCTL_MUX(2, 37, 0) /* PIO5_5 */ 1312 #define LP_FLEXCOMM13_P2_PIO5_5 IOPCTL_MUX(2, 37, 2) /* PIO5_5 */ 1313 #define XSPI1_DQS_A_0_PIO5_5 IOPCTL_MUX(2, 37, 1) /* PIO5_5 */ 1314 #define GPIO5_GPIO6_PIO5_6 IOPCTL_MUX(2, 38, 0) /* PIO5_6 */ 1315 #define LP_FLEXCOMM12_P3_PIO5_6 IOPCTL_MUX(2, 38, 2) /* PIO5_6 */ 1316 #define XSPI1_DATA4_PIO5_6 IOPCTL_MUX(2, 38, 1) /* PIO5_6 */ 1317 #define GPIO5_GPIO7_PIO5_7 IOPCTL_MUX(2, 39, 0) /* PIO5_7 */ 1318 #define LP_FLEXCOMM12_P0_PIO5_7 IOPCTL_MUX(2, 39, 2) /* PIO5_7 */ 1319 #define XSPI1_DATA5_PIO5_7 IOPCTL_MUX(2, 39, 1) /* PIO5_7 */ 1320 #define GPIO5_GPIO8_PIO5_8 IOPCTL_MUX(2, 40, 0) /* PIO5_8 */ 1321 #define LP_FLEXCOMM12_P1_PIO5_8 IOPCTL_MUX(2, 40, 2) /* PIO5_8 */ 1322 #define XSPI1_DATA6_PIO5_8 IOPCTL_MUX(2, 40, 1) /* PIO5_8 */ 1323 #define GPIO5_GPIO9_PIO5_9 IOPCTL_MUX(2, 41, 0) /* PIO5_9 */ 1324 #define LP_FLEXCOMM12_P2_PIO5_9 IOPCTL_MUX(2, 41, 2) /* PIO5_9 */ 1325 #define XSPI1_DATA7_PIO5_9 IOPCTL_MUX(2, 41, 1) /* PIO5_9 */ 1326 #define GPIO5_GPIO10_PIO5_10 IOPCTL_MUX(2, 42, 0) /* PIO5_10 */ 1327 #define LP_FLEXCOMM13_P3_PIO5_10 IOPCTL_MUX(2, 42, 2) /* PIO5_10 */ 1328 #define XSPI1_SCK_A_PIO5_10 IOPCTL_MUX(2, 42, 1) /* PIO5_10 */ 1329 #define GPIO5_GPIO11_PIO5_11 IOPCTL_MUX(2, 43, 0) /* PIO5_11 */ 1330 #define LP_FLEXCOMM12_P4_PIO5_11 IOPCTL_MUX(2, 43, 2) /* PIO5_11 */ 1331 #define XSPI1_PCS_A_1_PIO5_11 IOPCTL_MUX(2, 43, 3) /* PIO5_11 */ 1332 #define XSPI1_SCK_A_N_PIO5_11 IOPCTL_MUX(2, 43, 1) /* PIO5_11 */ 1333 #define GPIO5_GPIO12_PIO5_12 IOPCTL_MUX(2, 44, 0) /* PIO5_12 */ 1334 #define LP_FLEXCOMM12_P5_PIO5_12 IOPCTL_MUX(2, 44, 2) /* PIO5_12 */ 1335 #define XSPI1_DATA8_PIO5_12 IOPCTL_MUX(2, 44, 1) /* PIO5_12 */ 1336 #define GPIO5_GPIO13_PIO5_13 IOPCTL_MUX(2, 45, 0) /* PIO5_13 */ 1337 #define LP_FLEXCOMM12_P6_PIO5_13 IOPCTL_MUX(2, 45, 2) /* PIO5_13 */ 1338 #define XSPI1_DATA9_PIO5_13 IOPCTL_MUX(2, 45, 1) /* PIO5_13 */ 1339 #define GPIO5_GPIO14_PIO5_14 IOPCTL_MUX(2, 46, 0) /* PIO5_14 */ 1340 #define LP_FLEXCOMM11_P0_PIO5_14 IOPCTL_MUX(2, 46, 2) /* PIO5_14 */ 1341 #define XSPI1_DATA10_PIO5_14 IOPCTL_MUX(2, 46, 1) /* PIO5_14 */ 1342 #define GPIO5_GPIO15_PIO5_15 IOPCTL_MUX(2, 47, 0) /* PIO5_15 */ 1343 #define LP_FLEXCOMM11_P1_PIO5_15 IOPCTL_MUX(2, 47, 2) /* PIO5_15 */ 1344 #define XSPI1_DATA11_PIO5_15 IOPCTL_MUX(2, 47, 1) /* PIO5_15 */ 1345 #define GPIO5_GPIO16_PIO5_16 IOPCTL_MUX(2, 48, 0) /* PIO5_16 */ 1346 #define LP_FLEXCOMM11_P2_PIO5_16 IOPCTL_MUX(2, 48, 2) /* PIO5_16 */ 1347 #define XSPI1_DQS_A_1_PIO5_16 IOPCTL_MUX(2, 48, 1) /* PIO5_16 */ 1348 #define GPIO5_GPIO17_PIO5_17 IOPCTL_MUX(2, 49, 0) /* PIO5_17 */ 1349 #define LP_FLEXCOMM11_P3_PIO5_17 IOPCTL_MUX(2, 49, 2) /* PIO5_17 */ 1350 #define XSPI1_DATA12_PIO5_17 IOPCTL_MUX(2, 49, 1) /* PIO5_17 */ 1351 #define GPIO5_GPIO18_PIO5_18 IOPCTL_MUX(2, 50, 0) /* PIO5_18 */ 1352 #define LP_FLEXCOMM11_P4_PIO5_18 IOPCTL_MUX(2, 50, 2) /* PIO5_18 */ 1353 #define XSPI1_DATA13_PIO5_18 IOPCTL_MUX(2, 50, 1) /* PIO5_18 */ 1354 #define GPIO5_GPIO19_PIO5_19 IOPCTL_MUX(2, 51, 0) /* PIO5_19 */ 1355 #define LP_FLEXCOMM11_P5_PIO5_19 IOPCTL_MUX(2, 51, 2) /* PIO5_19 */ 1356 #define XSPI1_DATA14_PIO5_19 IOPCTL_MUX(2, 51, 1) /* PIO5_19 */ 1357 #define GPIO5_GPIO20_PIO5_20 IOPCTL_MUX(2, 52, 0) /* PIO5_20 */ 1358 #define LP_FLEXCOMM11_P6_PIO5_20 IOPCTL_MUX(2, 52, 2) /* PIO5_20 */ 1359 #define XSPI1_DATA15_PIO5_20 IOPCTL_MUX(2, 52, 1) /* PIO5_20 */ 1360 #define GPIO6_GPIO0_PIO6_0 IOPCTL_MUX(2, 64, 0) /* PIO6_0 */ 1361 #define LP_FLEXCOMM7_P2_PIO6_0 IOPCTL_MUX(2, 64, 2) /* PIO6_0 */ 1362 #define XSPI0_SCK_A_N_PIO6_0 IOPCTL_MUX(2, 64, 1) /* PIO6_0 */ 1363 #define GPIO6_GPIO1_PIO6_1 IOPCTL_MUX(2, 65, 0) /* PIO6_1 */ 1364 #define LP_FLEXCOMM10_P0_PIO6_1 IOPCTL_MUX(2, 65, 2) /* PIO6_1 */ 1365 #define XSPI0_SCK_A_PIO6_1 IOPCTL_MUX(2, 65, 1) /* PIO6_1 */ 1366 #define GPIO6_GPIO2_PIO6_2 IOPCTL_MUX(2, 66, 0) /* PIO6_2 */ 1367 #define LP_FLEXCOMM10_P1_PIO6_2 IOPCTL_MUX(2, 66, 2) /* PIO6_2 */ 1368 #define XSPI0_PCS_A_0_PIO6_2 IOPCTL_MUX(2, 66, 1) /* PIO6_2 */ 1369 #define GPIO6_GPIO3_PIO6_3 IOPCTL_MUX(2, 67, 0) /* PIO6_3 */ 1370 #define LP_FLEXCOMM10_P2_PIO6_3 IOPCTL_MUX(2, 67, 2) /* PIO6_3 */ 1371 #define XSPI0_DATA0_PIO6_3 IOPCTL_MUX(2, 67, 1) /* PIO6_3 */ 1372 #define GPIO6_GPIO4_PIO6_4 IOPCTL_MUX(2, 68, 0) /* PIO6_4 */ 1373 #define LP_FLEXCOMM10_P3_PIO6_4 IOPCTL_MUX(2, 68, 2) /* PIO6_4 */ 1374 #define XSPI0_DATA1_PIO6_4 IOPCTL_MUX(2, 68, 1) /* PIO6_4 */ 1375 #define GPIO6_GPIO5_PIO6_5 IOPCTL_MUX(2, 69, 0) /* PIO6_5 */ 1376 #define LP_FLEXCOMM10_P4_PIO6_5 IOPCTL_MUX(2, 69, 2) /* PIO6_5 */ 1377 #define XSPI0_DATA2_PIO6_5 IOPCTL_MUX(2, 69, 1) /* PIO6_5 */ 1378 #define GPIO6_GPIO6_PIO6_6 IOPCTL_MUX(2, 70, 0) /* PIO6_6 */ 1379 #define LP_FLEXCOMM10_P5_PIO6_6 IOPCTL_MUX(2, 70, 2) /* PIO6_6 */ 1380 #define XSPI0_DATA3_PIO6_6 IOPCTL_MUX(2, 70, 1) /* PIO6_6 */ 1381 #define GPIO6_GPIO7_PIO6_7 IOPCTL_MUX(2, 71, 0) /* PIO6_7 */ 1382 #define LP_FLEXCOMM10_P6_PIO6_7 IOPCTL_MUX(2, 71, 2) /* PIO6_7 */ 1383 #define XSPI0_DQS_A_0_PIO6_7 IOPCTL_MUX(2, 71, 1) /* PIO6_7 */ 1384 #define GPIO6_GPIO8_PIO6_8 IOPCTL_MUX(2, 72, 0) /* PIO6_8 */ 1385 #define LP_FLEXCOMM11_P2_PIO6_8 IOPCTL_MUX(2, 72, 3) /* PIO6_8 */ 1386 #define LP_FLEXCOMM13_P0_PIO6_8 IOPCTL_MUX(2, 72, 2) /* PIO6_8 */ 1387 #define XSPI0_DATA4_PIO6_8 IOPCTL_MUX(2, 72, 1) /* PIO6_8 */ 1388 #define GPIO6_GPIO9_PIO6_9 IOPCTL_MUX(2, 73, 0) /* PIO6_9 */ 1389 #define LP_FLEXCOMM11_P3_PIO6_9 IOPCTL_MUX(2, 73, 3) /* PIO6_9 */ 1390 #define LP_FLEXCOMM13_P1_PIO6_9 IOPCTL_MUX(2, 73, 2) /* PIO6_9 */ 1391 #define XSPI0_DATA5_PIO6_9 IOPCTL_MUX(2, 73, 1) /* PIO6_9 */ 1392 #define GPIO6_GPIO10_PIO6_10 IOPCTL_MUX(2, 74, 0) /* PIO6_10 */ 1393 #define LP_FLEXCOMM11_P0_PIO6_10 IOPCTL_MUX(2, 74, 3) /* PIO6_10 */ 1394 #define LP_FLEXCOMM13_P2_PIO6_10 IOPCTL_MUX(2, 74, 2) /* PIO6_10 */ 1395 #define XSPI0_DATA6_PIO6_10 IOPCTL_MUX(2, 74, 1) /* PIO6_10 */ 1396 #define GPIO6_GPIO11_PIO6_11 IOPCTL_MUX(2, 75, 0) /* PIO6_11 */ 1397 #define LP_FLEXCOMM11_P1_PIO6_11 IOPCTL_MUX(2, 75, 3) /* PIO6_11 */ 1398 #define LP_FLEXCOMM13_P3_PIO6_11 IOPCTL_MUX(2, 75, 2) /* PIO6_11 */ 1399 #define XSPI0_DATA7_PIO6_11 IOPCTL_MUX(2, 75, 1) /* PIO6_11 */ 1400 #define GPIO6_GPIO12_PIO6_12 IOPCTL_MUX(2, 76, 0) /* PIO6_12 */ 1401 #define XSPI0_PCS_A_1_PIO6_12 IOPCTL_MUX(2, 76, 1) /* PIO6_12 */ 1402 #define GPIO7_GPIO0_PIO7_0 IOPCTL_MUX(2, 96, 0) /* PIO7_0 */ 1403 #define LP_FLEXCOMM3_P4_PIO7_0 IOPCTL_MUX(2, 96, 2) /* PIO7_0 */ 1404 #define LP_FLEXCOMM7_P6_PIO7_0 IOPCTL_MUX(2, 96, 3) /* PIO7_0 */ 1405 #define SDHC0_CLK_PIO7_0 IOPCTL_MUX(2, 96, 1) /* PIO7_0 */ 1406 #define GPIO7_GPIO1_PIO7_1 IOPCTL_MUX(2, 97, 0) /* PIO7_1 */ 1407 #define LP_FLEXCOMM3_P5_PIO7_1 IOPCTL_MUX(2, 97, 2) /* PIO7_1 */ 1408 #define LP_FLEXCOMM7_P5_PIO7_1 IOPCTL_MUX(2, 97, 3) /* PIO7_1 */ 1409 #define SDHC0_CMD_PIO7_1 IOPCTL_MUX(2, 97, 1) /* PIO7_1 */ 1410 #define GPIO7_GPIO2_PIO7_2 IOPCTL_MUX(2, 98, 0) /* PIO7_2 */ 1411 #define LP_FLEXCOMM12_P0_PIO7_2 IOPCTL_MUX(2, 98, 2) /* PIO7_2 */ 1412 #define USDHC0_USDHC_DATA4_PIO7_2 IOPCTL_MUX(2, 98, 1) /* PIO7_2 */ 1413 #define GPIO7_GPIO3_PIO7_3 IOPCTL_MUX(2, 99, 0) /* PIO7_3 */ 1414 #define LP_FLEXCOMM12_P1_PIO7_3 IOPCTL_MUX(2, 99, 2) /* PIO7_3 */ 1415 #define USDHC0_USDHC_DATA5_PIO7_3 IOPCTL_MUX(2, 99, 1) /* PIO7_3 */ 1416 #define GPIO7_GPIO4_PIO7_4 IOPCTL_MUX(2, 100, 0) /* PIO7_4 */ 1417 #define LP_FLEXCOMM12_P2_PIO7_4 IOPCTL_MUX(2, 100, 2) /* PIO7_4 */ 1418 #define USDHC0_USDHC_DATA6_PIO7_4 IOPCTL_MUX(2, 100, 1) /* PIO7_4 */ 1419 #define GPIO7_GPIO5_PIO7_5 IOPCTL_MUX(2, 101, 0) /* PIO7_5 */ 1420 #define LP_FLEXCOMM12_P3_PIO7_5 IOPCTL_MUX(2, 101, 2) /* PIO7_5 */ 1421 #define USDHC0_USDHC_DATA7_PIO7_5 IOPCTL_MUX(2, 101, 1) /* PIO7_5 */ 1422 #define GPIO7_GPIO6_PIO7_6 IOPCTL_MUX(2, 102, 0) /* PIO7_6 */ 1423 #define LP_FLEXCOMM12_P4_PIO7_6 IOPCTL_MUX(2, 102, 2) /* PIO7_6 */ 1424 #define USDHC0_USDHC_DATA0_PIO7_6 IOPCTL_MUX(2, 102, 1) /* PIO7_6 */ 1425 #define GPIO7_GPIO7_PIO7_7 IOPCTL_MUX(2, 103, 0) /* PIO7_7 */ 1426 #define LP_FLEXCOMM12_P5_PIO7_7 IOPCTL_MUX(2, 103, 2) /* PIO7_7 */ 1427 #define USDHC0_USDHC_DATA1_PIO7_7 IOPCTL_MUX(2, 103, 1) /* PIO7_7 */ 1428 #define GPIO7_GPIO8_PIO7_8 IOPCTL_MUX(2, 104, 0) /* PIO7_8 */ 1429 #define LP_FLEXCOMM12_P6_PIO7_8 IOPCTL_MUX(2, 104, 2) /* PIO7_8 */ 1430 #define LP_FLEXCOMM7_P3_PIO7_8 IOPCTL_MUX(2, 104, 3) /* PIO7_8 */ 1431 #define USDHC0_USDHC_DATA2_PIO7_8 IOPCTL_MUX(2, 104, 1) /* PIO7_8 */ 1432 #define GPIO7_GPIO9_PIO7_9 IOPCTL_MUX(2, 105, 0) /* PIO7_9 */ 1433 #define LP_FLEXCOMM3_P6_PIO7_9 IOPCTL_MUX(2, 105, 2) /* PIO7_9 */ 1434 #define LP_FLEXCOMM7_P4_PIO7_9 IOPCTL_MUX(2, 105, 3) /* PIO7_9 */ 1435 #define USDHC0_USDHC_DATA3_PIO7_9 IOPCTL_MUX(2, 105, 1) /* PIO7_9 */ 1436 #define GPIO7_GPIO10_PIO7_10 IOPCTL_MUX(2, 106, 0) /* PIO7_10 */ 1437 #define LP_FLEXCOMM1_P0_PIO7_10 IOPCTL_MUX(2, 106, 2) /* PIO7_10 */ 1438 #define SDHC0_DS_PIO7_10 IOPCTL_MUX(2, 106, 5) /* PIO7_10 */ 1439 #define SDHC0_WR_PRT_PIO7_10 IOPCTL_MUX(2, 106, 1) /* PIO7_10 */ 1440 #define GPIO7_GPIO11_PIO7_11 IOPCTL_MUX(2, 107, 0) /* PIO7_11 */ 1441 #define LP_FLEXCOMM1_P1_PIO7_11 IOPCTL_MUX(2, 107, 2) /* PIO7_11 */ 1442 #define SDHC0_CARD_DET_N_PIO7_11 IOPCTL_MUX(2, 107, 1) /* PIO7_11 */ 1443 #define GPIO7_GPIO12_PIO7_12 IOPCTL_MUX(2, 108, 0) /* PIO7_12 */ 1444 #define LP_FLEXCOMM1_P2_PIO7_12 IOPCTL_MUX(2, 108, 2) /* PIO7_12 */ 1445 #define SDHC0_RESET_N_PIO7_12 IOPCTL_MUX(2, 108, 1) /* PIO7_12 */ 1446 #define GPIO7_GPIO13_PIO7_13 IOPCTL_MUX(2, 109, 0) /* PIO7_13 */ 1447 #define LP_FLEXCOMM1_P3_PIO7_13 IOPCTL_MUX(2, 109, 2) /* PIO7_13 */ 1448 #define USDHC1_USDHC_DATA4_PIO7_13 IOPCTL_MUX(2, 109, 1) /* PIO7_13 */ 1449 #define GPIO7_GPIO14_PIO7_14 IOPCTL_MUX(2, 110, 0) /* PIO7_14 */ 1450 #define LP_FLEXCOMM7_P0_PIO7_14 IOPCTL_MUX(2, 110, 2) /* PIO7_14 */ 1451 #define USDHC1_USDHC_DATA5_PIO7_14 IOPCTL_MUX(2, 110, 1) /* PIO7_14 */ 1452 #define GPIO7_GPIO15_PIO7_15 IOPCTL_MUX(2, 111, 0) /* PIO7_15 */ 1453 #define LP_FLEXCOMM7_P1_PIO7_15 IOPCTL_MUX(2, 111, 2) /* PIO7_15 */ 1454 #define USDHC1_USDHC_DATA6_PIO7_15 IOPCTL_MUX(2, 111, 1) /* PIO7_15 */ 1455 #define GPIO7_GPIO16_PIO7_16 IOPCTL_MUX(2, 112, 0) /* PIO7_16 */ 1456 #define LP_FLEXCOMM7_P2_PIO7_16 IOPCTL_MUX(2, 112, 2) /* PIO7_16 */ 1457 #define USDHC1_USDHC_DATA7_PIO7_16 IOPCTL_MUX(2, 112, 1) /* PIO7_16 */ 1458 #define GPIO7_GPIO17_PIO7_17 IOPCTL_MUX(2, 113, 0) /* PIO7_17 */ 1459 #define LP_FLEXCOMM2_P0_PIO7_17 IOPCTL_MUX(2, 113, 2) /* PIO7_17 */ 1460 #define SDHC1_CLK_PIO7_17 IOPCTL_MUX(2, 113, 1) /* PIO7_17 */ 1461 #define GPIO7_GPIO18_PIO7_18 IOPCTL_MUX(2, 114, 0) /* PIO7_18 */ 1462 #define LP_FLEXCOMM2_P1_PIO7_18 IOPCTL_MUX(2, 114, 2) /* PIO7_18 */ 1463 #define SDHC1_CMD_PIO7_18 IOPCTL_MUX(2, 114, 1) /* PIO7_18 */ 1464 #define GPIO7_GPIO19_PIO7_19 IOPCTL_MUX(2, 115, 0) /* PIO7_19 */ 1465 #define LP_FLEXCOMM1_P4_PIO7_19 IOPCTL_MUX(2, 115, 2) /* PIO7_19 */ 1466 #define LP_FLEXCOMM7_P3_PIO7_19 IOPCTL_MUX(2, 115, 3) /* PIO7_19 */ 1467 #define USDHC1_USDHC_DATA0_PIO7_19 IOPCTL_MUX(2, 115, 1) /* PIO7_19 */ 1468 #define GPIO7_GPIO20_PIO7_20 IOPCTL_MUX(2, 116, 0) /* PIO7_20 */ 1469 #define LP_FLEXCOMM1_P5_PIO7_20 IOPCTL_MUX(2, 116, 2) /* PIO7_20 */ 1470 #define LP_FLEXCOMM2_P4_PIO7_20 IOPCTL_MUX(2, 116, 3) /* PIO7_20 */ 1471 #define USDHC1_USDHC_DATA1_PIO7_20 IOPCTL_MUX(2, 116, 1) /* PIO7_20 */ 1472 #define GPIO7_GPIO21_PIO7_21 IOPCTL_MUX(2, 117, 0) /* PIO7_21 */ 1473 #define LP_FLEXCOMM1_P6_PIO7_21 IOPCTL_MUX(2, 117, 2) /* PIO7_21 */ 1474 #define LP_FLEXCOMM2_P5_PIO7_21 IOPCTL_MUX(2, 117, 3) /* PIO7_21 */ 1475 #define USDHC1_USDHC_DATA2_PIO7_21 IOPCTL_MUX(2, 117, 1) /* PIO7_21 */ 1476 #define GPIO7_GPIO22_PIO7_22 IOPCTL_MUX(2, 118, 0) /* PIO7_22 */ 1477 #define LP_FLEXCOMM2_P2_PIO7_22 IOPCTL_MUX(2, 118, 2) /* PIO7_22 */ 1478 #define USDHC1_USDHC_DATA3_PIO7_22 IOPCTL_MUX(2, 118, 1) /* PIO7_22 */ 1479 #define GPIO7_GPIO23_PIO7_23 IOPCTL_MUX(2, 119, 0) /* PIO7_23 */ 1480 #define LP_FLEXCOMM2_P3_PIO7_23 IOPCTL_MUX(2, 119, 2) /* PIO7_23 */ 1481 #define SDHC1_DS_PIO7_23 IOPCTL_MUX(2, 119, 5) /* PIO7_23 */ 1482 #define SDHC1_WR_PRT_PIO7_23 IOPCTL_MUX(2, 119, 1) /* PIO7_23 */ 1483 #define GPIO7_GPIO24_PIO7_24 IOPCTL_MUX(2, 120, 0) /* PIO7_24 */ 1484 #define LP_FLEXCOMM13_P4_PIO7_24 IOPCTL_MUX(2, 120, 2) /* PIO7_24 */ 1485 #define SDHC1_CARD_DET_N_PIO7_24 IOPCTL_MUX(2, 120, 1) /* PIO7_24 */ 1486 #define GPIO7_GPIO25_PIO7_25 IOPCTL_MUX(2, 121, 0) /* PIO7_25 */ 1487 #define LP_FLEXCOMM13_P5_PIO7_25 IOPCTL_MUX(2, 121, 2) /* PIO7_25 */ 1488 #define LP_FLEXCOMM2_P6_PIO7_25 IOPCTL_MUX(2, 121, 3) /* PIO7_25 */ 1489 #define SDHC1_RESET_N_PIO7_25 IOPCTL_MUX(2, 121, 1) /* PIO7_25 */ 1490 #define CTIMER5_CAPTURE0_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1491 #define CTIMER5_CAPTURE1_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1492 #define CTIMER5_CAPTURE2_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1493 #define CTIMER5_CAPTURE3_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1494 #define CTIMER6_CAPTURE0_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1495 #define CTIMER6_CAPTURE1_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1496 #define CTIMER6_CAPTURE2_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1497 #define CTIMER6_CAPTURE3_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1498 #define CTIMER7_CAPTURE0_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1499 #define CTIMER7_CAPTURE1_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1500 #define CTIMER7_CAPTURE2_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1501 #define CTIMER7_CAPTURE3_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1502 #define CTIMER_S_INP0_PIO8_0 IOPCTL_MUX(1, 0, 2) /* PIO8_0 */ 1503 #define GPIO8_GPIO0_PIO8_0 IOPCTL_MUX(1, 0, 0) /* PIO8_0 */ 1504 #define JTAG_TCK_PIO8_0 IOPCTL_MUX(1, 0, 5) /* PIO8_0 */ 1505 #define LP_FLEXCOMM17_P5_PIO8_0 IOPCTL_MUX(1, 0, 1) /* PIO8_0 */ 1506 #define PINT1_PINT0_PIO8_0 IOPCTL_MUX(1, 0, 0) /* PIO8_0 */ 1507 #define PINT1_PINT1_PIO8_0 IOPCTL_MUX(1, 0, 0) /* PIO8_0 */ 1508 #define PINT1_PINT2_PIO8_0 IOPCTL_MUX(1, 0, 0) /* PIO8_0 */ 1509 #define PINT1_PINT3_PIO8_0 IOPCTL_MUX(1, 0, 0) /* PIO8_0 */ 1510 #define SWD_CLK_PIO8_0 IOPCTL_MUX(1, 0, 5) /* PIO8_0 */ 1511 #define CTIMER5_MATCH0_PIO8_1 IOPCTL_MUX(1, 1, 2) /* PIO8_1 */ 1512 #define GPIO8_GPIO1_PIO8_1 IOPCTL_MUX(1, 1, 0) /* PIO8_1 */ 1513 #define JTAG_TMS_PIO8_1 IOPCTL_MUX(1, 1, 5) /* PIO8_1 */ 1514 #define LP_FLEXCOMM17_P6_PIO8_1 IOPCTL_MUX(1, 1, 1) /* PIO8_1 */ 1515 #define PINT1_PINT0_PIO8_1 IOPCTL_MUX(1, 1, 0) /* PIO8_1 */ 1516 #define PINT1_PINT1_PIO8_1 IOPCTL_MUX(1, 1, 0) /* PIO8_1 */ 1517 #define PINT1_PINT2_PIO8_1 IOPCTL_MUX(1, 1, 0) /* PIO8_1 */ 1518 #define PINT1_PINT3_PIO8_1 IOPCTL_MUX(1, 1, 0) /* PIO8_1 */ 1519 #define SWD_DIO_PIO8_1 IOPCTL_MUX(1, 1, 5) /* PIO8_1 */ 1520 #define CTIMER5_MATCH1_PIO8_2 IOPCTL_MUX(1, 2, 2) /* PIO8_2 */ 1521 #define GPIO8_GPIO2_PIO8_2 IOPCTL_MUX(1, 2, 0) /* PIO8_2 */ 1522 #define JTAG_TDI_PIO8_2 IOPCTL_MUX(1, 2, 5) /* PIO8_2 */ 1523 #define LP_FLEXCOMM17_P2_PIO8_2 IOPCTL_MUX(1, 2, 1) /* PIO8_2 */ 1524 #define PINT1_PINT0_PIO8_2 IOPCTL_MUX(1, 2, 0) /* PIO8_2 */ 1525 #define PINT1_PINT1_PIO8_2 IOPCTL_MUX(1, 2, 0) /* PIO8_2 */ 1526 #define PINT1_PINT2_PIO8_2 IOPCTL_MUX(1, 2, 0) /* PIO8_2 */ 1527 #define PINT1_PINT3_PIO8_2 IOPCTL_MUX(1, 2, 0) /* PIO8_2 */ 1528 #define CTIMER5_CAPTURE0_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1529 #define CTIMER5_CAPTURE1_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1530 #define CTIMER5_CAPTURE2_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1531 #define CTIMER5_CAPTURE3_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1532 #define CTIMER6_CAPTURE0_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1533 #define CTIMER6_CAPTURE1_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1534 #define CTIMER6_CAPTURE2_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1535 #define CTIMER6_CAPTURE3_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1536 #define CTIMER7_CAPTURE0_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1537 #define CTIMER7_CAPTURE1_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1538 #define CTIMER7_CAPTURE2_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1539 #define CTIMER7_CAPTURE3_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1540 #define CTIMER_S_INP1_PIO8_3 IOPCTL_MUX(1, 3, 2) /* PIO8_3 */ 1541 #define GPIO8_GPIO3_PIO8_3 IOPCTL_MUX(1, 3, 0) /* PIO8_3 */ 1542 #define JTAG_TDO_PIO8_3 IOPCTL_MUX(1, 3, 5) /* PIO8_3 */ 1543 #define LP_FLEXCOMM17_P3_PIO8_3 IOPCTL_MUX(1, 3, 1) /* PIO8_3 */ 1544 #define PINT1_PINT0_PIO8_3 IOPCTL_MUX(1, 3, 0) /* PIO8_3 */ 1545 #define PINT1_PINT1_PIO8_3 IOPCTL_MUX(1, 3, 0) /* PIO8_3 */ 1546 #define PINT1_PINT2_PIO8_3 IOPCTL_MUX(1, 3, 0) /* PIO8_3 */ 1547 #define PINT1_PINT3_PIO8_3 IOPCTL_MUX(1, 3, 0) /* PIO8_3 */ 1548 #define SWD_OUT_PIO8_3 IOPCTL_MUX(1, 3, 5) /* PIO8_3 */ 1549 #define UTICK1_CAPTURE0_PIO8_3 IOPCTL_MUX(1, 3, 3) /* PIO8_3 */ 1550 #define CLKCTL0_MCLK_PIO8_4 IOPCTL_MUX(1, 4, 3) /* PIO8_4 */ 1551 #define CTIMER5_MATCH2_PIO8_4 IOPCTL_MUX(1, 4, 2) /* PIO8_4 */ 1552 #define GPIO8_GPIO4_PIO8_4 IOPCTL_MUX(1, 4, 0) /* PIO8_4 */ 1553 #define JTAG_TRSTN_PIO8_4 IOPCTL_MUX(1, 4, 5) /* PIO8_4 */ 1554 #define LP_FLEXCOMM17_P4_PIO8_4 IOPCTL_MUX(1, 4, 1) /* PIO8_4 */ 1555 #define PINT1_PINT0_PIO8_4 IOPCTL_MUX(1, 4, 0) /* PIO8_4 */ 1556 #define PINT1_PINT1_PIO8_4 IOPCTL_MUX(1, 4, 0) /* PIO8_4 */ 1557 #define PINT1_PINT2_PIO8_4 IOPCTL_MUX(1, 4, 0) /* PIO8_4 */ 1558 #define PINT1_PINT3_PIO8_4 IOPCTL_MUX(1, 4, 0) /* PIO8_4 */ 1559 #define SCT0_IN0_PIO8_4 IOPCTL_MUX(1, 4, 3) /* PIO8_4 */ 1560 #define SCT0_IN1_PIO8_4 IOPCTL_MUX(1, 4, 3) /* PIO8_4 */ 1561 #define SCT0_IN2_PIO8_4 IOPCTL_MUX(1, 4, 3) /* PIO8_4 */ 1562 #define SCT0_IN3_PIO8_4 IOPCTL_MUX(1, 4, 3) /* PIO8_4 */ 1563 #define SCT0_IN4_PIO8_4 IOPCTL_MUX(1, 4, 3) /* PIO8_4 */ 1564 #define SCT0_IN5_PIO8_4 IOPCTL_MUX(1, 4, 3) /* PIO8_4 */ 1565 #define SCT0_IN6_PIO8_4 IOPCTL_MUX(1, 4, 3) /* PIO8_4 */ 1566 #define CTIMER5_CAPTURE0_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1567 #define CTIMER5_CAPTURE1_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1568 #define CTIMER5_CAPTURE2_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1569 #define CTIMER5_CAPTURE3_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1570 #define CTIMER5_MATCH3_PIO8_5 IOPCTL_MUX(1, 5, 2) /* PIO8_5 */ 1571 #define CTIMER6_CAPTURE0_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1572 #define CTIMER6_CAPTURE1_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1573 #define CTIMER6_CAPTURE2_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1574 #define CTIMER6_CAPTURE3_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1575 #define CTIMER7_CAPTURE0_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1576 #define CTIMER7_CAPTURE1_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1577 #define CTIMER7_CAPTURE2_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1578 #define CTIMER7_CAPTURE3_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1579 #define CTIMER_S_INP0_PIO8_5 IOPCTL_MUX(1, 5, 3) /* PIO8_5 */ 1580 #define GPIO8_GPIO5_PIO8_5 IOPCTL_MUX(1, 5, 0) /* PIO8_5 */ 1581 #define LP_FLEXCOMM17_P0_PIO8_5 IOPCTL_MUX(1, 5, 1) /* PIO8_5 */ 1582 #define PINT1_PINT0_PIO8_5 IOPCTL_MUX(1, 5, 0) /* PIO8_5 */ 1583 #define PINT1_PINT1_PIO8_5 IOPCTL_MUX(1, 5, 0) /* PIO8_5 */ 1584 #define PINT1_PINT2_PIO8_5 IOPCTL_MUX(1, 5, 0) /* PIO8_5 */ 1585 #define PINT1_PINT3_PIO8_5 IOPCTL_MUX(1, 5, 0) /* PIO8_5 */ 1586 #define CMP0_OUT_PIO8_6 IOPCTL_MUX(1, 6, 4) /* PIO8_6 */ 1587 #define CTIMER6_MATCH0_PIO8_6 IOPCTL_MUX(1, 6, 2) /* PIO8_6 */ 1588 #define GPIO8_GPIO6_PIO8_6 IOPCTL_MUX(1, 6, 0) /* PIO8_6 */ 1589 #define LP_FLEXCOMM17_P1_PIO8_6 IOPCTL_MUX(1, 6, 1) /* PIO8_6 */ 1590 #define PINT1_PINT0_PIO8_6 IOPCTL_MUX(1, 6, 0) /* PIO8_6 */ 1591 #define PINT1_PINT1_PIO8_6 IOPCTL_MUX(1, 6, 0) /* PIO8_6 */ 1592 #define PINT1_PINT2_PIO8_6 IOPCTL_MUX(1, 6, 0) /* PIO8_6 */ 1593 #define PINT1_PINT3_PIO8_6 IOPCTL_MUX(1, 6, 0) /* PIO8_6 */ 1594 #define CTIMER6_MATCH1_PIO8_7 IOPCTL_MUX(1, 7, 2) /* PIO8_7 */ 1595 #define GPIO8_GPIO7_PIO8_7 IOPCTL_MUX(1, 7, 0) /* PIO8_7 */ 1596 #define LP_FLEXCOMM18_P0_PIO8_7 IOPCTL_MUX(1, 7, 1) /* PIO8_7 */ 1597 #define PINT1_PINT0_PIO8_7 IOPCTL_MUX(1, 7, 0) /* PIO8_7 */ 1598 #define PINT1_PINT1_PIO8_7 IOPCTL_MUX(1, 7, 0) /* PIO8_7 */ 1599 #define PINT1_PINT2_PIO8_7 IOPCTL_MUX(1, 7, 0) /* PIO8_7 */ 1600 #define PINT1_PINT3_PIO8_7 IOPCTL_MUX(1, 7, 0) /* PIO8_7 */ 1601 #define CTIMER5_CAPTURE0_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1602 #define CTIMER5_CAPTURE1_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1603 #define CTIMER5_CAPTURE2_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1604 #define CTIMER5_CAPTURE3_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1605 #define CTIMER6_CAPTURE0_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1606 #define CTIMER6_CAPTURE1_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1607 #define CTIMER6_CAPTURE2_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1608 #define CTIMER6_CAPTURE3_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1609 #define CTIMER7_CAPTURE0_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1610 #define CTIMER7_CAPTURE1_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1611 #define CTIMER7_CAPTURE2_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1612 #define CTIMER7_CAPTURE3_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1613 #define CTIMER_S_INP2_PIO8_8 IOPCTL_MUX(1, 8, 2) /* PIO8_8 */ 1614 #define GPIO8_GPIO8_PIO8_8 IOPCTL_MUX(1, 8, 0) /* PIO8_8 */ 1615 #define LP_FLEXCOMM18_P1_PIO8_8 IOPCTL_MUX(1, 8, 1) /* PIO8_8 */ 1616 #define PINT1_PINT0_PIO8_8 IOPCTL_MUX(1, 8, 0) /* PIO8_8 */ 1617 #define PINT1_PINT1_PIO8_8 IOPCTL_MUX(1, 8, 0) /* PIO8_8 */ 1618 #define PINT1_PINT2_PIO8_8 IOPCTL_MUX(1, 8, 0) /* PIO8_8 */ 1619 #define PINT1_PINT3_PIO8_8 IOPCTL_MUX(1, 8, 0) /* PIO8_8 */ 1620 #define CTIMER6_MATCH2_PIO8_9 IOPCTL_MUX(1, 9, 2) /* PIO8_9 */ 1621 #define GPIO8_GPIO9_PIO8_9 IOPCTL_MUX(1, 9, 0) /* PIO8_9 */ 1622 #define LP_FLEXCOMM18_P2_PIO8_9 IOPCTL_MUX(1, 9, 1) /* PIO8_9 */ 1623 #define PINT1_PINT0_PIO8_9 IOPCTL_MUX(1, 9, 0) /* PIO8_9 */ 1624 #define PINT1_PINT1_PIO8_9 IOPCTL_MUX(1, 9, 0) /* PIO8_9 */ 1625 #define PINT1_PINT2_PIO8_9 IOPCTL_MUX(1, 9, 0) /* PIO8_9 */ 1626 #define PINT1_PINT3_PIO8_9 IOPCTL_MUX(1, 9, 0) /* PIO8_9 */ 1627 #define CTIMER5_CAPTURE0_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1628 #define CTIMER5_CAPTURE1_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1629 #define CTIMER5_CAPTURE2_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1630 #define CTIMER5_CAPTURE3_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1631 #define CTIMER6_CAPTURE0_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1632 #define CTIMER6_CAPTURE1_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1633 #define CTIMER6_CAPTURE2_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1634 #define CTIMER6_CAPTURE3_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1635 #define CTIMER7_CAPTURE0_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1636 #define CTIMER7_CAPTURE1_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1637 #define CTIMER7_CAPTURE2_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1638 #define CTIMER7_CAPTURE3_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1639 #define CTIMER_S_INP3_PIO8_10 IOPCTL_MUX(1, 10, 2) /* PIO8_10 */ 1640 #define GPIO8_GPIO10_PIO8_10 IOPCTL_MUX(1, 10, 0) /* PIO8_10 */ 1641 #define LP_FLEXCOMM18_P3_PIO8_10 IOPCTL_MUX(1, 10, 1) /* PIO8_10 */ 1642 #define PINT1_PINT0_PIO8_10 IOPCTL_MUX(1, 10, 0) /* PIO8_10 */ 1643 #define PINT1_PINT1_PIO8_10 IOPCTL_MUX(1, 10, 0) /* PIO8_10 */ 1644 #define PINT1_PINT2_PIO8_10 IOPCTL_MUX(1, 10, 0) /* PIO8_10 */ 1645 #define PINT1_PINT3_PIO8_10 IOPCTL_MUX(1, 10, 0) /* PIO8_10 */ 1646 #define CTIMER6_MATCH3_PIO8_11 IOPCTL_MUX(1, 11, 2) /* PIO8_11 */ 1647 #define GPIO8_GPIO11_PIO8_11 IOPCTL_MUX(1, 11, 0) /* PIO8_11 */ 1648 #define LP_FLEXCOMM17_P4_PIO8_11 IOPCTL_MUX(1, 11, 4) /* PIO8_11 */ 1649 #define LP_FLEXCOMM18_P4_PIO8_11 IOPCTL_MUX(1, 11, 1) /* PIO8_11 */ 1650 #define PINT1_PINT0_PIO8_11 IOPCTL_MUX(1, 11, 0) /* PIO8_11 */ 1651 #define PINT1_PINT1_PIO8_11 IOPCTL_MUX(1, 11, 0) /* PIO8_11 */ 1652 #define PINT1_PINT2_PIO8_11 IOPCTL_MUX(1, 11, 0) /* PIO8_11 */ 1653 #define PINT1_PINT3_PIO8_11 IOPCTL_MUX(1, 11, 0) /* PIO8_11 */ 1654 #define UTICK1_CAPTURE1_PIO8_11 IOPCTL_MUX(1, 11, 3) /* PIO8_11 */ 1655 #define CTIMER5_CAPTURE0_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1656 #define CTIMER5_CAPTURE1_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1657 #define CTIMER5_CAPTURE2_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1658 #define CTIMER5_CAPTURE3_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1659 #define CTIMER6_CAPTURE0_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1660 #define CTIMER6_CAPTURE1_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1661 #define CTIMER6_CAPTURE2_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1662 #define CTIMER6_CAPTURE3_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1663 #define CTIMER7_CAPTURE0_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1664 #define CTIMER7_CAPTURE1_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1665 #define CTIMER7_CAPTURE2_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1666 #define CTIMER7_CAPTURE3_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1667 #define CTIMER7_MATCH0_PIO8_12 IOPCTL_MUX(1, 12, 2) /* PIO8_12 */ 1668 #define CTIMER_S_INP1_PIO8_12 IOPCTL_MUX(1, 12, 3) /* PIO8_12 */ 1669 #define GPIO8_GPIO12_PIO8_12 IOPCTL_MUX(1, 12, 0) /* PIO8_12 */ 1670 #define LP_FLEXCOMM17_P2_PIO8_12 IOPCTL_MUX(1, 12, 4) /* PIO8_12 */ 1671 #define LP_FLEXCOMM18_P5_PIO8_12 IOPCTL_MUX(1, 12, 1) /* PIO8_12 */ 1672 #define PINT1_PINT0_PIO8_12 IOPCTL_MUX(1, 12, 0) /* PIO8_12 */ 1673 #define PINT1_PINT1_PIO8_12 IOPCTL_MUX(1, 12, 0) /* PIO8_12 */ 1674 #define PINT1_PINT2_PIO8_12 IOPCTL_MUX(1, 12, 0) /* PIO8_12 */ 1675 #define PINT1_PINT3_PIO8_12 IOPCTL_MUX(1, 12, 0) /* PIO8_12 */ 1676 #define CTIMER5_CAPTURE0_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1677 #define CTIMER5_CAPTURE1_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1678 #define CTIMER5_CAPTURE2_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1679 #define CTIMER5_CAPTURE3_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1680 #define CTIMER6_CAPTURE0_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1681 #define CTIMER6_CAPTURE1_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1682 #define CTIMER6_CAPTURE2_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1683 #define CTIMER6_CAPTURE3_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1684 #define CTIMER7_CAPTURE0_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1685 #define CTIMER7_CAPTURE1_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1686 #define CTIMER7_CAPTURE2_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1687 #define CTIMER7_CAPTURE3_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1688 #define CTIMER7_MATCH1_PIO8_13 IOPCTL_MUX(1, 13, 2) /* PIO8_13 */ 1689 #define CTIMER_S_INP3_PIO8_13 IOPCTL_MUX(1, 13, 3) /* PIO8_13 */ 1690 #define GPIO8_GPIO13_PIO8_13 IOPCTL_MUX(1, 13, 0) /* PIO8_13 */ 1691 #define LP_FLEXCOMM17_P3_PIO8_13 IOPCTL_MUX(1, 13, 4) /* PIO8_13 */ 1692 #define LP_FLEXCOMM18_P6_PIO8_13 IOPCTL_MUX(1, 13, 1) /* PIO8_13 */ 1693 #define PINT1_PINT0_PIO8_13 IOPCTL_MUX(1, 13, 0) /* PIO8_13 */ 1694 #define PINT1_PINT1_PIO8_13 IOPCTL_MUX(1, 13, 0) /* PIO8_13 */ 1695 #define PINT1_PINT2_PIO8_13 IOPCTL_MUX(1, 13, 0) /* PIO8_13 */ 1696 #define PINT1_PINT3_PIO8_13 IOPCTL_MUX(1, 13, 0) /* PIO8_13 */ 1697 #define CTIMER7_MATCH2_PIO8_14 IOPCTL_MUX(1, 14, 2) /* PIO8_14 */ 1698 #define GPIO8_GPIO14_PIO8_14 IOPCTL_MUX(1, 14, 0) /* PIO8_14 */ 1699 #define I3C2_SDA_PIO8_14 IOPCTL_MUX(1, 14, 4) /* PIO8_14 */ 1700 #define LP_FLEXCOMM19_P0_PIO8_14 IOPCTL_MUX(1, 14, 1) /* PIO8_14 */ 1701 #define PINT1_PINT0_PIO8_14 IOPCTL_MUX(1, 14, 0) /* PIO8_14 */ 1702 #define PINT1_PINT1_PIO8_14 IOPCTL_MUX(1, 14, 0) /* PIO8_14 */ 1703 #define PINT1_PINT2_PIO8_14 IOPCTL_MUX(1, 14, 0) /* PIO8_14 */ 1704 #define PINT1_PINT3_PIO8_14 IOPCTL_MUX(1, 14, 0) /* PIO8_14 */ 1705 #define SAI3_TX_SYNC_PIO8_14 IOPCTL_MUX(1, 14, 3) /* PIO8_14 */ 1706 #define CTIMER7_MATCH3_PIO8_15 IOPCTL_MUX(1, 15, 2) /* PIO8_15 */ 1707 #define GPIO8_GPIO15_PIO8_15 IOPCTL_MUX(1, 15, 0) /* PIO8_15 */ 1708 #define I3C2_SCL_PIO8_15 IOPCTL_MUX(1, 15, 4) /* PIO8_15 */ 1709 #define LP_FLEXCOMM19_P1_PIO8_15 IOPCTL_MUX(1, 15, 1) /* PIO8_15 */ 1710 #define PINT1_PINT0_PIO8_15 IOPCTL_MUX(1, 15, 0) /* PIO8_15 */ 1711 #define PINT1_PINT1_PIO8_15 IOPCTL_MUX(1, 15, 0) /* PIO8_15 */ 1712 #define PINT1_PINT2_PIO8_15 IOPCTL_MUX(1, 15, 0) /* PIO8_15 */ 1713 #define PINT1_PINT3_PIO8_15 IOPCTL_MUX(1, 15, 0) /* PIO8_15 */ 1714 #define SAI3_TX_BCLK_PIO8_15 IOPCTL_MUX(1, 15, 3) /* PIO8_15 */ 1715 #define CTIMER5_CAPTURE0_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1716 #define CTIMER5_CAPTURE1_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1717 #define CTIMER5_CAPTURE2_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1718 #define CTIMER5_CAPTURE3_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1719 #define CTIMER6_CAPTURE0_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1720 #define CTIMER6_CAPTURE1_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1721 #define CTIMER6_CAPTURE2_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1722 #define CTIMER6_CAPTURE3_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1723 #define CTIMER7_CAPTURE0_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1724 #define CTIMER7_CAPTURE1_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1725 #define CTIMER7_CAPTURE2_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1726 #define CTIMER7_CAPTURE3_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1727 #define CTIMER_S_INP4_PIO8_16 IOPCTL_MUX(1, 16, 2) /* PIO8_16 */ 1728 #define GPIO8_GPIO16_PIO8_16 IOPCTL_MUX(1, 16, 0) /* PIO8_16 */ 1729 #define I3C2_PUR_PIO8_16 IOPCTL_MUX(1, 16, 4) /* PIO8_16 */ 1730 #define LP_FLEXCOMM19_P2_PIO8_16 IOPCTL_MUX(1, 16, 1) /* PIO8_16 */ 1731 #define PINT1_PINT0_PIO8_16 IOPCTL_MUX(1, 16, 0) /* PIO8_16 */ 1732 #define PINT1_PINT1_PIO8_16 IOPCTL_MUX(1, 16, 0) /* PIO8_16 */ 1733 #define PINT1_PINT2_PIO8_16 IOPCTL_MUX(1, 16, 0) /* PIO8_16 */ 1734 #define PINT1_PINT3_PIO8_16 IOPCTL_MUX(1, 16, 0) /* PIO8_16 */ 1735 #define SAI3_TX_DATA0_PIO8_16 IOPCTL_MUX(1, 16, 3) /* PIO8_16 */ 1736 #define CTIMER5_CAPTURE0_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1737 #define CTIMER5_CAPTURE1_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1738 #define CTIMER5_CAPTURE2_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1739 #define CTIMER5_CAPTURE3_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1740 #define CTIMER6_CAPTURE0_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1741 #define CTIMER6_CAPTURE1_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1742 #define CTIMER6_CAPTURE2_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1743 #define CTIMER6_CAPTURE3_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1744 #define CTIMER7_CAPTURE0_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1745 #define CTIMER7_CAPTURE1_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1746 #define CTIMER7_CAPTURE2_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1747 #define CTIMER7_CAPTURE3_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1748 #define CTIMER_S_INP5_PIO8_17 IOPCTL_MUX(1, 17, 2) /* PIO8_17 */ 1749 #define GPIO8_GPIO17_PIO8_17 IOPCTL_MUX(1, 17, 0) /* PIO8_17 */ 1750 #define LP_FLEXCOMM19_P3_PIO8_17 IOPCTL_MUX(1, 17, 1) /* PIO8_17 */ 1751 #define PINT1_PINT0_PIO8_17 IOPCTL_MUX(1, 17, 0) /* PIO8_17 */ 1752 #define PINT1_PINT1_PIO8_17 IOPCTL_MUX(1, 17, 0) /* PIO8_17 */ 1753 #define PINT1_PINT2_PIO8_17 IOPCTL_MUX(1, 17, 0) /* PIO8_17 */ 1754 #define PINT1_PINT3_PIO8_17 IOPCTL_MUX(1, 17, 0) /* PIO8_17 */ 1755 #define SAI3_RX_SYNC_PIO8_17 IOPCTL_MUX(1, 17, 3) /* PIO8_17 */ 1756 #define CTIMER5_CAPTURE0_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1757 #define CTIMER5_CAPTURE1_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1758 #define CTIMER5_CAPTURE2_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1759 #define CTIMER5_CAPTURE3_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1760 #define CTIMER5_MATCH0_PIO8_18 IOPCTL_MUX(1, 18, 2) /* PIO8_18 */ 1761 #define CTIMER6_CAPTURE0_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1762 #define CTIMER6_CAPTURE1_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1763 #define CTIMER6_CAPTURE2_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1764 #define CTIMER6_CAPTURE3_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1765 #define CTIMER7_CAPTURE0_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1766 #define CTIMER7_CAPTURE1_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1767 #define CTIMER7_CAPTURE2_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1768 #define CTIMER7_CAPTURE3_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1769 #define CTIMER_S_INP4_PIO8_18 IOPCTL_MUX(1, 18, 3) /* PIO8_18 */ 1770 #define GPIO8_GPIO18_PIO8_18 IOPCTL_MUX(1, 18, 0) /* PIO8_18 */ 1771 #define LP_FLEXCOMM19_P4_PIO8_18 IOPCTL_MUX(1, 18, 1) /* PIO8_18 */ 1772 #define PINT1_PINT0_PIO8_18 IOPCTL_MUX(1, 18, 0) /* PIO8_18 */ 1773 #define PINT1_PINT1_PIO8_18 IOPCTL_MUX(1, 18, 0) /* PIO8_18 */ 1774 #define PINT1_PINT2_PIO8_18 IOPCTL_MUX(1, 18, 0) /* PIO8_18 */ 1775 #define PINT1_PINT3_PIO8_18 IOPCTL_MUX(1, 18, 0) /* PIO8_18 */ 1776 #define CMP0_OUT_PIO8_19 IOPCTL_MUX(1, 19, 4) /* PIO8_19 */ 1777 #define CTIMER5_CAPTURE0_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1778 #define CTIMER5_CAPTURE1_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1779 #define CTIMER5_CAPTURE2_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1780 #define CTIMER5_CAPTURE3_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1781 #define CTIMER5_MATCH1_PIO8_19 IOPCTL_MUX(1, 19, 2) /* PIO8_19 */ 1782 #define CTIMER6_CAPTURE0_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1783 #define CTIMER6_CAPTURE1_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1784 #define CTIMER6_CAPTURE2_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1785 #define CTIMER6_CAPTURE3_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1786 #define CTIMER7_CAPTURE0_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1787 #define CTIMER7_CAPTURE1_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1788 #define CTIMER7_CAPTURE2_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1789 #define CTIMER7_CAPTURE3_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1790 #define CTIMER_S_INP6_PIO8_19 IOPCTL_MUX(1, 19, 3) /* PIO8_19 */ 1791 #define GPIO8_GPIO19_PIO8_19 IOPCTL_MUX(1, 19, 0) /* PIO8_19 */ 1792 #define LP_FLEXCOMM19_P5_PIO8_19 IOPCTL_MUX(1, 19, 1) /* PIO8_19 */ 1793 #define PINT1_PINT0_PIO8_19 IOPCTL_MUX(1, 19, 0) /* PIO8_19 */ 1794 #define PINT1_PINT1_PIO8_19 IOPCTL_MUX(1, 19, 0) /* PIO8_19 */ 1795 #define PINT1_PINT2_PIO8_19 IOPCTL_MUX(1, 19, 0) /* PIO8_19 */ 1796 #define PINT1_PINT3_PIO8_19 IOPCTL_MUX(1, 19, 0) /* PIO8_19 */ 1797 #define CTIMER5_CAPTURE0_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1798 #define CTIMER5_CAPTURE1_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1799 #define CTIMER5_CAPTURE2_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1800 #define CTIMER5_CAPTURE3_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1801 #define CTIMER6_CAPTURE0_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1802 #define CTIMER6_CAPTURE1_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1803 #define CTIMER6_CAPTURE2_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1804 #define CTIMER6_CAPTURE3_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1805 #define CTIMER7_CAPTURE0_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1806 #define CTIMER7_CAPTURE1_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1807 #define CTIMER7_CAPTURE2_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1808 #define CTIMER7_CAPTURE3_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1809 #define CTIMER_S_INP7_PIO8_20 IOPCTL_MUX(1, 20, 2) /* PIO8_20 */ 1810 #define GPIO8_GPIO20_PIO8_20 IOPCTL_MUX(1, 20, 0) /* PIO8_20 */ 1811 #define I3C3_PUR_PIO8_20 IOPCTL_MUX(1, 20, 4) /* PIO8_20 */ 1812 #define LP_FLEXCOMM19_P6_PIO8_20 IOPCTL_MUX(1, 20, 1) /* PIO8_20 */ 1813 #define PINT1_PINT0_PIO8_20 IOPCTL_MUX(1, 20, 0) /* PIO8_20 */ 1814 #define PINT1_PINT1_PIO8_20 IOPCTL_MUX(1, 20, 0) /* PIO8_20 */ 1815 #define PINT1_PINT2_PIO8_20 IOPCTL_MUX(1, 20, 0) /* PIO8_20 */ 1816 #define PINT1_PINT3_PIO8_20 IOPCTL_MUX(1, 20, 0) /* PIO8_20 */ 1817 #define UTICK1_CAPTURE2_PIO8_20 IOPCTL_MUX(1, 20, 3) /* PIO8_20 */ 1818 #define CTIMER5_MATCH0_PIO8_21 IOPCTL_MUX(1, 21, 2) /* PIO8_21 */ 1819 #define GPIO8_GPIO21_PIO8_21 IOPCTL_MUX(1, 21, 0) /* PIO8_21 */ 1820 #define I3C3_SDA_PIO8_21 IOPCTL_MUX(1, 21, 4) /* PIO8_21 */ 1821 #define LP_FLEXCOMM20_P3_PIO8_21 IOPCTL_MUX(1, 21, 1) /* PIO8_21 */ 1822 #define LP_FLEXCOMM3_P0_PIO8_21 IOPCTL_MUX(1, 21, 3) /* PIO8_21 */ 1823 #define PINT1_PINT0_PIO8_21 IOPCTL_MUX(1, 21, 0) /* PIO8_21 */ 1824 #define PINT1_PINT1_PIO8_21 IOPCTL_MUX(1, 21, 0) /* PIO8_21 */ 1825 #define PINT1_PINT2_PIO8_21 IOPCTL_MUX(1, 21, 0) /* PIO8_21 */ 1826 #define PINT1_PINT3_PIO8_21 IOPCTL_MUX(1, 21, 0) /* PIO8_21 */ 1827 #define CTIMER5_MATCH1_PIO8_22 IOPCTL_MUX(1, 22, 2) /* PIO8_22 */ 1828 #define GPIO8_GPIO22_PIO8_22 IOPCTL_MUX(1, 22, 0) /* PIO8_22 */ 1829 #define I3C3_SCL_PIO8_22 IOPCTL_MUX(1, 22, 4) /* PIO8_22 */ 1830 #define LP_FLEXCOMM20_P4_PIO8_22 IOPCTL_MUX(1, 22, 1) /* PIO8_22 */ 1831 #define LP_FLEXCOMM3_P1_PIO8_22 IOPCTL_MUX(1, 22, 3) /* PIO8_22 */ 1832 #define PINT1_PINT0_PIO8_22 IOPCTL_MUX(1, 22, 0) /* PIO8_22 */ 1833 #define PINT1_PINT1_PIO8_22 IOPCTL_MUX(1, 22, 0) /* PIO8_22 */ 1834 #define PINT1_PINT2_PIO8_22 IOPCTL_MUX(1, 22, 0) /* PIO8_22 */ 1835 #define PINT1_PINT3_PIO8_22 IOPCTL_MUX(1, 22, 0) /* PIO8_22 */ 1836 #define CTIMER5_MATCH2_PIO8_23 IOPCTL_MUX(1, 23, 2) /* PIO8_23 */ 1837 #define GPIO8_GPIO23_PIO8_23 IOPCTL_MUX(1, 23, 0) /* PIO8_23 */ 1838 #define LP_FLEXCOMM19_P0_PIO8_23 IOPCTL_MUX(1, 23, 3) /* PIO8_23 */ 1839 #define PINT1_PINT0_PIO8_23 IOPCTL_MUX(1, 23, 0) /* PIO8_23 */ 1840 #define PINT1_PINT1_PIO8_23 IOPCTL_MUX(1, 23, 0) /* PIO8_23 */ 1841 #define PINT1_PINT2_PIO8_23 IOPCTL_MUX(1, 23, 0) /* PIO8_23 */ 1842 #define PINT1_PINT3_PIO8_23 IOPCTL_MUX(1, 23, 0) /* PIO8_23 */ 1843 #define SAI3_RX_BCLK_PIO8_23 IOPCTL_MUX(1, 23, 1) /* PIO8_23 */ 1844 #define CTIMER5_MATCH3_PIO8_24 IOPCTL_MUX(1, 24, 2) /* PIO8_24 */ 1845 #define GPIO8_GPIO24_PIO8_24 IOPCTL_MUX(1, 24, 0) /* PIO8_24 */ 1846 #define LP_FLEXCOMM19_P1_PIO8_24 IOPCTL_MUX(1, 24, 3) /* PIO8_24 */ 1847 #define PINT1_PINT0_PIO8_24 IOPCTL_MUX(1, 24, 0) /* PIO8_24 */ 1848 #define PINT1_PINT1_PIO8_24 IOPCTL_MUX(1, 24, 0) /* PIO8_24 */ 1849 #define PINT1_PINT2_PIO8_24 IOPCTL_MUX(1, 24, 0) /* PIO8_24 */ 1850 #define PINT1_PINT3_PIO8_24 IOPCTL_MUX(1, 24, 0) /* PIO8_24 */ 1851 #define SAI3_RX_DATA0_PIO8_24 IOPCTL_MUX(1, 24, 1) /* PIO8_24 */ 1852 #define CTIMER6_MATCH0_PIO8_25 IOPCTL_MUX(1, 25, 2) /* PIO8_25 */ 1853 #define GPIO8_GPIO25_PIO8_25 IOPCTL_MUX(1, 25, 0) /* PIO8_25 */ 1854 #define LP_FLEXCOMM19_P2_PIO8_25 IOPCTL_MUX(1, 25, 3) /* PIO8_25 */ 1855 #define PINT1_PINT0_PIO8_25 IOPCTL_MUX(1, 25, 0) /* PIO8_25 */ 1856 #define PINT1_PINT1_PIO8_25 IOPCTL_MUX(1, 25, 0) /* PIO8_25 */ 1857 #define PINT1_PINT2_PIO8_25 IOPCTL_MUX(1, 25, 0) /* PIO8_25 */ 1858 #define PINT1_PINT3_PIO8_25 IOPCTL_MUX(1, 25, 0) /* PIO8_25 */ 1859 #define SAI3_RX_SYNC_PIO8_25 IOPCTL_MUX(1, 25, 1) /* PIO8_25 */ 1860 #define CTIMER6_MATCH1_PIO8_26 IOPCTL_MUX(1, 26, 2) /* PIO8_26 */ 1861 #define GPIO8_GPIO26_PIO8_26 IOPCTL_MUX(1, 26, 0) /* PIO8_26 */ 1862 #define LP_FLEXCOMM19_P3_PIO8_26 IOPCTL_MUX(1, 26, 3) /* PIO8_26 */ 1863 #define PINT1_PINT0_PIO8_26 IOPCTL_MUX(1, 26, 0) /* PIO8_26 */ 1864 #define PINT1_PINT1_PIO8_26 IOPCTL_MUX(1, 26, 0) /* PIO8_26 */ 1865 #define PINT1_PINT2_PIO8_26 IOPCTL_MUX(1, 26, 0) /* PIO8_26 */ 1866 #define PINT1_PINT3_PIO8_26 IOPCTL_MUX(1, 26, 0) /* PIO8_26 */ 1867 #define SAI3_TX_BCLK_PIO8_26 IOPCTL_MUX(1, 26, 1) /* PIO8_26 */ 1868 #define CTIMER6_MATCH2_PIO8_27 IOPCTL_MUX(1, 27, 2) /* PIO8_27 */ 1869 #define GPIO8_GPIO27_PIO8_27 IOPCTL_MUX(1, 27, 0) /* PIO8_27 */ 1870 #define LP_FLEXCOMM19_P4_PIO8_27 IOPCTL_MUX(1, 27, 3) /* PIO8_27 */ 1871 #define PINT1_PINT0_PIO8_27 IOPCTL_MUX(1, 27, 0) /* PIO8_27 */ 1872 #define PINT1_PINT1_PIO8_27 IOPCTL_MUX(1, 27, 0) /* PIO8_27 */ 1873 #define PINT1_PINT2_PIO8_27 IOPCTL_MUX(1, 27, 0) /* PIO8_27 */ 1874 #define PINT1_PINT3_PIO8_27 IOPCTL_MUX(1, 27, 0) /* PIO8_27 */ 1875 #define SAI3_TX_DATA0_PIO8_27 IOPCTL_MUX(1, 27, 1) /* PIO8_27 */ 1876 #define CTIMER6_MATCH3_PIO8_28 IOPCTL_MUX(1, 28, 2) /* PIO8_28 */ 1877 #define GPIO8_GPIO28_PIO8_28 IOPCTL_MUX(1, 28, 0) /* PIO8_28 */ 1878 #define LP_FLEXCOMM19_P5_PIO8_28 IOPCTL_MUX(1, 28, 3) /* PIO8_28 */ 1879 #define PINT1_PINT0_PIO8_28 IOPCTL_MUX(1, 28, 0) /* PIO8_28 */ 1880 #define PINT1_PINT1_PIO8_28 IOPCTL_MUX(1, 28, 0) /* PIO8_28 */ 1881 #define PINT1_PINT2_PIO8_28 IOPCTL_MUX(1, 28, 0) /* PIO8_28 */ 1882 #define PINT1_PINT3_PIO8_28 IOPCTL_MUX(1, 28, 0) /* PIO8_28 */ 1883 #define SAI3_TX_SYNC_PIO8_28 IOPCTL_MUX(1, 28, 1) /* PIO8_28 */ 1884 #define CTIMER5_CAPTURE0_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1885 #define CTIMER5_CAPTURE1_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1886 #define CTIMER5_CAPTURE2_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1887 #define CTIMER5_CAPTURE3_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1888 #define CTIMER6_CAPTURE0_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1889 #define CTIMER6_CAPTURE1_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1890 #define CTIMER6_CAPTURE2_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1891 #define CTIMER6_CAPTURE3_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1892 #define CTIMER7_CAPTURE0_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1893 #define CTIMER7_CAPTURE1_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1894 #define CTIMER7_CAPTURE2_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1895 #define CTIMER7_CAPTURE3_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1896 #define CTIMER_S_INP9_PIO8_30 IOPCTL_MUX(1, 30, 2) /* PIO8_30 */ 1897 #define GPIO8_GPIO30_PIO8_30 IOPCTL_MUX(1, 30, 0) /* PIO8_30 */ 1898 #define LP_FLEXCOMM20_P0_PIO8_30 IOPCTL_MUX(1, 30, 1) /* PIO8_30 */ 1899 #define PINT1_PINT0_PIO8_30 IOPCTL_MUX(1, 30, 0) /* PIO8_30 */ 1900 #define PINT1_PINT1_PIO8_30 IOPCTL_MUX(1, 30, 0) /* PIO8_30 */ 1901 #define PINT1_PINT2_PIO8_30 IOPCTL_MUX(1, 30, 0) /* PIO8_30 */ 1902 #define PINT1_PINT3_PIO8_30 IOPCTL_MUX(1, 30, 0) /* PIO8_30 */ 1903 #define UTICK1_CAPTURE3_PIO8_30 IOPCTL_MUX(1, 30, 3) /* PIO8_30 */ 1904 #define CTIMER7_MATCH0_PIO8_31 IOPCTL_MUX(1, 31, 2) /* PIO8_31 */ 1905 #define GPIO8_GPIO31_PIO8_31 IOPCTL_MUX(1, 31, 0) /* PIO8_31 */ 1906 #define LP_FLEXCOMM20_P1_PIO8_31 IOPCTL_MUX(1, 31, 1) /* PIO8_31 */ 1907 #define PINT1_PINT0_PIO8_31 IOPCTL_MUX(1, 31, 0) /* PIO8_31 */ 1908 #define PINT1_PINT1_PIO8_31 IOPCTL_MUX(1, 31, 0) /* PIO8_31 */ 1909 #define PINT1_PINT2_PIO8_31 IOPCTL_MUX(1, 31, 0) /* PIO8_31 */ 1910 #define PINT1_PINT3_PIO8_31 IOPCTL_MUX(1, 31, 0) /* PIO8_31 */ 1911 #define ADC0_CH0_PIO10_0 IOPCTL_MUX(1, 64, 0) /* PIO10_0 */ 1912 #define GPIO10_GPIO0_PIO10_0 IOPCTL_MUX(1, 64, 0) /* PIO10_0 */ 1913 #define PDM_CLK_PIO10_0 IOPCTL_MUX(1, 64, 5) /* PIO10_0 */ 1914 #define PINT1_PINT0_PIO10_0 IOPCTL_MUX(1, 64, 0) /* PIO10_0 */ 1915 #define PINT1_PINT1_PIO10_0 IOPCTL_MUX(1, 64, 0) /* PIO10_0 */ 1916 #define PINT1_PINT2_PIO10_0 IOPCTL_MUX(1, 64, 0) /* PIO10_0 */ 1917 #define PINT1_PINT3_PIO10_0 IOPCTL_MUX(1, 64, 0) /* PIO10_0 */ 1918 #define ADC0_CH18_PIO10_1 IOPCTL_MUX(1, 65, 0) /* PIO10_1 */ 1919 #define GPIO10_GPIO1_PIO10_1 IOPCTL_MUX(1, 65, 0) /* PIO10_1 */ 1920 #define PDM_DATA0_1_PIO10_1 IOPCTL_MUX(1, 65, 5) /* PIO10_1 */ 1921 #define PINT1_PINT0_PIO10_1 IOPCTL_MUX(1, 65, 0) /* PIO10_1 */ 1922 #define PINT1_PINT1_PIO10_1 IOPCTL_MUX(1, 65, 0) /* PIO10_1 */ 1923 #define PINT1_PINT2_PIO10_1 IOPCTL_MUX(1, 65, 0) /* PIO10_1 */ 1924 #define PINT1_PINT3_PIO10_1 IOPCTL_MUX(1, 65, 0) /* PIO10_1 */ 1925 #define ADC0_CH1_PIO10_2 IOPCTL_MUX(1, 66, 0) /* PIO10_2 */ 1926 #define GPIO10_GPIO2_PIO10_2 IOPCTL_MUX(1, 66, 0) /* PIO10_2 */ 1927 #define PDM_DATA2_3_PIO10_2 IOPCTL_MUX(1, 66, 5) /* PIO10_2 */ 1928 #define PINT1_PINT0_PIO10_2 IOPCTL_MUX(1, 66, 0) /* PIO10_2 */ 1929 #define PINT1_PINT1_PIO10_2 IOPCTL_MUX(1, 66, 0) /* PIO10_2 */ 1930 #define PINT1_PINT2_PIO10_2 IOPCTL_MUX(1, 66, 0) /* PIO10_2 */ 1931 #define PINT1_PINT3_PIO10_2 IOPCTL_MUX(1, 66, 0) /* PIO10_2 */ 1932 #define ADC0_CH19_PIO10_3 IOPCTL_MUX(1, 67, 0) /* PIO10_3 */ 1933 #define GPIO10_GPIO3_PIO10_3 IOPCTL_MUX(1, 67, 0) /* PIO10_3 */ 1934 #define PDM_DATA4_5_PIO10_3 IOPCTL_MUX(1, 67, 5) /* PIO10_3 */ 1935 #define PINT1_PINT0_PIO10_3 IOPCTL_MUX(1, 67, 0) /* PIO10_3 */ 1936 #define PINT1_PINT1_PIO10_3 IOPCTL_MUX(1, 67, 0) /* PIO10_3 */ 1937 #define PINT1_PINT2_PIO10_3 IOPCTL_MUX(1, 67, 0) /* PIO10_3 */ 1938 #define PINT1_PINT3_PIO10_3 IOPCTL_MUX(1, 67, 0) /* PIO10_3 */ 1939 #define ADC0_CH2_PIO10_4 IOPCTL_MUX(1, 68, 0) /* PIO10_4 */ 1940 #define GPIO10_GPIO4_PIO10_4 IOPCTL_MUX(1, 68, 0) /* PIO10_4 */ 1941 #define PDM_DATA6_7_PIO10_4 IOPCTL_MUX(1, 68, 5) /* PIO10_4 */ 1942 #define PINT1_PINT0_PIO10_4 IOPCTL_MUX(1, 68, 0) /* PIO10_4 */ 1943 #define PINT1_PINT1_PIO10_4 IOPCTL_MUX(1, 68, 0) /* PIO10_4 */ 1944 #define PINT1_PINT2_PIO10_4 IOPCTL_MUX(1, 68, 0) /* PIO10_4 */ 1945 #define PINT1_PINT3_PIO10_4 IOPCTL_MUX(1, 68, 0) /* PIO10_4 */ 1946 #define ADC0_CH20_PIO10_5 IOPCTL_MUX(1, 69, 0) /* PIO10_5 */ 1947 #define CMP0_OUT_PIO10_5 IOPCTL_MUX(1, 69, 3) /* PIO10_5 */ 1948 #define GPIO10_GPIO5_PIO10_5 IOPCTL_MUX(1, 69, 0) /* PIO10_5 */ 1949 #define PINT1_PINT0_PIO10_5 IOPCTL_MUX(1, 69, 0) /* PIO10_5 */ 1950 #define PINT1_PINT1_PIO10_5 IOPCTL_MUX(1, 69, 0) /* PIO10_5 */ 1951 #define PINT1_PINT2_PIO10_5 IOPCTL_MUX(1, 69, 0) /* PIO10_5 */ 1952 #define PINT1_PINT3_PIO10_5 IOPCTL_MUX(1, 69, 0) /* PIO10_5 */ 1953 #define GPIO10_GPIO6_PIO10_6 IOPCTL_MUX(1, 70, 0) /* PIO10_6 */ 1954 #define PINT1_PINT0_PIO10_6 IOPCTL_MUX(1, 70, 0) /* PIO10_6 */ 1955 #define PINT1_PINT1_PIO10_6 IOPCTL_MUX(1, 70, 0) /* PIO10_6 */ 1956 #define PINT1_PINT2_PIO10_6 IOPCTL_MUX(1, 70, 0) /* PIO10_6 */ 1957 #define PINT1_PINT3_PIO10_6 IOPCTL_MUX(1, 70, 0) /* PIO10_6 */ 1958 #define SDADC_INP0_PIO10_6 IOPCTL_MUX(1, 70, 0) /* PIO10_6 */ 1959 #define GPIO10_GPIO7_PIO10_7 IOPCTL_MUX(1, 71, 0) /* PIO10_7 */ 1960 #define PINT1_PINT0_PIO10_7 IOPCTL_MUX(1, 71, 0) /* PIO10_7 */ 1961 #define PINT1_PINT1_PIO10_7 IOPCTL_MUX(1, 71, 0) /* PIO10_7 */ 1962 #define PINT1_PINT2_PIO10_7 IOPCTL_MUX(1, 71, 0) /* PIO10_7 */ 1963 #define PINT1_PINT3_PIO10_7 IOPCTL_MUX(1, 71, 0) /* PIO10_7 */ 1964 #define SDADC_INN0_PIO10_7 IOPCTL_MUX(1, 71, 0) /* PIO10_7 */ 1965 #define ACMP0_IN1_PIO10_8 IOPCTL_MUX(1, 72, 0) /* PIO10_8 */ 1966 #define GPIO10_GPIO8_PIO10_8 IOPCTL_MUX(1, 72, 0) /* PIO10_8 */ 1967 #define PDM_CLK_PIO10_8 IOPCTL_MUX(1, 72, 5) /* PIO10_8 */ 1968 #define PINT1_PINT0_PIO10_8 IOPCTL_MUX(1, 72, 0) /* PIO10_8 */ 1969 #define PINT1_PINT1_PIO10_8 IOPCTL_MUX(1, 72, 0) /* PIO10_8 */ 1970 #define PINT1_PINT2_PIO10_8 IOPCTL_MUX(1, 72, 0) /* PIO10_8 */ 1971 #define PINT1_PINT3_PIO10_8 IOPCTL_MUX(1, 72, 0) /* PIO10_8 */ 1972 #define ACMP0_IN2_PIO10_9 IOPCTL_MUX(1, 73, 0) /* PIO10_9 */ 1973 #define GPIO10_GPIO9_PIO10_9 IOPCTL_MUX(1, 73, 0) /* PIO10_9 */ 1974 #define PDM_DATA0_1_PIO10_9 IOPCTL_MUX(1, 73, 5) /* PIO10_9 */ 1975 #define PINT1_PINT0_PIO10_9 IOPCTL_MUX(1, 73, 0) /* PIO10_9 */ 1976 #define PINT1_PINT1_PIO10_9 IOPCTL_MUX(1, 73, 0) /* PIO10_9 */ 1977 #define PINT1_PINT2_PIO10_9 IOPCTL_MUX(1, 73, 0) /* PIO10_9 */ 1978 #define PINT1_PINT3_PIO10_9 IOPCTL_MUX(1, 73, 0) /* PIO10_9 */ 1979 #define ADC0_CH4_PIO10_12 IOPCTL_MUX(1, 76, 0) /* PIO10_12 */ 1980 #define GPIO10_GPIO12_PIO10_12 IOPCTL_MUX(1, 76, 0) /* PIO10_12 */ 1981 #define PDM_DATA2_3_PIO10_12 IOPCTL_MUX(1, 76, 5) /* PIO10_12 */ 1982 #define PINT1_PINT0_PIO10_12 IOPCTL_MUX(1, 76, 0) /* PIO10_12 */ 1983 #define PINT1_PINT1_PIO10_12 IOPCTL_MUX(1, 76, 0) /* PIO10_12 */ 1984 #define PINT1_PINT2_PIO10_12 IOPCTL_MUX(1, 76, 0) /* PIO10_12 */ 1985 #define PINT1_PINT3_PIO10_12 IOPCTL_MUX(1, 76, 0) /* PIO10_12 */ 1986 #define SDADC_INP1_PIO10_12 IOPCTL_MUX(1, 76, 0) /* PIO10_12 */ 1987 #define ADC0_CH22_PIO10_13 IOPCTL_MUX(1, 77, 0) /* PIO10_13 */ 1988 #define GPIO10_GPIO13_PIO10_13 IOPCTL_MUX(1, 77, 0) /* PIO10_13 */ 1989 #define PDM_CLK_PIO10_13 IOPCTL_MUX(1, 77, 5) /* PIO10_13 */ 1990 #define PINT1_PINT0_PIO10_13 IOPCTL_MUX(1, 77, 0) /* PIO10_13 */ 1991 #define PINT1_PINT1_PIO10_13 IOPCTL_MUX(1, 77, 0) /* PIO10_13 */ 1992 #define PINT1_PINT2_PIO10_13 IOPCTL_MUX(1, 77, 0) /* PIO10_13 */ 1993 #define PINT1_PINT3_PIO10_13 IOPCTL_MUX(1, 77, 0) /* PIO10_13 */ 1994 #define SDADC_INN1_PIO10_13 IOPCTL_MUX(1, 77, 0) /* PIO10_13 */ 1995 #define ADC0_CH5_PIO10_14 IOPCTL_MUX(1, 78, 0) /* PIO10_14 */ 1996 #define GPIO10_GPIO14_PIO10_14 IOPCTL_MUX(1, 78, 0) /* PIO10_14 */ 1997 #define PDM_DATA0_1_PIO10_14 IOPCTL_MUX(1, 78, 5) /* PIO10_14 */ 1998 #define PINT1_PINT0_PIO10_14 IOPCTL_MUX(1, 78, 0) /* PIO10_14 */ 1999 #define PINT1_PINT1_PIO10_14 IOPCTL_MUX(1, 78, 0) /* PIO10_14 */ 2000 #define PINT1_PINT2_PIO10_14 IOPCTL_MUX(1, 78, 0) /* PIO10_14 */ 2001 #define PINT1_PINT3_PIO10_14 IOPCTL_MUX(1, 78, 0) /* PIO10_14 */ 2002 #define SDADC_INP2_PIO10_14 IOPCTL_MUX(1, 78, 0) /* PIO10_14 */ 2003 #define ADC0_CH0_PIO10_15 IOPCTL_MUX(1, 79, 0) /* PIO10_15 */ 2004 #define GPIO10_GPIO15_PIO10_15 IOPCTL_MUX(1, 79, 0) /* PIO10_15 */ 2005 #define PDM_DATA2_3_PIO10_15 IOPCTL_MUX(1, 79, 5) /* PIO10_15 */ 2006 #define PINT1_PINT0_PIO10_15 IOPCTL_MUX(1, 79, 0) /* PIO10_15 */ 2007 #define PINT1_PINT1_PIO10_15 IOPCTL_MUX(1, 79, 0) /* PIO10_15 */ 2008 #define PINT1_PINT2_PIO10_15 IOPCTL_MUX(1, 79, 0) /* PIO10_15 */ 2009 #define PINT1_PINT3_PIO10_15 IOPCTL_MUX(1, 79, 0) /* PIO10_15 */ 2010 #define SDADC_INN2_PIO10_15 IOPCTL_MUX(1, 79, 0) /* PIO10_15 */ 2011 #define ACMP0_IN3_PIO10_16 IOPCTL_MUX(1, 80, 0) /* PIO10_16 */ 2012 #define GPIO10_GPIO16_PIO10_16 IOPCTL_MUX(1, 80, 0) /* PIO10_16 */ 2013 #define PDM_DATA4_5_PIO10_16 IOPCTL_MUX(1, 80, 5) /* PIO10_16 */ 2014 #define PINT1_PINT0_PIO10_16 IOPCTL_MUX(1, 80, 0) /* PIO10_16 */ 2015 #define PINT1_PINT1_PIO10_16 IOPCTL_MUX(1, 80, 0) /* PIO10_16 */ 2016 #define PINT1_PINT2_PIO10_16 IOPCTL_MUX(1, 80, 0) /* PIO10_16 */ 2017 #define PINT1_PINT3_PIO10_16 IOPCTL_MUX(1, 80, 0) /* PIO10_16 */ 2018 #define SDADC_INP3_PIO10_16 IOPCTL_MUX(1, 80, 0) /* PIO10_16 */ 2019 #define ACMP0_IN4_PIO10_17 IOPCTL_MUX(1, 81, 0) /* PIO10_17 */ 2020 #define GPIO10_GPIO17_PIO10_17 IOPCTL_MUX(1, 81, 0) /* PIO10_17 */ 2021 #define PDM_DATA6_7_PIO10_17 IOPCTL_MUX(1, 81, 5) /* PIO10_17 */ 2022 #define PINT1_PINT0_PIO10_17 IOPCTL_MUX(1, 81, 0) /* PIO10_17 */ 2023 #define PINT1_PINT1_PIO10_17 IOPCTL_MUX(1, 81, 0) /* PIO10_17 */ 2024 #define PINT1_PINT2_PIO10_17 IOPCTL_MUX(1, 81, 0) /* PIO10_17 */ 2025 #define PINT1_PINT3_PIO10_17 IOPCTL_MUX(1, 81, 0) /* PIO10_17 */ 2026 #define SDADC_INN3_PIO10_17 IOPCTL_MUX(1, 81, 0) /* PIO10_17 */ 2027 2028 #endif 2029