1 /*
2  * Autogenerated file
3  *
4  * SPDX-License-Identifier: Apache-2.0
5  */
6 
7 #include <dt-bindings/pinctrl/atmel_sam_pinctrl.h>
8 
9 /* pa0_gpio */
10 #define PA0_GPIO \
11 	SAM_PINMUX(a, 0, gpio, gpio)
12 
13 /* pa0a_can0_tx */
14 #define PA0A_CAN0_TX \
15 	SAM_PINMUX(a, 0, a, periph)
16 
17 /* pa0b_pwm_pwml3 */
18 #define PA0B_PWM_PWML3 \
19 	SAM_PINMUX(a, 0, b, periph)
20 
21 /* pa1_gpio */
22 #define PA1_GPIO \
23 	SAM_PINMUX(a, 1, gpio, gpio)
24 
25 /* pa1a_can0_rx */
26 #define PA1A_CAN0_RX \
27 	SAM_PINMUX(a, 1, a, periph)
28 
29 /* pa1b_pmc_pck0 */
30 #define PA1B_PMC_PCK0 \
31 	SAM_PINMUX(a, 1, b, periph)
32 
33 /* pa1x_supc_wkup0 */
34 #define PA1X_SUPC_WKUP0 \
35 	SAM_PINMUX(a, 1, wkup0, wakeup)
36 
37 /* pa2_gpio */
38 #define PA2_GPIO \
39 	SAM_PINMUX(a, 2, gpio, gpio)
40 
41 /* pa2a_tc0_tioa1 */
42 #define PA2A_TC0_TIOA1 \
43 	SAM_PINMUX(a, 2, a, periph)
44 
45 /* pa2b_ebi_nandrdy */
46 #define PA2B_EBI_NANDRDY \
47 	SAM_PINMUX(a, 2, b, periph)
48 
49 /* pa2x_adc_ad0 */
50 #define PA2X_ADC_AD0 \
51 	SAM_PINMUX(a, 2, x, extra)
52 
53 /* pa3_gpio */
54 #define PA3_GPIO \
55 	SAM_PINMUX(a, 3, gpio, gpio)
56 
57 /* pa3a_tc0_tiob1 */
58 #define PA3A_TC0_TIOB1 \
59 	SAM_PINMUX(a, 3, a, periph)
60 
61 /* pa3b_pwm_pwmfi1 */
62 #define PA3B_PWM_PWMFI1 \
63 	SAM_PINMUX(a, 3, b, periph)
64 
65 /* pa3x_adc_ad1 */
66 #define PA3X_ADC_AD1 \
67 	SAM_PINMUX(a, 3, x, extra)
68 
69 /* pa3x_supc_wkup1 */
70 #define PA3X_SUPC_WKUP1 \
71 	SAM_PINMUX(a, 3, wkup1, wakeup)
72 
73 /* pa4_gpio */
74 #define PA4_GPIO \
75 	SAM_PINMUX(a, 4, gpio, gpio)
76 
77 /* pa4a_tc0_tclk1 */
78 #define PA4A_TC0_TCLK1 \
79 	SAM_PINMUX(a, 4, a, periph)
80 
81 /* pa4b_ebi_nwait */
82 #define PA4B_EBI_NWAIT \
83 	SAM_PINMUX(a, 4, b, periph)
84 
85 /* pa4x_adc_ad2 */
86 #define PA4X_ADC_AD2 \
87 	SAM_PINMUX(a, 4, x, extra)
88 
89 /* pa5_gpio */
90 #define PA5_GPIO \
91 	SAM_PINMUX(a, 5, gpio, gpio)
92 
93 /* pa5a_tc0_tioa2 */
94 #define PA5A_TC0_TIOA2 \
95 	SAM_PINMUX(a, 5, a, periph)
96 
97 /* pa5b_pwm_pwmfi0 */
98 #define PA5B_PWM_PWMFI0 \
99 	SAM_PINMUX(a, 5, b, periph)
100 
101 /* pa5x_supc_wkup2 */
102 #define PA5X_SUPC_WKUP2 \
103 	SAM_PINMUX(a, 5, wkup2, wakeup)
104 
105 /* pa6_gpio */
106 #define PA6_GPIO \
107 	SAM_PINMUX(a, 6, gpio, gpio)
108 
109 /* pa6a_tc0_tiob2 */
110 #define PA6A_TC0_TIOB2 \
111 	SAM_PINMUX(a, 6, a, periph)
112 
113 /* pa6b_ebi_ncs0 */
114 #define PA6B_EBI_NCS0 \
115 	SAM_PINMUX(a, 6, b, periph)
116 
117 /* pa6x_adc_ad3 */
118 #define PA6X_ADC_AD3 \
119 	SAM_PINMUX(a, 6, x, extra)
120 
121 /* pa7_gpio */
122 #define PA7_GPIO \
123 	SAM_PINMUX(a, 7, gpio, gpio)
124 
125 /* pa7a_tc0_tclk2 */
126 #define PA7A_TC0_TCLK2 \
127 	SAM_PINMUX(a, 7, a, periph)
128 
129 /* pa7b_ebi_ncs1 */
130 #define PA7B_EBI_NCS1 \
131 	SAM_PINMUX(a, 7, b, periph)
132 
133 /* pa7x_supc_wkup3 */
134 #define PA7X_SUPC_WKUP3 \
135 	SAM_PINMUX(a, 7, wkup3, wakeup)
136 
137 /* pa8_gpio */
138 #define PA8_GPIO \
139 	SAM_PINMUX(a, 8, gpio, gpio)
140 
141 /* pa8a_uart_rxd */
142 #define PA8A_UART_RXD \
143 	SAM_PINMUX(a, 8, a, periph)
144 
145 /* pa8b_pwm_pwmh0 */
146 #define PA8B_PWM_PWMH0 \
147 	SAM_PINMUX(a, 8, b, periph)
148 
149 /* pa8x_supc_wkup4 */
150 #define PA8X_SUPC_WKUP4 \
151 	SAM_PINMUX(a, 8, wkup4, wakeup)
152 
153 /* pa9_gpio */
154 #define PA9_GPIO \
155 	SAM_PINMUX(a, 9, gpio, gpio)
156 
157 /* pa9a_uart_txd */
158 #define PA9A_UART_TXD \
159 	SAM_PINMUX(a, 9, a, periph)
160 
161 /* pa9b_pwm_pwmh3 */
162 #define PA9B_PWM_PWMH3 \
163 	SAM_PINMUX(a, 9, b, periph)
164 
165 /* pa10_gpio */
166 #define PA10_GPIO \
167 	SAM_PINMUX(a, 10, gpio, gpio)
168 
169 /* pa10a_usart0_rxd */
170 #define PA10A_USART0_RXD \
171 	SAM_PINMUX(a, 10, a, periph)
172 
173 /* pa10b_dacc_datrg */
174 #define PA10B_DACC_DATRG \
175 	SAM_PINMUX(a, 10, b, periph)
176 
177 /* pa10x_supc_wkup5 */
178 #define PA10X_SUPC_WKUP5 \
179 	SAM_PINMUX(a, 10, wkup5, wakeup)
180 
181 /* pa11_gpio */
182 #define PA11_GPIO \
183 	SAM_PINMUX(a, 11, gpio, gpio)
184 
185 /* pa11a_usart0_txd */
186 #define PA11A_USART0_TXD \
187 	SAM_PINMUX(a, 11, a, periph)
188 
189 /* pa11b_adc_adtrg */
190 #define PA11B_ADC_ADTRG \
191 	SAM_PINMUX(a, 11, b, periph)
192 
193 /* pa11x_supc_wkup6 */
194 #define PA11X_SUPC_WKUP6 \
195 	SAM_PINMUX(a, 11, wkup6, wakeup)
196 
197 /* pa12_gpio */
198 #define PA12_GPIO \
199 	SAM_PINMUX(a, 12, gpio, gpio)
200 
201 /* pa12a_usart1_rxd */
202 #define PA12A_USART1_RXD \
203 	SAM_PINMUX(a, 12, a, periph)
204 
205 /* pa12b_pwm_pwml1 */
206 #define PA12B_PWM_PWML1 \
207 	SAM_PINMUX(a, 12, b, periph)
208 
209 /* pa12x_supc_wkup7 */
210 #define PA12X_SUPC_WKUP7 \
211 	SAM_PINMUX(a, 12, wkup7, wakeup)
212 
213 /* pa13_gpio */
214 #define PA13_GPIO \
215 	SAM_PINMUX(a, 13, gpio, gpio)
216 
217 /* pa13a_usart1_txd */
218 #define PA13A_USART1_TXD \
219 	SAM_PINMUX(a, 13, a, periph)
220 
221 /* pa13b_pwm_pwmh2 */
222 #define PA13B_PWM_PWMH2 \
223 	SAM_PINMUX(a, 13, b, periph)
224 
225 /* pa14_gpio */
226 #define PA14_GPIO \
227 	SAM_PINMUX(a, 14, gpio, gpio)
228 
229 /* pa14a_usart1_rts */
230 #define PA14A_USART1_RTS \
231 	SAM_PINMUX(a, 14, a, periph)
232 
233 /* pa14b_ssc_tk */
234 #define PA14B_SSC_TK \
235 	SAM_PINMUX(a, 14, b, periph)
236 
237 /* pa15_gpio */
238 #define PA15_GPIO \
239 	SAM_PINMUX(a, 15, gpio, gpio)
240 
241 /* pa15a_usart1_cts */
242 #define PA15A_USART1_CTS \
243 	SAM_PINMUX(a, 15, a, periph)
244 
245 /* pa15b_ssc_tf */
246 #define PA15B_SSC_TF \
247 	SAM_PINMUX(a, 15, b, periph)
248 
249 /* pa15x_supc_wkup8 */
250 #define PA15X_SUPC_WKUP8 \
251 	SAM_PINMUX(a, 15, wkup8, wakeup)
252 
253 /* pa16_gpio */
254 #define PA16_GPIO \
255 	SAM_PINMUX(a, 16, gpio, gpio)
256 
257 /* pa16a_spi1_spck1 */
258 #define PA16A_SPI1_SPCK1 \
259 	SAM_PINMUX(a, 16, a, periph)
260 
261 /* pa16b_ssc_td */
262 #define PA16B_SSC_TD \
263 	SAM_PINMUX(a, 16, b, periph)
264 
265 /* pa16x_adc_ad7 */
266 #define PA16X_ADC_AD7 \
267 	SAM_PINMUX(a, 16, x, extra)
268 
269 /* pa17_gpio */
270 #define PA17_GPIO \
271 	SAM_PINMUX(a, 17, gpio, gpio)
272 
273 /* pa17a_twi0_twd */
274 #define PA17A_TWI0_TWD \
275 	SAM_PINMUX(a, 17, a, periph)
276 
277 /* pa17b_spi0_spck0 */
278 #define PA17B_SPI0_SPCK0 \
279 	SAM_PINMUX(a, 17, b, periph)
280 
281 /* pa18_gpio */
282 #define PA18_GPIO \
283 	SAM_PINMUX(a, 18, gpio, gpio)
284 
285 /* pa18a_twi0_twck */
286 #define PA18A_TWI0_TWCK \
287 	SAM_PINMUX(a, 18, a, periph)
288 
289 /* pa18b_ebi_a20 */
290 #define PA18B_EBI_A20 \
291 	SAM_PINMUX(a, 18, b, periph)
292 
293 /* pa18x_supc_wkup9 */
294 #define PA18X_SUPC_WKUP9 \
295 	SAM_PINMUX(a, 18, wkup9, wakeup)
296 
297 /* pa19_gpio */
298 #define PA19_GPIO \
299 	SAM_PINMUX(a, 19, gpio, gpio)
300 
301 /* pa19a_hsmci_mcck */
302 #define PA19A_HSMCI_MCCK \
303 	SAM_PINMUX(a, 19, a, periph)
304 
305 /* pa19b_pwm_pwmh1 */
306 #define PA19B_PWM_PWMH1 \
307 	SAM_PINMUX(a, 19, b, periph)
308 
309 /* pa20_gpio */
310 #define PA20_GPIO \
311 	SAM_PINMUX(a, 20, gpio, gpio)
312 
313 /* pa20a_hsmci_mccda */
314 #define PA20A_HSMCI_MCCDA \
315 	SAM_PINMUX(a, 20, a, periph)
316 
317 /* pa20b_pwm_pwml2 */
318 #define PA20B_PWM_PWML2 \
319 	SAM_PINMUX(a, 20, b, periph)
320 
321 /* pa21_gpio */
322 #define PA21_GPIO \
323 	SAM_PINMUX(a, 21, gpio, gpio)
324 
325 /* pa21a_hsmci_mcda0 */
326 #define PA21A_HSMCI_MCDA0 \
327 	SAM_PINMUX(a, 21, a, periph)
328 
329 /* pa21b_pwm_pwml0 */
330 #define PA21B_PWM_PWML0 \
331 	SAM_PINMUX(a, 21, b, periph)
332 
333 /* pa22_gpio */
334 #define PA22_GPIO \
335 	SAM_PINMUX(a, 22, gpio, gpio)
336 
337 /* pa22a_hsmci_mcda1 */
338 #define PA22A_HSMCI_MCDA1 \
339 	SAM_PINMUX(a, 22, a, periph)
340 
341 /* pa22b_tc1_tclk3 */
342 #define PA22B_TC1_TCLK3 \
343 	SAM_PINMUX(a, 22, b, periph)
344 
345 /* pa22x_adc_ad4 */
346 #define PA22X_ADC_AD4 \
347 	SAM_PINMUX(a, 22, x, extra)
348 
349 /* pa23_gpio */
350 #define PA23_GPIO \
351 	SAM_PINMUX(a, 23, gpio, gpio)
352 
353 /* pa23a_hsmci_mcda2 */
354 #define PA23A_HSMCI_MCDA2 \
355 	SAM_PINMUX(a, 23, a, periph)
356 
357 /* pa23b_tc1_tclk4 */
358 #define PA23B_TC1_TCLK4 \
359 	SAM_PINMUX(a, 23, b, periph)
360 
361 /* pa23x_adc_ad5 */
362 #define PA23X_ADC_AD5 \
363 	SAM_PINMUX(a, 23, x, extra)
364 
365 /* pa24_gpio */
366 #define PA24_GPIO \
367 	SAM_PINMUX(a, 24, gpio, gpio)
368 
369 /* pa24a_hsmci_mcda3 */
370 #define PA24A_HSMCI_MCDA3 \
371 	SAM_PINMUX(a, 24, a, periph)
372 
373 /* pa24b_pmc_pck1 */
374 #define PA24B_PMC_PCK1 \
375 	SAM_PINMUX(a, 24, b, periph)
376 
377 /* pa24x_adc_ad6 */
378 #define PA24X_ADC_AD6 \
379 	SAM_PINMUX(a, 24, x, extra)
380 
381 /* pa25_gpio */
382 #define PA25_GPIO \
383 	SAM_PINMUX(a, 25, gpio, gpio)
384 
385 /* pa25a_spi0_miso */
386 #define PA25A_SPI0_MISO \
387 	SAM_PINMUX(a, 25, a, periph)
388 
389 /* pa25b_ebi_a18 */
390 #define PA25B_EBI_A18 \
391 	SAM_PINMUX(a, 25, b, periph)
392 
393 /* pa26_gpio */
394 #define PA26_GPIO \
395 	SAM_PINMUX(a, 26, gpio, gpio)
396 
397 /* pa26a_spi0_mosi */
398 #define PA26A_SPI0_MOSI \
399 	SAM_PINMUX(a, 26, a, periph)
400 
401 /* pa26b_ebi_a19 */
402 #define PA26B_EBI_A19 \
403 	SAM_PINMUX(a, 26, b, periph)
404 
405 /* pa27_gpio */
406 #define PA27_GPIO \
407 	SAM_PINMUX(a, 27, gpio, gpio)
408 
409 /* pa27a_spi0_spck */
410 #define PA27A_SPI0_SPCK \
411 	SAM_PINMUX(a, 27, a, periph)
412 
413 /* pa27b_ebi_a20 */
414 #define PA27B_EBI_A20 \
415 	SAM_PINMUX(a, 27, b, periph)
416 
417 /* pa27x_supc_wkup10 */
418 #define PA27X_SUPC_WKUP10 \
419 	SAM_PINMUX(a, 27, wkup10, wakeup)
420 
421 /* pa28_gpio */
422 #define PA28_GPIO \
423 	SAM_PINMUX(a, 28, gpio, gpio)
424 
425 /* pa28a_spi0_npcs0 */
426 #define PA28A_SPI0_NPCS0 \
427 	SAM_PINMUX(a, 28, a, periph)
428 
429 /* pa28b_pmc_pck2 */
430 #define PA28B_PMC_PCK2 \
431 	SAM_PINMUX(a, 28, b, periph)
432 
433 /* pa28x_supc_wkup11 */
434 #define PA28X_SUPC_WKUP11 \
435 	SAM_PINMUX(a, 28, wkup11, wakeup)
436 
437 /* pa29_gpio */
438 #define PA29_GPIO \
439 	SAM_PINMUX(a, 29, gpio, gpio)
440 
441 /* pa29a_spi0_npcs1 */
442 #define PA29A_SPI0_NPCS1 \
443 	SAM_PINMUX(a, 29, a, periph)
444 
445 /* pa29b_ebi_nrd */
446 #define PA29B_EBI_NRD \
447 	SAM_PINMUX(a, 29, b, periph)
448 
449 /* pb0_gpio */
450 #define PB0_GPIO \
451 	SAM_PINMUX(b, 0, gpio, gpio)
452 
453 /* pb0a_emac_etxck_erefck */
454 #define PB0A_EMAC_ETXCK_EREFCK \
455 	SAM_PINMUX(b, 0, a, periph)
456 
457 /* pb0b_tc1_tioa3 */
458 #define PB0B_TC1_TIOA3 \
459 	SAM_PINMUX(b, 0, b, periph)
460 
461 /* pb1_gpio */
462 #define PB1_GPIO \
463 	SAM_PINMUX(b, 1, gpio, gpio)
464 
465 /* pb1a_emac_etxen */
466 #define PB1A_EMAC_ETXEN \
467 	SAM_PINMUX(b, 1, a, periph)
468 
469 /* pb1b_tc1_tiob3 */
470 #define PB1B_TC1_TIOB3 \
471 	SAM_PINMUX(b, 1, b, periph)
472 
473 /* pb2_gpio */
474 #define PB2_GPIO \
475 	SAM_PINMUX(b, 2, gpio, gpio)
476 
477 /* pb2a_emac_etx0 */
478 #define PB2A_EMAC_ETX0 \
479 	SAM_PINMUX(b, 2, a, periph)
480 
481 /* pb2b_tc1_tioa4 */
482 #define PB2B_TC1_TIOA4 \
483 	SAM_PINMUX(b, 2, b, periph)
484 
485 /* pb3_gpio */
486 #define PB3_GPIO \
487 	SAM_PINMUX(b, 3, gpio, gpio)
488 
489 /* pb3a_emac_etx1 */
490 #define PB3A_EMAC_ETX1 \
491 	SAM_PINMUX(b, 3, a, periph)
492 
493 /* pb3b_tc1_tiob4 */
494 #define PB3B_TC1_TIOB4 \
495 	SAM_PINMUX(b, 3, b, periph)
496 
497 /* pb4_gpio */
498 #define PB4_GPIO \
499 	SAM_PINMUX(b, 4, gpio, gpio)
500 
501 /* pb4a_emac_ecrsdv_erxdv */
502 #define PB4A_EMAC_ECRSDV_ERXDV \
503 	SAM_PINMUX(b, 4, a, periph)
504 
505 /* pb4b_tc1_tioa5 */
506 #define PB4B_TC1_TIOA5 \
507 	SAM_PINMUX(b, 4, b, periph)
508 
509 /* pb5_gpio */
510 #define PB5_GPIO \
511 	SAM_PINMUX(b, 5, gpio, gpio)
512 
513 /* pb5a_emac_erx0 */
514 #define PB5A_EMAC_ERX0 \
515 	SAM_PINMUX(b, 5, a, periph)
516 
517 /* pb5b_tc1_tiob5 */
518 #define PB5B_TC1_TIOB5 \
519 	SAM_PINMUX(b, 5, b, periph)
520 
521 /* pb6_gpio */
522 #define PB6_GPIO \
523 	SAM_PINMUX(b, 6, gpio, gpio)
524 
525 /* pb6a_emac_erx1 */
526 #define PB6A_EMAC_ERX1 \
527 	SAM_PINMUX(b, 6, a, periph)
528 
529 /* pb6b_pwm_pwml4 */
530 #define PB6B_PWM_PWML4 \
531 	SAM_PINMUX(b, 6, b, periph)
532 
533 /* pb7_gpio */
534 #define PB7_GPIO \
535 	SAM_PINMUX(b, 7, gpio, gpio)
536 
537 /* pb7a_emac_erxer */
538 #define PB7A_EMAC_ERXER \
539 	SAM_PINMUX(b, 7, a, periph)
540 
541 /* pb7b_pwm_pwml5 */
542 #define PB7B_PWM_PWML5 \
543 	SAM_PINMUX(b, 7, b, periph)
544 
545 /* pb8_gpio */
546 #define PB8_GPIO \
547 	SAM_PINMUX(b, 8, gpio, gpio)
548 
549 /* pb8a_emac_emdc */
550 #define PB8A_EMAC_EMDC \
551 	SAM_PINMUX(b, 8, a, periph)
552 
553 /* pb8b_pwm_pwml6 */
554 #define PB8B_PWM_PWML6 \
555 	SAM_PINMUX(b, 8, b, periph)
556 
557 /* pb9_gpio */
558 #define PB9_GPIO \
559 	SAM_PINMUX(b, 9, gpio, gpio)
560 
561 /* pb9a_emac_emdio */
562 #define PB9A_EMAC_EMDIO \
563 	SAM_PINMUX(b, 9, a, periph)
564 
565 /* pb9b_pwm_pwml7 */
566 #define PB9B_PWM_PWML7 \
567 	SAM_PINMUX(b, 9, b, periph)
568 
569 /* pb10_gpio */
570 #define PB10_GPIO \
571 	SAM_PINMUX(b, 10, gpio, gpio)
572 
573 /* pb10a_uotg_vbof */
574 #define PB10A_UOTG_VBOF \
575 	SAM_PINMUX(b, 10, a, periph)
576 
577 /* pb10b_ebi_a18 */
578 #define PB10B_EBI_A18 \
579 	SAM_PINMUX(b, 10, b, periph)
580 
581 /* pb11_gpio */
582 #define PB11_GPIO \
583 	SAM_PINMUX(b, 11, gpio, gpio)
584 
585 /* pb11a_uotg_id */
586 #define PB11A_UOTG_ID \
587 	SAM_PINMUX(b, 11, a, periph)
588 
589 /* pb11b_ebi_a19 */
590 #define PB11B_EBI_A19 \
591 	SAM_PINMUX(b, 11, b, periph)
592 
593 /* pb12_gpio */
594 #define PB12_GPIO \
595 	SAM_PINMUX(b, 12, gpio, gpio)
596 
597 /* pb12a_twi1_twd */
598 #define PB12A_TWI1_TWD \
599 	SAM_PINMUX(b, 12, a, periph)
600 
601 /* pb12b_pwm_pwmh0 */
602 #define PB12B_PWM_PWMH0 \
603 	SAM_PINMUX(b, 12, b, periph)
604 
605 /* pb12x_adc_ad8 */
606 #define PB12X_ADC_AD8 \
607 	SAM_PINMUX(b, 12, x, extra)
608 
609 /* pb13_gpio */
610 #define PB13_GPIO \
611 	SAM_PINMUX(b, 13, gpio, gpio)
612 
613 /* pb13a_twi1_twck */
614 #define PB13A_TWI1_TWCK \
615 	SAM_PINMUX(b, 13, a, periph)
616 
617 /* pb13b_pwm_pwmh1 */
618 #define PB13B_PWM_PWMH1 \
619 	SAM_PINMUX(b, 13, b, periph)
620 
621 /* pb13x_adc_ad9 */
622 #define PB13X_ADC_AD9 \
623 	SAM_PINMUX(b, 13, x, extra)
624 
625 /* pb14_gpio */
626 #define PB14_GPIO \
627 	SAM_PINMUX(b, 14, gpio, gpio)
628 
629 /* pb14a_can1_tx */
630 #define PB14A_CAN1_TX \
631 	SAM_PINMUX(b, 14, a, periph)
632 
633 /* pb14b_pwm_pwmh2 */
634 #define PB14B_PWM_PWMH2 \
635 	SAM_PINMUX(b, 14, b, periph)
636 
637 /* pb15_gpio */
638 #define PB15_GPIO \
639 	SAM_PINMUX(b, 15, gpio, gpio)
640 
641 /* pb15a_can1_rx */
642 #define PB15A_CAN1_RX \
643 	SAM_PINMUX(b, 15, a, periph)
644 
645 /* pb15b_pwm_pwmh3 */
646 #define PB15B_PWM_PWMH3 \
647 	SAM_PINMUX(b, 15, b, periph)
648 
649 /* pb15x_dacc_dac0 */
650 #define PB15X_DACC_DAC0 \
651 	SAM_PINMUX(b, 15, x, extra)
652 
653 /* pb15x_supc_wkup10 */
654 #define PB15X_SUPC_WKUP10 \
655 	SAM_PINMUX(b, 15, wkup10, wakeup)
656 
657 /* pb16_gpio */
658 #define PB16_GPIO \
659 	SAM_PINMUX(b, 16, gpio, gpio)
660 
661 /* pb16a_tc1_tclk5 */
662 #define PB16A_TC1_TCLK5 \
663 	SAM_PINMUX(b, 16, a, periph)
664 
665 /* pb16b_pwm_pwml0 */
666 #define PB16B_PWM_PWML0 \
667 	SAM_PINMUX(b, 16, b, periph)
668 
669 /* pb16x_dacc_dac1 */
670 #define PB16X_DACC_DAC1 \
671 	SAM_PINMUX(b, 16, x, extra)
672 
673 /* pb17_gpio */
674 #define PB17_GPIO \
675 	SAM_PINMUX(b, 17, gpio, gpio)
676 
677 /* pb17a_ssc_rf */
678 #define PB17A_SSC_RF \
679 	SAM_PINMUX(b, 17, a, periph)
680 
681 /* pb17b_pwm_pwml1 */
682 #define PB17B_PWM_PWML1 \
683 	SAM_PINMUX(b, 17, b, periph)
684 
685 /* pb17x_adc_ad10 */
686 #define PB17X_ADC_AD10 \
687 	SAM_PINMUX(b, 17, x, extra)
688 
689 /* pb18_gpio */
690 #define PB18_GPIO \
691 	SAM_PINMUX(b, 18, gpio, gpio)
692 
693 /* pb18a_ssc_rd */
694 #define PB18A_SSC_RD \
695 	SAM_PINMUX(b, 18, a, periph)
696 
697 /* pb18b_pwm_pwml2 */
698 #define PB18B_PWM_PWML2 \
699 	SAM_PINMUX(b, 18, b, periph)
700 
701 /* pb18x_adc_ad11 */
702 #define PB18X_ADC_AD11 \
703 	SAM_PINMUX(b, 18, x, extra)
704 
705 /* pb19_gpio */
706 #define PB19_GPIO \
707 	SAM_PINMUX(b, 19, gpio, gpio)
708 
709 /* pb19a_ssc_rk */
710 #define PB19A_SSC_RK \
711 	SAM_PINMUX(b, 19, a, periph)
712 
713 /* pb19b_pwm_pwml3 */
714 #define PB19B_PWM_PWML3 \
715 	SAM_PINMUX(b, 19, b, periph)
716 
717 /* pb19x_adc_ad12 */
718 #define PB19X_ADC_AD12 \
719 	SAM_PINMUX(b, 19, x, extra)
720 
721 /* pb20_gpio */
722 #define PB20_GPIO \
723 	SAM_PINMUX(b, 20, gpio, gpio)
724 
725 /* pb20a_usart2_txd */
726 #define PB20A_USART2_TXD \
727 	SAM_PINMUX(b, 20, a, periph)
728 
729 /* pb20b_spi0_npcs1 */
730 #define PB20B_SPI0_NPCS1 \
731 	SAM_PINMUX(b, 20, b, periph)
732 
733 /* pb20x_adc_ad13 */
734 #define PB20X_ADC_AD13 \
735 	SAM_PINMUX(b, 20, x, extra)
736 
737 /* pb21_gpio */
738 #define PB21_GPIO \
739 	SAM_PINMUX(b, 21, gpio, gpio)
740 
741 /* pb21a_usart2_rxd */
742 #define PB21A_USART2_RXD \
743 	SAM_PINMUX(b, 21, a, periph)
744 
745 /* pb21b_spi0_npcs2 */
746 #define PB21B_SPI0_NPCS2 \
747 	SAM_PINMUX(b, 21, b, periph)
748 
749 /* pb21x_adc_ad14 */
750 #define PB21X_ADC_AD14 \
751 	SAM_PINMUX(b, 21, x, extra)
752 
753 /* pb21x_supc_wkup13 */
754 #define PB21X_SUPC_WKUP13 \
755 	SAM_PINMUX(b, 21, wkup13, wakeup)
756 
757 /* pb22_gpio */
758 #define PB22_GPIO \
759 	SAM_PINMUX(b, 22, gpio, gpio)
760 
761 /* pb22a_usart2_rts */
762 #define PB22A_USART2_RTS \
763 	SAM_PINMUX(b, 22, a, periph)
764 
765 /* pb22b_pmc_pck0 */
766 #define PB22B_PMC_PCK0 \
767 	SAM_PINMUX(b, 22, b, periph)
768 
769 /* pb23_gpio */
770 #define PB23_GPIO \
771 	SAM_PINMUX(b, 23, gpio, gpio)
772 
773 /* pb23a_usart2_cts */
774 #define PB23A_USART2_CTS \
775 	SAM_PINMUX(b, 23, a, periph)
776 
777 /* pb23b_spi0_npcs3 */
778 #define PB23B_SPI0_NPCS3 \
779 	SAM_PINMUX(b, 23, b, periph)
780 
781 /* pb23x_supc_wkup14 */
782 #define PB23X_SUPC_WKUP14 \
783 	SAM_PINMUX(b, 23, wkup14, wakeup)
784 
785 /* pb24_gpio */
786 #define PB24_GPIO \
787 	SAM_PINMUX(b, 24, gpio, gpio)
788 
789 /* pb24a_usart2_sck */
790 #define PB24A_USART2_SCK \
791 	SAM_PINMUX(b, 24, a, periph)
792 
793 /* pb24b_ebi_ncs2 */
794 #define PB24B_EBI_NCS2 \
795 	SAM_PINMUX(b, 24, b, periph)
796 
797 /* pb25_gpio */
798 #define PB25_GPIO \
799 	SAM_PINMUX(b, 25, gpio, gpio)
800 
801 /* pb25a_usart0_rts */
802 #define PB25A_USART0_RTS \
803 	SAM_PINMUX(b, 25, a, periph)
804 
805 /* pb25b_tc0_tioa0 */
806 #define PB25B_TC0_TIOA0 \
807 	SAM_PINMUX(b, 25, b, periph)
808 
809 /* pb26_gpio */
810 #define PB26_GPIO \
811 	SAM_PINMUX(b, 26, gpio, gpio)
812 
813 /* pb26a_usart0_cts */
814 #define PB26A_USART0_CTS \
815 	SAM_PINMUX(b, 26, a, periph)
816 
817 /* pb26b_tc0_tclk0 */
818 #define PB26B_TC0_TCLK0 \
819 	SAM_PINMUX(b, 26, b, periph)
820 
821 /* pb26x_supc_wkup15 */
822 #define PB26X_SUPC_WKUP15 \
823 	SAM_PINMUX(b, 26, wkup15, wakeup)
824 
825 /* pb27_gpio */
826 #define PB27_GPIO \
827 	SAM_PINMUX(b, 27, gpio, gpio)
828 
829 /* pb27a_ebi_ncs3 */
830 #define PB27A_EBI_NCS3 \
831 	SAM_PINMUX(b, 27, a, periph)
832 
833 /* pb27b_tc0_tiob0 */
834 #define PB27B_TC0_TIOB0 \
835 	SAM_PINMUX(b, 27, b, periph)
836 
837 /* pb28_gpio */
838 #define PB28_GPIO \
839 	SAM_PINMUX(b, 28, gpio, gpio)
840 
841 /* pb29_gpio */
842 #define PB29_GPIO \
843 	SAM_PINMUX(b, 29, gpio, gpio)
844 
845 /* pb30_gpio */
846 #define PB30_GPIO \
847 	SAM_PINMUX(b, 30, gpio, gpio)
848 
849 /* pb31_gpio */
850 #define PB31_GPIO \
851 	SAM_PINMUX(b, 31, gpio, gpio)
852 
853 /* pc0_gpio */
854 #define PC0_GPIO \
855 	SAM_PINMUX(c, 0, gpio, gpio)
856 
857 /* pc0x_flash_erase */
858 #define PC0X_FLASH_ERASE \
859 	SAM_PINMUX(c, 0, x, extra)
860 
861 /* pc1_gpio */
862 #define PC1_GPIO \
863 	SAM_PINMUX(c, 1, gpio, gpio)
864 
865 /* pc2_gpio */
866 #define PC2_GPIO \
867 	SAM_PINMUX(c, 2, gpio, gpio)
868 
869 /* pc2a_ebi_d0 */
870 #define PC2A_EBI_D0 \
871 	SAM_PINMUX(c, 2, a, periph)
872 
873 /* pc2b_pwm_pwml0 */
874 #define PC2B_PWM_PWML0 \
875 	SAM_PINMUX(c, 2, b, periph)
876 
877 /* pc3_gpio */
878 #define PC3_GPIO \
879 	SAM_PINMUX(c, 3, gpio, gpio)
880 
881 /* pc3a_ebi_d1 */
882 #define PC3A_EBI_D1 \
883 	SAM_PINMUX(c, 3, a, periph)
884 
885 /* pc3b_pwm_pwmh0 */
886 #define PC3B_PWM_PWMH0 \
887 	SAM_PINMUX(c, 3, b, periph)
888 
889 /* pc4_gpio */
890 #define PC4_GPIO \
891 	SAM_PINMUX(c, 4, gpio, gpio)
892 
893 /* pc4a_ebi_d2 */
894 #define PC4A_EBI_D2 \
895 	SAM_PINMUX(c, 4, a, periph)
896 
897 /* pc4b_pwm_pwml1 */
898 #define PC4B_PWM_PWML1 \
899 	SAM_PINMUX(c, 4, b, periph)
900 
901 /* pc5_gpio */
902 #define PC5_GPIO \
903 	SAM_PINMUX(c, 5, gpio, gpio)
904 
905 /* pc5a_ebi_d3 */
906 #define PC5A_EBI_D3 \
907 	SAM_PINMUX(c, 5, a, periph)
908 
909 /* pc5b_pwm_pwmh1 */
910 #define PC5B_PWM_PWMH1 \
911 	SAM_PINMUX(c, 5, b, periph)
912 
913 /* pc6_gpio */
914 #define PC6_GPIO \
915 	SAM_PINMUX(c, 6, gpio, gpio)
916 
917 /* pc6a_ebi_d4 */
918 #define PC6A_EBI_D4 \
919 	SAM_PINMUX(c, 6, a, periph)
920 
921 /* pc6b_pwm_pwml2 */
922 #define PC6B_PWM_PWML2 \
923 	SAM_PINMUX(c, 6, b, periph)
924 
925 /* pc7_gpio */
926 #define PC7_GPIO \
927 	SAM_PINMUX(c, 7, gpio, gpio)
928 
929 /* pc7a_ebi_d5 */
930 #define PC7A_EBI_D5 \
931 	SAM_PINMUX(c, 7, a, periph)
932 
933 /* pc7b_pwm_pwmh2 */
934 #define PC7B_PWM_PWMH2 \
935 	SAM_PINMUX(c, 7, b, periph)
936 
937 /* pc8_gpio */
938 #define PC8_GPIO \
939 	SAM_PINMUX(c, 8, gpio, gpio)
940 
941 /* pc8a_ebi_d6 */
942 #define PC8A_EBI_D6 \
943 	SAM_PINMUX(c, 8, a, periph)
944 
945 /* pc8b_pwm_pwml3 */
946 #define PC8B_PWM_PWML3 \
947 	SAM_PINMUX(c, 8, b, periph)
948 
949 /* pc9_gpio */
950 #define PC9_GPIO \
951 	SAM_PINMUX(c, 9, gpio, gpio)
952 
953 /* pc9a_ebi_d7 */
954 #define PC9A_EBI_D7 \
955 	SAM_PINMUX(c, 9, a, periph)
956 
957 /* pc9b_pwm_pwmh3 */
958 #define PC9B_PWM_PWMH3 \
959 	SAM_PINMUX(c, 9, b, periph)
960 
961 /* pc10_gpio */
962 #define PC10_GPIO \
963 	SAM_PINMUX(c, 10, gpio, gpio)
964 
965 /* pc10a_ebi_d8 */
966 #define PC10A_EBI_D8 \
967 	SAM_PINMUX(c, 10, a, periph)
968 
969 /* pc10b_emac_ecrs */
970 #define PC10B_EMAC_ECRS \
971 	SAM_PINMUX(c, 10, b, periph)
972 
973 /* pc11_gpio */
974 #define PC11_GPIO \
975 	SAM_PINMUX(c, 11, gpio, gpio)
976 
977 /* pc11a_ebi_d9 */
978 #define PC11A_EBI_D9 \
979 	SAM_PINMUX(c, 11, a, periph)
980 
981 /* pc11b_emac_erx2 */
982 #define PC11B_EMAC_ERX2 \
983 	SAM_PINMUX(c, 11, b, periph)
984 
985 /* pc12_gpio */
986 #define PC12_GPIO \
987 	SAM_PINMUX(c, 12, gpio, gpio)
988 
989 /* pc12a_ebi_d10 */
990 #define PC12A_EBI_D10 \
991 	SAM_PINMUX(c, 12, a, periph)
992 
993 /* pc12b_emac_erx3 */
994 #define PC12B_EMAC_ERX3 \
995 	SAM_PINMUX(c, 12, b, periph)
996 
997 /* pc13_gpio */
998 #define PC13_GPIO \
999 	SAM_PINMUX(c, 13, gpio, gpio)
1000 
1001 /* pc13a_ebi_d11 */
1002 #define PC13A_EBI_D11 \
1003 	SAM_PINMUX(c, 13, a, periph)
1004 
1005 /* pc13b_emac_ecol */
1006 #define PC13B_EMAC_ECOL \
1007 	SAM_PINMUX(c, 13, b, periph)
1008 
1009 /* pc14_gpio */
1010 #define PC14_GPIO \
1011 	SAM_PINMUX(c, 14, gpio, gpio)
1012 
1013 /* pc14a_ebi_d12 */
1014 #define PC14A_EBI_D12 \
1015 	SAM_PINMUX(c, 14, a, periph)
1016 
1017 /* pc14b_emac_erxck */
1018 #define PC14B_EMAC_ERXCK \
1019 	SAM_PINMUX(c, 14, b, periph)
1020 
1021 /* pc15_gpio */
1022 #define PC15_GPIO \
1023 	SAM_PINMUX(c, 15, gpio, gpio)
1024 
1025 /* pc15a_ebi_d13 */
1026 #define PC15A_EBI_D13 \
1027 	SAM_PINMUX(c, 15, a, periph)
1028 
1029 /* pc15b_emac_etx2 */
1030 #define PC15B_EMAC_ETX2 \
1031 	SAM_PINMUX(c, 15, b, periph)
1032 
1033 /* pc16_gpio */
1034 #define PC16_GPIO \
1035 	SAM_PINMUX(c, 16, gpio, gpio)
1036 
1037 /* pc16a_ebi_d14 */
1038 #define PC16A_EBI_D14 \
1039 	SAM_PINMUX(c, 16, a, periph)
1040 
1041 /* pc16b_emac_etx3 */
1042 #define PC16B_EMAC_ETX3 \
1043 	SAM_PINMUX(c, 16, b, periph)
1044 
1045 /* pc17_gpio */
1046 #define PC17_GPIO \
1047 	SAM_PINMUX(c, 17, gpio, gpio)
1048 
1049 /* pc17a_ebi_d15 */
1050 #define PC17A_EBI_D15 \
1051 	SAM_PINMUX(c, 17, a, periph)
1052 
1053 /* pc17b_emac_etxer */
1054 #define PC17B_EMAC_ETXER \
1055 	SAM_PINMUX(c, 17, b, periph)
1056 
1057 /* pc18_gpio */
1058 #define PC18_GPIO \
1059 	SAM_PINMUX(c, 18, gpio, gpio)
1060 
1061 /* pc18a_ebi_nwr0_nwe */
1062 #define PC18A_EBI_NWR0_NWE \
1063 	SAM_PINMUX(c, 18, a, periph)
1064 
1065 /* pc18b_pwm_pwmh6 */
1066 #define PC18B_PWM_PWMH6 \
1067 	SAM_PINMUX(c, 18, b, periph)
1068 
1069 /* pc19_gpio */
1070 #define PC19_GPIO \
1071 	SAM_PINMUX(c, 19, gpio, gpio)
1072 
1073 /* pc19a_ebi_nandoe */
1074 #define PC19A_EBI_NANDOE \
1075 	SAM_PINMUX(c, 19, a, periph)
1076 
1077 /* pc19b_pwm_pwmh5 */
1078 #define PC19B_PWM_PWMH5 \
1079 	SAM_PINMUX(c, 19, b, periph)
1080 
1081 /* pc20_gpio */
1082 #define PC20_GPIO \
1083 	SAM_PINMUX(c, 20, gpio, gpio)
1084 
1085 /* pc20a_ebi_nandwe */
1086 #define PC20A_EBI_NANDWE \
1087 	SAM_PINMUX(c, 20, a, periph)
1088 
1089 /* pc20b_pwm_pwmh4 */
1090 #define PC20B_PWM_PWMH4 \
1091 	SAM_PINMUX(c, 20, b, periph)
1092 
1093 /* pc21_gpio */
1094 #define PC21_GPIO \
1095 	SAM_PINMUX(c, 21, gpio, gpio)
1096 
1097 /* pc21a_ebi_a0_nbs0 */
1098 #define PC21A_EBI_A0_NBS0 \
1099 	SAM_PINMUX(c, 21, a, periph)
1100 
1101 /* pc21b_pwm_pwml4 */
1102 #define PC21B_PWM_PWML4 \
1103 	SAM_PINMUX(c, 21, b, periph)
1104 
1105 /* pc22_gpio */
1106 #define PC22_GPIO \
1107 	SAM_PINMUX(c, 22, gpio, gpio)
1108 
1109 /* pc22a_ebi_a1 */
1110 #define PC22A_EBI_A1 \
1111 	SAM_PINMUX(c, 22, a, periph)
1112 
1113 /* pc22b_pwm_pwml5 */
1114 #define PC22B_PWM_PWML5 \
1115 	SAM_PINMUX(c, 22, b, periph)
1116 
1117 /* pc23_gpio */
1118 #define PC23_GPIO \
1119 	SAM_PINMUX(c, 23, gpio, gpio)
1120 
1121 /* pc23a_ebi_a2 */
1122 #define PC23A_EBI_A2 \
1123 	SAM_PINMUX(c, 23, a, periph)
1124 
1125 /* pc23b_pwm_pwml6 */
1126 #define PC23B_PWM_PWML6 \
1127 	SAM_PINMUX(c, 23, b, periph)
1128 
1129 /* pc24_gpio */
1130 #define PC24_GPIO \
1131 	SAM_PINMUX(c, 24, gpio, gpio)
1132 
1133 /* pc24a_ebi_a3 */
1134 #define PC24A_EBI_A3 \
1135 	SAM_PINMUX(c, 24, a, periph)
1136 
1137 /* pc24b_pwm_pwml7 */
1138 #define PC24B_PWM_PWML7 \
1139 	SAM_PINMUX(c, 24, b, periph)
1140 
1141 /* pc25_gpio */
1142 #define PC25_GPIO \
1143 	SAM_PINMUX(c, 25, gpio, gpio)
1144 
1145 /* pc25a_ebi_a4 */
1146 #define PC25A_EBI_A4 \
1147 	SAM_PINMUX(c, 25, a, periph)
1148 
1149 /* pc25b_tc2_tioa6 */
1150 #define PC25B_TC2_TIOA6 \
1151 	SAM_PINMUX(c, 25, b, periph)
1152 
1153 /* pc26_gpio */
1154 #define PC26_GPIO \
1155 	SAM_PINMUX(c, 26, gpio, gpio)
1156 
1157 /* pc26a_ebi_a5 */
1158 #define PC26A_EBI_A5 \
1159 	SAM_PINMUX(c, 26, a, periph)
1160 
1161 /* pc26b_tc2_tiob6 */
1162 #define PC26B_TC2_TIOB6 \
1163 	SAM_PINMUX(c, 26, b, periph)
1164 
1165 /* pc27_gpio */
1166 #define PC27_GPIO \
1167 	SAM_PINMUX(c, 27, gpio, gpio)
1168 
1169 /* pc27a_ebi_a6 */
1170 #define PC27A_EBI_A6 \
1171 	SAM_PINMUX(c, 27, a, periph)
1172 
1173 /* pc27b_tc2_tclk6 */
1174 #define PC27B_TC2_TCLK6 \
1175 	SAM_PINMUX(c, 27, b, periph)
1176 
1177 /* pc28_gpio */
1178 #define PC28_GPIO \
1179 	SAM_PINMUX(c, 28, gpio, gpio)
1180 
1181 /* pc28a_ebi_a7 */
1182 #define PC28A_EBI_A7 \
1183 	SAM_PINMUX(c, 28, a, periph)
1184 
1185 /* pc28b_tc2_tioa7 */
1186 #define PC28B_TC2_TIOA7 \
1187 	SAM_PINMUX(c, 28, b, periph)
1188 
1189 /* pc29_gpio */
1190 #define PC29_GPIO \
1191 	SAM_PINMUX(c, 29, gpio, gpio)
1192 
1193 /* pc29a_ebi_a8 */
1194 #define PC29A_EBI_A8 \
1195 	SAM_PINMUX(c, 29, a, periph)
1196 
1197 /* pc29b_tc2_tiob7 */
1198 #define PC29B_TC2_TIOB7 \
1199 	SAM_PINMUX(c, 29, b, periph)
1200 
1201 /* pc30_gpio */
1202 #define PC30_GPIO \
1203 	SAM_PINMUX(c, 30, gpio, gpio)
1204 
1205 /* pc30a_ebi_a9 */
1206 #define PC30A_EBI_A9 \
1207 	SAM_PINMUX(c, 30, a, periph)
1208 
1209 /* pc30b_tc2_tclk7 */
1210 #define PC30B_TC2_TCLK7 \
1211 	SAM_PINMUX(c, 30, b, periph)
1212 
1213 /* pd0_gpio */
1214 #define PD0_GPIO \
1215 	SAM_PINMUX(d, 0, gpio, gpio)
1216 
1217 /* pd0a_ebi_a10 */
1218 #define PD0A_EBI_A10 \
1219 	SAM_PINMUX(d, 0, a, periph)
1220 
1221 /* pd0b_hsmci_mcda4 */
1222 #define PD0B_HSMCI_MCDA4 \
1223 	SAM_PINMUX(d, 0, b, periph)
1224 
1225 /* pd1_gpio */
1226 #define PD1_GPIO \
1227 	SAM_PINMUX(d, 1, gpio, gpio)
1228 
1229 /* pd1a_ebi_a11 */
1230 #define PD1A_EBI_A11 \
1231 	SAM_PINMUX(d, 1, a, periph)
1232 
1233 /* pd1b_hsmci_mcda5 */
1234 #define PD1B_HSMCI_MCDA5 \
1235 	SAM_PINMUX(d, 1, b, periph)
1236 
1237 /* pd2_gpio */
1238 #define PD2_GPIO \
1239 	SAM_PINMUX(d, 2, gpio, gpio)
1240 
1241 /* pd2a_ebi_a12 */
1242 #define PD2A_EBI_A12 \
1243 	SAM_PINMUX(d, 2, a, periph)
1244 
1245 /* pd2b_hsmci_mcda6 */
1246 #define PD2B_HSMCI_MCDA6 \
1247 	SAM_PINMUX(d, 2, b, periph)
1248 
1249 /* pd3_gpio */
1250 #define PD3_GPIO \
1251 	SAM_PINMUX(d, 3, gpio, gpio)
1252 
1253 /* pd3a_ebi_a13 */
1254 #define PD3A_EBI_A13 \
1255 	SAM_PINMUX(d, 3, a, periph)
1256 
1257 /* pd3b_hsmci_mcda7 */
1258 #define PD3B_HSMCI_MCDA7 \
1259 	SAM_PINMUX(d, 3, b, periph)
1260 
1261 /* pd4_gpio */
1262 #define PD4_GPIO \
1263 	SAM_PINMUX(d, 4, gpio, gpio)
1264 
1265 /* pd4a_ebi_a14 */
1266 #define PD4A_EBI_A14 \
1267 	SAM_PINMUX(d, 4, a, periph)
1268 
1269 /* pd4b_usart3_txd */
1270 #define PD4B_USART3_TXD \
1271 	SAM_PINMUX(d, 4, b, periph)
1272 
1273 /* pd5_gpio */
1274 #define PD5_GPIO \
1275 	SAM_PINMUX(d, 5, gpio, gpio)
1276 
1277 /* pd5a_ebi_a15 */
1278 #define PD5A_EBI_A15 \
1279 	SAM_PINMUX(d, 5, a, periph)
1280 
1281 /* pd5b_usart3_rxd */
1282 #define PD5B_USART3_RXD \
1283 	SAM_PINMUX(d, 5, b, periph)
1284 
1285 /* pd6_gpio */
1286 #define PD6_GPIO \
1287 	SAM_PINMUX(d, 6, gpio, gpio)
1288 
1289 /* pd6a_ebi_a16_ba0 */
1290 #define PD6A_EBI_A16_BA0 \
1291 	SAM_PINMUX(d, 6, a, periph)
1292 
1293 /* pd6b_pwm_pwmfi2 */
1294 #define PD6B_PWM_PWMFI2 \
1295 	SAM_PINMUX(d, 6, b, periph)
1296 
1297 /* pd7_gpio */
1298 #define PD7_GPIO \
1299 	SAM_PINMUX(d, 7, gpio, gpio)
1300 
1301 /* pd7a_ebi_a17_ba1 */
1302 #define PD7A_EBI_A17_BA1 \
1303 	SAM_PINMUX(d, 7, a, periph)
1304 
1305 /* pd7b_tc2_tioa8 */
1306 #define PD7B_TC2_TIOA8 \
1307 	SAM_PINMUX(d, 7, b, periph)
1308 
1309 /* pd8_gpio */
1310 #define PD8_GPIO \
1311 	SAM_PINMUX(d, 8, gpio, gpio)
1312 
1313 /* pd8a_ebi_a21_nandale */
1314 #define PD8A_EBI_A21_NANDALE \
1315 	SAM_PINMUX(d, 8, a, periph)
1316 
1317 /* pd8b_tc2_tiob8 */
1318 #define PD8B_TC2_TIOB8 \
1319 	SAM_PINMUX(d, 8, b, periph)
1320 
1321 /* pd9_gpio */
1322 #define PD9_GPIO \
1323 	SAM_PINMUX(d, 9, gpio, gpio)
1324 
1325 /* pd9a_ebi_a22_nandcle */
1326 #define PD9A_EBI_A22_NANDCLE \
1327 	SAM_PINMUX(d, 9, a, periph)
1328 
1329 /* pd9b_tc2_tclk9 */
1330 #define PD9B_TC2_TCLK9 \
1331 	SAM_PINMUX(d, 9, b, periph)
1332 
1333 /* pd10_gpio */
1334 #define PD10_GPIO \
1335 	SAM_PINMUX(d, 10, gpio, gpio)
1336 
1337 /* pd10a_ebi_nwr1_nbs1 */
1338 #define PD10A_EBI_NWR1_NBS1 \
1339 	SAM_PINMUX(d, 10, a, periph)
1340 
1341 /* pe9_gpio */
1342 #define PE9_GPIO \
1343 	SAM_PINMUX(e, 9, gpio, gpio)
1344 
1345 /* pe9a_tc1_tioa3 */
1346 #define PE9A_TC1_TIOA3 \
1347 	SAM_PINMUX(e, 9, a, periph)
1348 
1349 /* pe10_gpio */
1350 #define PE10_GPIO \
1351 	SAM_PINMUX(e, 10, gpio, gpio)
1352 
1353 /* pe10a_tc1_tiob3 */
1354 #define PE10A_TC1_TIOB3 \
1355 	SAM_PINMUX(e, 10, a, periph)
1356 
1357 /* pe11_gpio */
1358 #define PE11_GPIO \
1359 	SAM_PINMUX(e, 11, gpio, gpio)
1360 
1361 /* pe11a_tc1_tioa4 */
1362 #define PE11A_TC1_TIOA4 \
1363 	SAM_PINMUX(e, 11, a, periph)
1364 
1365 /* pe12_gpio */
1366 #define PE12_GPIO \
1367 	SAM_PINMUX(e, 12, gpio, gpio)
1368 
1369 /* pe12a_tc1_tiob4 */
1370 #define PE12A_TC1_TIOB4 \
1371 	SAM_PINMUX(e, 12, a, periph)
1372 
1373 /* pe13_gpio */
1374 #define PE13_GPIO \
1375 	SAM_PINMUX(e, 13, gpio, gpio)
1376 
1377 /* pe13a_tc1_tioa5 */
1378 #define PE13A_TC1_TIOA5 \
1379 	SAM_PINMUX(e, 13, a, periph)
1380 
1381 /* pe14_gpio */
1382 #define PE14_GPIO \
1383 	SAM_PINMUX(e, 14, gpio, gpio)
1384 
1385 /* pe14a_tc1_tiob5 */
1386 #define PE14A_TC1_TIOB5 \
1387 	SAM_PINMUX(e, 14, a, periph)
1388 
1389 /* pe15_gpio */
1390 #define PE15_GPIO \
1391 	SAM_PINMUX(e, 15, gpio, gpio)
1392 
1393 /* pe15a_pwm_pwmh0 */
1394 #define PE15A_PWM_PWMH0 \
1395 	SAM_PINMUX(e, 15, a, periph)
1396 
1397 /* pe16_gpio */
1398 #define PE16_GPIO \
1399 	SAM_PINMUX(e, 16, gpio, gpio)
1400 
1401 /* pe16a_pwm_pwmh1 */
1402 #define PE16A_PWM_PWMH1 \
1403 	SAM_PINMUX(e, 16, a, periph)
1404 
1405 /* pe16b_usart3_sck */
1406 #define PE16B_USART3_SCK \
1407 	SAM_PINMUX(e, 16, b, periph)
1408 
1409 /* pe17_gpio */
1410 #define PE17_GPIO \
1411 	SAM_PINMUX(e, 17, gpio, gpio)
1412 
1413 /* pe17a_pwm_pwml2 */
1414 #define PE17A_PWM_PWML2 \
1415 	SAM_PINMUX(e, 17, a, periph)
1416 
1417 /* pe18_gpio */
1418 #define PE18_GPIO \
1419 	SAM_PINMUX(e, 18, gpio, gpio)
1420 
1421 /* pe18a_pwm_pwml0 */
1422 #define PE18A_PWM_PWML0 \
1423 	SAM_PINMUX(e, 18, a, periph)
1424 
1425 /* pe18b_ebi_ncs6 */
1426 #define PE18B_EBI_NCS6 \
1427 	SAM_PINMUX(e, 18, b, periph)
1428 
1429 /* pe19_gpio */
1430 #define PE19_GPIO \
1431 	SAM_PINMUX(e, 19, gpio, gpio)
1432 
1433 /* pe19a_pwm_pwml4 */
1434 #define PE19A_PWM_PWML4 \
1435 	SAM_PINMUX(e, 19, a, periph)
1436 
1437 /* pe20_gpio */
1438 #define PE20_GPIO \
1439 	SAM_PINMUX(e, 20, gpio, gpio)
1440 
1441 /* pe20a_pwm_pwmh4 */
1442 #define PE20A_PWM_PWMH4 \
1443 	SAM_PINMUX(e, 20, a, periph)
1444 
1445 /* pe20b_hsmci_mccdb */
1446 #define PE20B_HSMCI_MCCDB \
1447 	SAM_PINMUX(e, 20, b, periph)
1448 
1449 /* pe21_gpio */
1450 #define PE21_GPIO \
1451 	SAM_PINMUX(e, 21, gpio, gpio)
1452 
1453 /* pe21a_pwm_pwml5 */
1454 #define PE21A_PWM_PWML5 \
1455 	SAM_PINMUX(e, 21, a, periph)
1456 
1457 /* pe22_gpio */
1458 #define PE22_GPIO \
1459 	SAM_PINMUX(e, 22, gpio, gpio)
1460 
1461 /* pe22a_pwm_pwmh5 */
1462 #define PE22A_PWM_PWMH5 \
1463 	SAM_PINMUX(e, 22, a, periph)
1464 
1465 /* pe22b_hsmci_mcdb0 */
1466 #define PE22B_HSMCI_MCDB0 \
1467 	SAM_PINMUX(e, 22, b, periph)
1468 
1469 /* pe23_gpio */
1470 #define PE23_GPIO \
1471 	SAM_PINMUX(e, 23, gpio, gpio)
1472 
1473 /* pe23a_pwm_pwml6 */
1474 #define PE23A_PWM_PWML6 \
1475 	SAM_PINMUX(e, 23, a, periph)
1476 
1477 /* pe24_gpio */
1478 #define PE24_GPIO \
1479 	SAM_PINMUX(e, 24, gpio, gpio)
1480 
1481 /* pe24a_pwm_pwmh6 */
1482 #define PE24A_PWM_PWMH6 \
1483 	SAM_PINMUX(e, 24, a, periph)
1484 
1485 /* pe24b_hsmci_mcdb1 */
1486 #define PE24B_HSMCI_MCDB1 \
1487 	SAM_PINMUX(e, 24, b, periph)
1488 
1489 /* pe25_gpio */
1490 #define PE25_GPIO \
1491 	SAM_PINMUX(e, 25, gpio, gpio)
1492 
1493 /* pe25a_pwm_pwml7 */
1494 #define PE25A_PWM_PWML7 \
1495 	SAM_PINMUX(e, 25, a, periph)
1496 
1497 /* pe26_gpio */
1498 #define PE26_GPIO \
1499 	SAM_PINMUX(e, 26, gpio, gpio)
1500 
1501 /* pe26a_pwm_pwmh7 */
1502 #define PE26A_PWM_PWMH7 \
1503 	SAM_PINMUX(e, 26, a, periph)
1504 
1505 /* pe26b_hsmci_mcdb2 */
1506 #define PE26B_HSMCI_MCDB2 \
1507 	SAM_PINMUX(e, 26, b, periph)
1508