1/* 2 * Copyright 2023 NXP 3 * 4 * SPDX-License-Identifier: Apache-2.0 5 */ 6 7#include <nxp/nxp_rt10xx.dtsi> 8 9&flexram { 10 flexram,num-ram-banks = <16>; 11}; 12 13&sysclk { 14 clock-frequency = <528000000>; 15}; 16 17&ccm { 18 ipg-podf { 19 clock-div = <4>; 20 }; 21 22 arm-podf { 23 clock-div = <1>; 24 }; 25}; 26 27&gpt2 { 28 gptfreq = <33000000>; 29}; 30 31/ { 32 soc { 33 /* RT1040 only has one USB controller */ 34 /delete-node/ usbd@402e0200; 35 /* CSI is not present on RT1040 */ 36 /delete-node/ csi@402bc000; 37 /* LPSPI at 0x4039c000 is not present */ 38 /delete-node/ spi@4039c000; 39 40 flexio2: flexio@401b0000 { 41 compatible = "nxp,flexio"; 42 reg = <0x401b0000 0x4000>; 43 status = "disabled"; 44 interrupts = <91 0>; 45 clocks = <&ccm IMX_CCM_FLEXIO2_3_CLK 0 0>; 46 }; 47 48 flexio3: flexio@42020000 { 49 compatible = "nxp,flexio"; 50 reg = <0x42020000 0x4000>; 51 status = "disabled"; 52 interrupts = <156 0>; 53 clocks = <&ccm IMX_CCM_FLEXIO2_3_CLK 0 0>; 54 }; 55 }; 56}; 57 58/* 59 * RT1040 RM descibes the SPI peripheral at 0x403a0000 as LPSPI3. 60 * other RT10xx SOCs describe this as LPSPI4, so just add an alias. 61 */ 62lpspi3: &lpspi4 {}; 63 64 65/* 66 * GPIO pinmux options. These options define the pinmux settings 67 * for GPIO ports on the package, so that the GPIO driver can 68 * select GPIO mux options during GPIO configuration. 69 */ 70 71&gpio1{ 72 pinmux = <&iomuxc_gpio_ad_b0_04_gpio1_io04>, 73 <&iomuxc_gpio_ad_b0_05_gpio1_io05>, 74 <&iomuxc_gpio_ad_b0_06_gpio1_io06>, 75 <&iomuxc_gpio_ad_b0_07_gpio1_io07>, 76 <&iomuxc_gpio_ad_b0_08_gpio1_io08>, 77 <&iomuxc_gpio_ad_b0_09_gpio1_io09>, 78 <&iomuxc_gpio_ad_b0_10_gpio1_io10>, 79 <&iomuxc_gpio_ad_b0_11_gpio1_io11>, 80 <&iomuxc_gpio_ad_b0_12_gpio1_io12>, 81 <&iomuxc_gpio_ad_b0_13_gpio1_io13>, 82 <&iomuxc_gpio_ad_b0_14_gpio1_io14>, 83 <&iomuxc_gpio_ad_b0_15_gpio1_io15>, 84 <&iomuxc_gpio_ad_b1_00_gpio1_io16>, 85 <&iomuxc_gpio_ad_b1_01_gpio1_io17>, 86 <&iomuxc_gpio_ad_b1_02_gpio1_io18>, 87 <&iomuxc_gpio_ad_b1_03_gpio1_io19>, 88 <&iomuxc_gpio_ad_b1_04_gpio1_io20>, 89 <&iomuxc_gpio_ad_b1_05_gpio1_io21>, 90 <&iomuxc_gpio_ad_b1_06_gpio1_io22>, 91 <&iomuxc_gpio_ad_b1_07_gpio1_io23>; 92 gpio-reserved-ranges = <0 4>; 93}; 94 95&gpio2{ 96 pinmux = <&iomuxc_gpio_b0_00_gpio2_io00>, 97 <&iomuxc_gpio_b0_01_gpio2_io01>, 98 <&iomuxc_gpio_b0_02_gpio2_io02>, 99 <&iomuxc_gpio_b0_03_gpio2_io03>, 100 <&iomuxc_gpio_b0_04_gpio2_io04>, 101 <&iomuxc_gpio_b0_05_gpio2_io05>, 102 <&iomuxc_gpio_b0_06_gpio2_io06>, 103 <&iomuxc_gpio_b0_07_gpio2_io07>, 104 <&iomuxc_gpio_b0_08_gpio2_io08>, 105 <&iomuxc_gpio_b0_09_gpio2_io09>, 106 <&iomuxc_gpio_b0_10_gpio2_io10>, 107 <&iomuxc_gpio_b0_11_gpio2_io11>, 108 <&iomuxc_gpio_b0_12_gpio2_io12>, 109 <&iomuxc_gpio_b0_13_gpio2_io13>, 110 <&iomuxc_gpio_b0_14_gpio2_io14>, 111 <&iomuxc_gpio_b0_15_gpio2_io15>, 112 <&iomuxc_gpio_b1_00_gpio2_io16>, 113 <&iomuxc_gpio_b1_01_gpio2_io17>, 114 <&iomuxc_gpio_b1_02_gpio2_io18>, 115 <&iomuxc_gpio_b1_03_gpio2_io19>, 116 <&iomuxc_gpio_b1_04_gpio2_io20>, 117 <&iomuxc_gpio_b1_05_gpio2_io21>, 118 <&iomuxc_gpio_b1_06_gpio2_io22>, 119 <&iomuxc_gpio_b1_07_gpio2_io23>, 120 <&iomuxc_gpio_b1_08_gpio2_io24>, 121 <&iomuxc_gpio_b1_09_gpio2_io25>, 122 <&iomuxc_gpio_b1_10_gpio2_io26>, 123 <&iomuxc_gpio_b1_11_gpio2_io27>, 124 <&iomuxc_gpio_b1_12_gpio2_io28>, 125 <&iomuxc_gpio_b1_13_gpio2_io29>, 126 <&iomuxc_gpio_b1_14_gpio2_io30>, 127 <&iomuxc_gpio_b1_15_gpio2_io31>; 128}; 129 130&gpio3{ 131 pinmux = <&iomuxc_gpio_sd_b1_00_gpio3_io00>, 132 <&iomuxc_gpio_sd_b1_01_gpio3_io01>, 133 <&iomuxc_gpio_sd_b1_02_gpio3_io02>, 134 <&iomuxc_gpio_sd_b1_03_gpio3_io03>, 135 <&iomuxc_gpio_sd_b1_04_gpio3_io04>, 136 <&iomuxc_gpio_sd_b1_05_gpio3_io05>, 137 <&iomuxc_gpio_sd_b1_06_gpio3_io06>, 138 <&iomuxc_gpio_sd_b1_07_gpio3_io07>, 139 <&iomuxc_gpio_sd_b1_08_gpio3_io08>, 140 <&iomuxc_gpio_sd_b1_09_gpio3_io09>, 141 <&iomuxc_gpio_sd_b1_10_gpio3_io10>, 142 <&iomuxc_gpio_sd_b1_11_gpio3_io11>, 143 <&iomuxc_gpio_sd_b0_00_gpio3_io12>, 144 <&iomuxc_gpio_sd_b0_01_gpio3_io13>, 145 <&iomuxc_gpio_sd_b0_02_gpio3_io14>, 146 <&iomuxc_gpio_sd_b0_03_gpio3_io15>, 147 <&iomuxc_gpio_sd_b0_04_gpio3_io16>, 148 <&iomuxc_gpio_sd_b0_05_gpio3_io17>, 149 <&iomuxc_gpio_emc_32_gpio3_io18>, 150 <&iomuxc_gpio_emc_33_gpio3_io19>, 151 <&iomuxc_gpio_emc_34_gpio3_io20>, 152 <&iomuxc_gpio_emc_35_gpio3_io21>, 153 <&iomuxc_gpio_emc_36_gpio3_io22>, 154 <&iomuxc_gpio_emc_37_gpio3_io23>, 155 <&iomuxc_gpio_emc_38_gpio3_io24>, 156 <&iomuxc_gpio_emc_39_gpio3_io25>, 157 <&iomuxc_gpio_emc_40_gpio3_io26>, 158 <&iomuxc_gpio_emc_41_gpio3_io27>; 159}; 160 161&gpio4{ 162 pinmux = <&iomuxc_gpio_emc_00_gpio4_io00>, 163 <&iomuxc_gpio_emc_01_gpio4_io01>, 164 <&iomuxc_gpio_emc_02_gpio4_io02>, 165 <&iomuxc_gpio_emc_03_gpio4_io03>, 166 <&iomuxc_gpio_emc_04_gpio4_io04>, 167 <&iomuxc_gpio_emc_05_gpio4_io05>, 168 <&iomuxc_gpio_emc_06_gpio4_io06>, 169 <&iomuxc_gpio_emc_07_gpio4_io07>, 170 <&iomuxc_gpio_emc_08_gpio4_io08>, 171 <&iomuxc_gpio_emc_09_gpio4_io09>, 172 <&iomuxc_gpio_emc_10_gpio4_io10>, 173 <&iomuxc_gpio_emc_11_gpio4_io11>, 174 <&iomuxc_gpio_emc_12_gpio4_io12>, 175 <&iomuxc_gpio_emc_13_gpio4_io13>, 176 <&iomuxc_gpio_emc_14_gpio4_io14>, 177 <&iomuxc_gpio_emc_15_gpio4_io15>, 178 <&iomuxc_gpio_emc_16_gpio4_io16>, 179 <&iomuxc_gpio_emc_17_gpio4_io17>, 180 <&iomuxc_gpio_emc_18_gpio4_io18>, 181 <&iomuxc_gpio_emc_19_gpio4_io19>, 182 <&iomuxc_gpio_emc_20_gpio4_io20>, 183 <&iomuxc_gpio_emc_21_gpio4_io21>, 184 <&iomuxc_gpio_emc_22_gpio4_io22>, 185 <&iomuxc_gpio_emc_23_gpio4_io23>, 186 <&iomuxc_gpio_emc_24_gpio4_io24>, 187 <&iomuxc_gpio_emc_25_gpio4_io25>, 188 <&iomuxc_gpio_emc_26_gpio4_io26>, 189 <&iomuxc_gpio_emc_27_gpio4_io27>, 190 <&iomuxc_gpio_emc_28_gpio4_io28>, 191 <&iomuxc_gpio_emc_29_gpio4_io29>, 192 <&iomuxc_gpio_emc_30_gpio4_io30>, 193 <&iomuxc_gpio_emc_31_gpio4_io31>; 194}; 195 196&gpio5{ 197 pinmux = <&iomuxc_snvs_wakeup_gpio5_io00>, 198 <&iomuxc_snvs_pmic_on_req_gpio5_io01>; 199}; 200 201&gpio6{ 202 pinmux = <&iomuxc_gpio_ad_b0_04_gpio6_io04>, 203 <&iomuxc_gpio_ad_b0_05_gpio6_io05>, 204 <&iomuxc_gpio_ad_b0_06_gpio6_io06>, 205 <&iomuxc_gpio_ad_b0_07_gpio6_io07>, 206 <&iomuxc_gpio_ad_b0_08_gpio6_io08>, 207 <&iomuxc_gpio_ad_b0_09_gpio6_io09>, 208 <&iomuxc_gpio_ad_b0_10_gpio6_io10>, 209 <&iomuxc_gpio_ad_b0_11_gpio6_io11>, 210 <&iomuxc_gpio_ad_b0_12_gpio6_io12>, 211 <&iomuxc_gpio_ad_b0_13_gpio6_io13>, 212 <&iomuxc_gpio_ad_b0_14_gpio6_io14>, 213 <&iomuxc_gpio_ad_b0_15_gpio6_io15>, 214 <&iomuxc_gpio_ad_b1_00_gpio6_io16>, 215 <&iomuxc_gpio_ad_b1_01_gpio6_io17>, 216 <&iomuxc_gpio_ad_b1_02_gpio6_io18>, 217 <&iomuxc_gpio_ad_b1_03_gpio6_io19>, 218 <&iomuxc_gpio_ad_b1_04_gpio6_io20>, 219 <&iomuxc_gpio_ad_b1_05_gpio6_io21>, 220 <&iomuxc_gpio_ad_b1_06_gpio6_io22>, 221 <&iomuxc_gpio_ad_b1_07_gpio6_io23>; 222 gpio-reserved-ranges = <0 4>; 223}; 224 225&gpio7{ 226 pinmux = <&iomuxc_gpio_b0_00_gpio7_io00>, 227 <&iomuxc_gpio_b0_01_gpio7_io01>, 228 <&iomuxc_gpio_b0_02_gpio7_io02>, 229 <&iomuxc_gpio_b0_03_gpio7_io03>, 230 <&iomuxc_gpio_b0_04_gpio7_io04>, 231 <&iomuxc_gpio_b0_05_gpio7_io05>, 232 <&iomuxc_gpio_b0_06_gpio7_io06>, 233 <&iomuxc_gpio_b0_07_gpio7_io07>, 234 <&iomuxc_gpio_b0_08_gpio7_io08>, 235 <&iomuxc_gpio_b0_09_gpio7_io09>, 236 <&iomuxc_gpio_b0_10_gpio7_io10>, 237 <&iomuxc_gpio_b0_11_gpio7_io11>, 238 <&iomuxc_gpio_b0_12_gpio7_io12>, 239 <&iomuxc_gpio_b0_13_gpio7_io13>, 240 <&iomuxc_gpio_b0_14_gpio7_io14>, 241 <&iomuxc_gpio_b0_15_gpio7_io15>, 242 <&iomuxc_gpio_b1_00_gpio7_io16>, 243 <&iomuxc_gpio_b1_01_gpio7_io17>, 244 <&iomuxc_gpio_b1_02_gpio7_io18>, 245 <&iomuxc_gpio_b1_03_gpio7_io19>, 246 <&iomuxc_gpio_b1_04_gpio7_io20>, 247 <&iomuxc_gpio_b1_05_gpio7_io21>, 248 <&iomuxc_gpio_b1_06_gpio7_io22>, 249 <&iomuxc_gpio_b1_07_gpio7_io23>, 250 <&iomuxc_gpio_b1_08_gpio7_io24>, 251 <&iomuxc_gpio_b1_09_gpio7_io25>, 252 <&iomuxc_gpio_b1_10_gpio7_io26>, 253 <&iomuxc_gpio_b1_11_gpio7_io27>, 254 <&iomuxc_gpio_b1_12_gpio7_io28>, 255 <&iomuxc_gpio_b1_13_gpio7_io29>, 256 <&iomuxc_gpio_b1_14_gpio7_io30>, 257 <&iomuxc_gpio_b1_15_gpio7_io31>; 258}; 259 260&gpio8{ 261 pinmux = <&iomuxc_gpio_sd_b1_00_gpio8_io00>, 262 <&iomuxc_gpio_sd_b1_01_gpio8_io01>, 263 <&iomuxc_gpio_sd_b1_02_gpio8_io02>, 264 <&iomuxc_gpio_sd_b1_03_gpio8_io03>, 265 <&iomuxc_gpio_sd_b1_04_gpio8_io04>, 266 <&iomuxc_gpio_sd_b1_05_gpio8_io05>, 267 <&iomuxc_gpio_sd_b1_06_gpio8_io06>, 268 <&iomuxc_gpio_sd_b1_07_gpio8_io07>, 269 <&iomuxc_gpio_sd_b1_08_gpio8_io08>, 270 <&iomuxc_gpio_sd_b1_09_gpio8_io09>, 271 <&iomuxc_gpio_sd_b1_10_gpio8_io10>, 272 <&iomuxc_gpio_sd_b1_11_gpio8_io11>, 273 <&iomuxc_gpio_sd_b0_00_gpio8_io12>, 274 <&iomuxc_gpio_sd_b0_01_gpio8_io13>, 275 <&iomuxc_gpio_sd_b0_02_gpio8_io14>, 276 <&iomuxc_gpio_sd_b0_03_gpio8_io15>, 277 <&iomuxc_gpio_sd_b0_04_gpio8_io16>, 278 <&iomuxc_gpio_sd_b0_05_gpio8_io17>, 279 <&iomuxc_gpio_emc_32_gpio8_io18>, 280 <&iomuxc_gpio_emc_33_gpio8_io19>, 281 <&iomuxc_gpio_emc_34_gpio8_io20>, 282 <&iomuxc_gpio_emc_35_gpio8_io21>, 283 <&iomuxc_gpio_emc_36_gpio8_io22>, 284 <&iomuxc_gpio_emc_37_gpio8_io23>, 285 <&iomuxc_gpio_emc_38_gpio8_io24>, 286 <&iomuxc_gpio_emc_39_gpio8_io25>, 287 <&iomuxc_gpio_emc_40_gpio8_io26>, 288 <&iomuxc_gpio_emc_41_gpio8_io27>; 289}; 290 291&gpio9{ 292 pinmux = <&iomuxc_gpio_emc_00_gpio9_io00>, 293 <&iomuxc_gpio_emc_01_gpio9_io01>, 294 <&iomuxc_gpio_emc_02_gpio9_io02>, 295 <&iomuxc_gpio_emc_03_gpio9_io03>, 296 <&iomuxc_gpio_emc_04_gpio9_io04>, 297 <&iomuxc_gpio_emc_05_gpio9_io05>, 298 <&iomuxc_gpio_emc_06_gpio9_io06>, 299 <&iomuxc_gpio_emc_07_gpio9_io07>, 300 <&iomuxc_gpio_emc_08_gpio9_io08>, 301 <&iomuxc_gpio_emc_09_gpio9_io09>, 302 <&iomuxc_gpio_emc_10_gpio9_io10>, 303 <&iomuxc_gpio_emc_11_gpio9_io11>, 304 <&iomuxc_gpio_emc_12_gpio9_io12>, 305 <&iomuxc_gpio_emc_13_gpio9_io13>, 306 <&iomuxc_gpio_emc_14_gpio9_io14>, 307 <&iomuxc_gpio_emc_15_gpio9_io15>, 308 <&iomuxc_gpio_emc_16_gpio9_io16>, 309 <&iomuxc_gpio_emc_17_gpio9_io17>, 310 <&iomuxc_gpio_emc_18_gpio9_io18>, 311 <&iomuxc_gpio_emc_19_gpio9_io19>, 312 <&iomuxc_gpio_emc_20_gpio9_io20>, 313 <&iomuxc_gpio_emc_21_gpio9_io21>, 314 <&iomuxc_gpio_emc_22_gpio9_io22>, 315 <&iomuxc_gpio_emc_23_gpio9_io23>, 316 <&iomuxc_gpio_emc_24_gpio9_io24>, 317 <&iomuxc_gpio_emc_25_gpio9_io25>, 318 <&iomuxc_gpio_emc_26_gpio9_io26>, 319 <&iomuxc_gpio_emc_27_gpio9_io27>, 320 <&iomuxc_gpio_emc_28_gpio9_io28>, 321 <&iomuxc_gpio_emc_29_gpio9_io29>, 322 <&iomuxc_gpio_emc_30_gpio9_io30>, 323 <&iomuxc_gpio_emc_31_gpio9_io31>; 324}; 325