1/*
2 * Copyright 2023 NXP
3 *
4 * SPDX-License-Identifier: Apache-2.0
5 */
6
7#include <zephyr/dt-bindings/pinctrl/imx8qm-pinctrl.h>
8
9&iomuxc {
10	iomuxc_uart2_rx_uart0_rts_b: IOMUXC_UART2_RX_UART0_RTS_B {
11		pinmux = <SC_P_UART0_RTS_B IMX8QM_DMA_LPUART2_RX_UART0_RTS_B>;
12	};
13
14	iomuxc_uart2_tx_uart0_cts_b: IOMUXC_UART2_TX_UART0_CTS_B {
15		pinmux = <SC_P_UART0_CTS_B IMX8QM_DMA_LPUART2_TX_UART0_CTS_B>;
16	};
17
18	iomuxc_aud_sai1_rxd_sai1_rxd: IOMUXC_AUD_SAI1_RXD_SAI1_RXD {
19		pinmux = <SC_P_SAI1_RXD IMX8QM_AUD_SAI1_RXD_SAI1_RXD>;
20	};
21
22	iomuxc_aud_sai1_txc_sai1_txc: IOMUXC_AUD_SAI1_TXC_SAI1_TXC {
23		pinmux = <SC_P_SAI1_TXC IMX8QM_AUD_SAI1_TXC_SAI1_TXC>;
24	};
25
26	iomuxc_aud_sai1_txd_sai1_txd: IOMUXC_AUD_SAI1_TXD_SAI1_TXD {
27		pinmux = <SC_P_SAI1_TXD IMX8QM_AUD_SAI1_TXD_SAI1_TXD>;
28	};
29
30	iomuxc_aud_sai1_txfs_sai1_txfs: IOMUXC_AUD_SAI1_TXFS_SAI1_TXFS {
31		pinmux = <SC_P_SAI1_TXFS IMX8QM_AUD_SAI1_TXFS_SAI1_TXFS>;
32	};
33};
34
35&pinctrl {
36	lpuart2_default: lpuart2_default {
37		group0 {
38			pinmux = <&iomuxc_uart2_rx_uart0_rts_b>,
39				<&iomuxc_uart2_tx_uart0_cts_b>;
40		};
41	};
42
43	sai1_default: sai1_default {
44		group0 {
45			pinmux = <&iomuxc_aud_sai1_rxd_sai1_rxd>,
46				<&iomuxc_aud_sai1_txc_sai1_txc>,
47				<&iomuxc_aud_sai1_txd_sai1_txd>,
48				<&iomuxc_aud_sai1_txfs_sai1_txfs>;
49		};
50	};
51};
52