1/*
2 * Copyright (c) 2019, Linaro
3 *
4 * SPDX-License-Identifier: Apache-2.0
5 */
6
7#include <nxp/nxp_rt10xx.dtsi>
8
9/* i.MX rt1060 has two continuous on-chip RAM, one is part of the
10 * FlexRAM mapped at 0x20280000 (vs 0x20280000 on rt1050) and is
11 * configurable (256KB by defaults), the other one is dedicated 512KB
12 * ram (OCRAM2) mapped at 0x20200000. In order to have a continuous
13 * region, we describe them in one 768Kb unique node.
14 */
15&ocram {
16	reg = <0x20200000 DT_SIZE_K(768)>;
17};
18
19&ccm {
20	arm-podf {
21		clock-div = <2>;
22	};
23
24	ipg-podf {
25		clock-div = <4>;
26	};
27};
28
29/* i.MX rt1060 has a second Ethernet controller. */
30/ {
31	soc {
32		enet2: ethernet@402d4000 {
33			compatible = "nxp,kinetis-ethernet";
34			reg = <0x402D4000 0x628>;
35			interrupts = <152 0>;
36			interrupt-names = "COMMON";
37			status = "disabled";
38			ptp {
39				compatible = "nxp,kinetis-ptp";
40				status = "disabled";
41				interrupts = <153 0>;
42				interrupt-names = "IEEE1588_TMR";
43			};
44		};
45	};
46};
47
48/*
49 * GPIO pinmux options. These options define the pinmux settings
50 * for GPIO ports on the package, so that the GPIO driver can
51 * select GPIO mux options during GPIO configuration.
52 */
53
54&gpio1{
55	pinmux = <&iomuxc_gpio_ad_b0_00_gpio1_io00>,
56		<&iomuxc_gpio_ad_b0_01_gpio1_io01>,
57		<&iomuxc_gpio_ad_b0_02_gpio1_io02>,
58		<&iomuxc_gpio_ad_b0_03_gpio1_io03>,
59		<&iomuxc_gpio_ad_b0_04_gpio1_io04>,
60		<&iomuxc_gpio_ad_b0_05_gpio1_io05>,
61		<&iomuxc_gpio_ad_b0_06_gpio1_io06>,
62		<&iomuxc_gpio_ad_b0_07_gpio1_io07>,
63		<&iomuxc_gpio_ad_b0_08_gpio1_io08>,
64		<&iomuxc_gpio_ad_b0_09_gpio1_io09>,
65		<&iomuxc_gpio_ad_b0_10_gpio1_io10>,
66		<&iomuxc_gpio_ad_b0_11_gpio1_io11>,
67		<&iomuxc_gpio_ad_b0_12_gpio1_io12>,
68		<&iomuxc_gpio_ad_b0_13_gpio1_io13>,
69		<&iomuxc_gpio_ad_b0_14_gpio1_io14>,
70		<&iomuxc_gpio_ad_b0_15_gpio1_io15>,
71		<&iomuxc_gpio_ad_b1_00_gpio1_io16>,
72		<&iomuxc_gpio_ad_b1_01_gpio1_io17>,
73		<&iomuxc_gpio_ad_b1_02_gpio1_io18>,
74		<&iomuxc_gpio_ad_b1_03_gpio1_io19>,
75		<&iomuxc_gpio_ad_b1_04_gpio1_io20>,
76		<&iomuxc_gpio_ad_b1_05_gpio1_io21>,
77		<&iomuxc_gpio_ad_b1_06_gpio1_io22>,
78		<&iomuxc_gpio_ad_b1_07_gpio1_io23>,
79		<&iomuxc_gpio_ad_b1_08_gpio1_io24>,
80		<&iomuxc_gpio_ad_b1_09_gpio1_io25>,
81		<&iomuxc_gpio_ad_b1_10_gpio1_io26>,
82		<&iomuxc_gpio_ad_b1_11_gpio1_io27>,
83		<&iomuxc_gpio_ad_b1_12_gpio1_io28>,
84		<&iomuxc_gpio_ad_b1_13_gpio1_io29>,
85		<&iomuxc_gpio_ad_b1_14_gpio1_io30>,
86		<&iomuxc_gpio_ad_b1_15_gpio1_io31>;
87};
88
89&gpio2{
90	pinmux = <&iomuxc_gpio_b0_00_gpio2_io00>,
91		<&iomuxc_gpio_b0_01_gpio2_io01>,
92		<&iomuxc_gpio_b0_02_gpio2_io02>,
93		<&iomuxc_gpio_b0_03_gpio2_io03>,
94		<&iomuxc_gpio_b0_04_gpio2_io04>,
95		<&iomuxc_gpio_b0_05_gpio2_io05>,
96		<&iomuxc_gpio_b0_06_gpio2_io06>,
97		<&iomuxc_gpio_b0_07_gpio2_io07>,
98		<&iomuxc_gpio_b0_08_gpio2_io08>,
99		<&iomuxc_gpio_b0_09_gpio2_io09>,
100		<&iomuxc_gpio_b0_10_gpio2_io10>,
101		<&iomuxc_gpio_b0_11_gpio2_io11>,
102		<&iomuxc_gpio_b0_12_gpio2_io12>,
103		<&iomuxc_gpio_b0_13_gpio2_io13>,
104		<&iomuxc_gpio_b0_14_gpio2_io14>,
105		<&iomuxc_gpio_b0_15_gpio2_io15>,
106		<&iomuxc_gpio_b1_00_gpio2_io16>,
107		<&iomuxc_gpio_b1_01_gpio2_io17>,
108		<&iomuxc_gpio_b1_02_gpio2_io18>,
109		<&iomuxc_gpio_b1_03_gpio2_io19>,
110		<&iomuxc_gpio_b1_04_gpio2_io20>,
111		<&iomuxc_gpio_b1_05_gpio2_io21>,
112		<&iomuxc_gpio_b1_06_gpio2_io22>,
113		<&iomuxc_gpio_b1_07_gpio2_io23>,
114		<&iomuxc_gpio_b1_08_gpio2_io24>,
115		<&iomuxc_gpio_b1_09_gpio2_io25>,
116		<&iomuxc_gpio_b1_10_gpio2_io26>,
117		<&iomuxc_gpio_b1_11_gpio2_io27>,
118		<&iomuxc_gpio_b1_12_gpio2_io28>,
119		<&iomuxc_gpio_b1_13_gpio2_io29>,
120		<&iomuxc_gpio_b1_14_gpio2_io30>,
121		<&iomuxc_gpio_b1_15_gpio2_io31>;
122};
123
124&gpio3{
125	pinmux = <&iomuxc_gpio_sd_b1_00_gpio3_io00>,
126		<&iomuxc_gpio_sd_b1_01_gpio3_io01>,
127		<&iomuxc_gpio_sd_b1_02_gpio3_io02>,
128		<&iomuxc_gpio_sd_b1_03_gpio3_io03>,
129		<&iomuxc_gpio_sd_b1_04_gpio3_io04>,
130		<&iomuxc_gpio_sd_b1_05_gpio3_io05>,
131		<&iomuxc_gpio_sd_b1_06_gpio3_io06>,
132		<&iomuxc_gpio_sd_b1_07_gpio3_io07>,
133		<&iomuxc_gpio_sd_b1_08_gpio3_io08>,
134		<&iomuxc_gpio_sd_b1_09_gpio3_io09>,
135		<&iomuxc_gpio_sd_b1_10_gpio3_io10>,
136		<&iomuxc_gpio_sd_b1_11_gpio3_io11>,
137		<&iomuxc_gpio_sd_b0_00_gpio3_io12>,
138		<&iomuxc_gpio_sd_b0_01_gpio3_io13>,
139		<&iomuxc_gpio_sd_b0_02_gpio3_io14>,
140		<&iomuxc_gpio_sd_b0_03_gpio3_io15>,
141		<&iomuxc_gpio_sd_b0_04_gpio3_io16>,
142		<&iomuxc_gpio_sd_b0_05_gpio3_io17>,
143		<&iomuxc_gpio_emc_32_gpio3_io18>,
144		<&iomuxc_gpio_emc_33_gpio3_io19>,
145		<&iomuxc_gpio_emc_34_gpio3_io20>,
146		<&iomuxc_gpio_emc_35_gpio3_io21>,
147		<&iomuxc_gpio_emc_36_gpio3_io22>,
148		<&iomuxc_gpio_emc_37_gpio3_io23>,
149		<&iomuxc_gpio_emc_38_gpio3_io24>,
150		<&iomuxc_gpio_emc_39_gpio3_io25>,
151		<&iomuxc_gpio_emc_40_gpio3_io26>,
152		<&iomuxc_gpio_emc_41_gpio3_io27>;
153};
154
155&gpio4{
156	pinmux = <&iomuxc_gpio_emc_00_gpio4_io00>,
157		<&iomuxc_gpio_emc_01_gpio4_io01>,
158		<&iomuxc_gpio_emc_02_gpio4_io02>,
159		<&iomuxc_gpio_emc_03_gpio4_io03>,
160		<&iomuxc_gpio_emc_04_gpio4_io04>,
161		<&iomuxc_gpio_emc_05_gpio4_io05>,
162		<&iomuxc_gpio_emc_06_gpio4_io06>,
163		<&iomuxc_gpio_emc_07_gpio4_io07>,
164		<&iomuxc_gpio_emc_08_gpio4_io08>,
165		<&iomuxc_gpio_emc_09_gpio4_io09>,
166		<&iomuxc_gpio_emc_10_gpio4_io10>,
167		<&iomuxc_gpio_emc_11_gpio4_io11>,
168		<&iomuxc_gpio_emc_12_gpio4_io12>,
169		<&iomuxc_gpio_emc_13_gpio4_io13>,
170		<&iomuxc_gpio_emc_14_gpio4_io14>,
171		<&iomuxc_gpio_emc_15_gpio4_io15>,
172		<&iomuxc_gpio_emc_16_gpio4_io16>,
173		<&iomuxc_gpio_emc_17_gpio4_io17>,
174		<&iomuxc_gpio_emc_18_gpio4_io18>,
175		<&iomuxc_gpio_emc_19_gpio4_io19>,
176		<&iomuxc_gpio_emc_20_gpio4_io20>,
177		<&iomuxc_gpio_emc_21_gpio4_io21>,
178		<&iomuxc_gpio_emc_22_gpio4_io22>,
179		<&iomuxc_gpio_emc_23_gpio4_io23>,
180		<&iomuxc_gpio_emc_24_gpio4_io24>,
181		<&iomuxc_gpio_emc_25_gpio4_io25>,
182		<&iomuxc_gpio_emc_26_gpio4_io26>,
183		<&iomuxc_gpio_emc_27_gpio4_io27>,
184		<&iomuxc_gpio_emc_28_gpio4_io28>,
185		<&iomuxc_gpio_emc_29_gpio4_io29>,
186		<&iomuxc_gpio_emc_30_gpio4_io30>,
187		<&iomuxc_gpio_emc_31_gpio4_io31>;
188};
189
190&gpio5{
191	pinmux = <&iomuxc_snvs_wakeup_gpio5_io00>,
192		<&iomuxc_snvs_pmic_on_req_gpio5_io01>,
193		<&iomuxc_snvs_pmic_stby_req_gpio5_io02>;
194};
195
196&gpio6{
197	pinmux = <&iomuxc_gpio_ad_b0_00_gpio6_io00>,
198		<&iomuxc_gpio_ad_b0_01_gpio6_io01>,
199		<&iomuxc_gpio_ad_b0_02_gpio6_io02>,
200		<&iomuxc_gpio_ad_b0_03_gpio6_io03>,
201		<&iomuxc_gpio_ad_b0_04_gpio6_io04>,
202		<&iomuxc_gpio_ad_b0_05_gpio6_io05>,
203		<&iomuxc_gpio_ad_b0_06_gpio6_io06>,
204		<&iomuxc_gpio_ad_b0_07_gpio6_io07>,
205		<&iomuxc_gpio_ad_b0_08_gpio6_io08>,
206		<&iomuxc_gpio_ad_b0_09_gpio6_io09>,
207		<&iomuxc_gpio_ad_b0_10_gpio6_io10>,
208		<&iomuxc_gpio_ad_b0_11_gpio6_io11>,
209		<&iomuxc_gpio_ad_b0_12_gpio6_io12>,
210		<&iomuxc_gpio_ad_b0_13_gpio6_io13>,
211		<&iomuxc_gpio_ad_b0_14_gpio6_io14>,
212		<&iomuxc_gpio_ad_b0_15_gpio6_io15>,
213		<&iomuxc_gpio_ad_b1_00_gpio6_io16>,
214		<&iomuxc_gpio_ad_b1_01_gpio6_io17>,
215		<&iomuxc_gpio_ad_b1_02_gpio6_io18>,
216		<&iomuxc_gpio_ad_b1_03_gpio6_io19>,
217		<&iomuxc_gpio_ad_b1_04_gpio6_io20>,
218		<&iomuxc_gpio_ad_b1_05_gpio6_io21>,
219		<&iomuxc_gpio_ad_b1_06_gpio6_io22>,
220		<&iomuxc_gpio_ad_b1_07_gpio6_io23>,
221		<&iomuxc_gpio_ad_b1_08_gpio6_io24>,
222		<&iomuxc_gpio_ad_b1_09_gpio6_io25>,
223		<&iomuxc_gpio_ad_b1_10_gpio6_io26>,
224		<&iomuxc_gpio_ad_b1_11_gpio6_io27>,
225		<&iomuxc_gpio_ad_b1_12_gpio6_io28>,
226		<&iomuxc_gpio_ad_b1_13_gpio6_io29>,
227		<&iomuxc_gpio_ad_b1_14_gpio6_io30>,
228		<&iomuxc_gpio_ad_b1_15_gpio6_io31>;
229};
230
231&gpio7{
232	pinmux = <&iomuxc_gpio_b0_00_gpio7_io00>,
233		<&iomuxc_gpio_b0_01_gpio7_io01>,
234		<&iomuxc_gpio_b0_02_gpio7_io02>,
235		<&iomuxc_gpio_b0_03_gpio7_io03>,
236		<&iomuxc_gpio_b0_04_gpio7_io04>,
237		<&iomuxc_gpio_b0_05_gpio7_io05>,
238		<&iomuxc_gpio_b0_06_gpio7_io06>,
239		<&iomuxc_gpio_b0_07_gpio7_io07>,
240		<&iomuxc_gpio_b0_08_gpio7_io08>,
241		<&iomuxc_gpio_b0_09_gpio7_io09>,
242		<&iomuxc_gpio_b0_10_gpio7_io10>,
243		<&iomuxc_gpio_b0_11_gpio7_io11>,
244		<&iomuxc_gpio_b0_12_gpio7_io12>,
245		<&iomuxc_gpio_b0_13_gpio7_io13>,
246		<&iomuxc_gpio_b0_14_gpio7_io14>,
247		<&iomuxc_gpio_b0_15_gpio7_io15>,
248		<&iomuxc_gpio_b1_00_gpio7_io16>,
249		<&iomuxc_gpio_b1_01_gpio7_io17>,
250		<&iomuxc_gpio_b1_02_gpio7_io18>,
251		<&iomuxc_gpio_b1_03_gpio7_io19>,
252		<&iomuxc_gpio_b1_04_gpio7_io20>,
253		<&iomuxc_gpio_b1_05_gpio7_io21>,
254		<&iomuxc_gpio_b1_06_gpio7_io22>,
255		<&iomuxc_gpio_b1_07_gpio7_io23>,
256		<&iomuxc_gpio_b1_08_gpio7_io24>,
257		<&iomuxc_gpio_b1_09_gpio7_io25>,
258		<&iomuxc_gpio_b1_10_gpio7_io26>,
259		<&iomuxc_gpio_b1_11_gpio7_io27>,
260		<&iomuxc_gpio_b1_12_gpio7_io28>,
261		<&iomuxc_gpio_b1_13_gpio7_io29>,
262		<&iomuxc_gpio_b1_14_gpio7_io30>,
263		<&iomuxc_gpio_b1_15_gpio7_io31>;
264};
265
266&gpio8{
267	pinmux = <&iomuxc_gpio_sd_b1_00_gpio8_io00>,
268		<&iomuxc_gpio_sd_b1_01_gpio8_io01>,
269		<&iomuxc_gpio_sd_b1_02_gpio8_io02>,
270		<&iomuxc_gpio_sd_b1_03_gpio8_io03>,
271		<&iomuxc_gpio_sd_b1_04_gpio8_io04>,
272		<&iomuxc_gpio_sd_b1_05_gpio8_io05>,
273		<&iomuxc_gpio_sd_b1_06_gpio8_io06>,
274		<&iomuxc_gpio_sd_b1_07_gpio8_io07>,
275		<&iomuxc_gpio_sd_b1_08_gpio8_io08>,
276		<&iomuxc_gpio_sd_b1_09_gpio8_io09>,
277		<&iomuxc_gpio_sd_b1_10_gpio8_io10>,
278		<&iomuxc_gpio_sd_b1_11_gpio8_io11>,
279		<&iomuxc_gpio_sd_b0_00_gpio8_io12>,
280		<&iomuxc_gpio_sd_b0_01_gpio8_io13>,
281		<&iomuxc_gpio_sd_b0_02_gpio8_io14>,
282		<&iomuxc_gpio_sd_b0_03_gpio8_io15>,
283		<&iomuxc_gpio_sd_b0_04_gpio8_io16>,
284		<&iomuxc_gpio_sd_b0_05_gpio8_io17>,
285		<&iomuxc_gpio_emc_32_gpio8_io18>,
286		<&iomuxc_gpio_emc_33_gpio8_io19>,
287		<&iomuxc_gpio_emc_34_gpio8_io20>,
288		<&iomuxc_gpio_emc_35_gpio8_io21>,
289		<&iomuxc_gpio_emc_36_gpio8_io22>,
290		<&iomuxc_gpio_emc_37_gpio8_io23>,
291		<&iomuxc_gpio_emc_38_gpio8_io24>,
292		<&iomuxc_gpio_emc_39_gpio8_io25>,
293		<&iomuxc_gpio_emc_40_gpio8_io26>,
294		<&iomuxc_gpio_emc_41_gpio8_io27>;
295};
296
297&gpio9{
298	pinmux = <&iomuxc_gpio_emc_00_gpio9_io00>,
299		<&iomuxc_gpio_emc_01_gpio9_io01>,
300		<&iomuxc_gpio_emc_02_gpio9_io02>,
301		<&iomuxc_gpio_emc_03_gpio9_io03>,
302		<&iomuxc_gpio_emc_04_gpio9_io04>,
303		<&iomuxc_gpio_emc_05_gpio9_io05>,
304		<&iomuxc_gpio_emc_06_gpio9_io06>,
305		<&iomuxc_gpio_emc_07_gpio9_io07>,
306		<&iomuxc_gpio_emc_08_gpio9_io08>,
307		<&iomuxc_gpio_emc_09_gpio9_io09>,
308		<&iomuxc_gpio_emc_10_gpio9_io10>,
309		<&iomuxc_gpio_emc_11_gpio9_io11>,
310		<&iomuxc_gpio_emc_12_gpio9_io12>,
311		<&iomuxc_gpio_emc_13_gpio9_io13>,
312		<&iomuxc_gpio_emc_14_gpio9_io14>,
313		<&iomuxc_gpio_emc_15_gpio9_io15>,
314		<&iomuxc_gpio_emc_16_gpio9_io16>,
315		<&iomuxc_gpio_emc_17_gpio9_io17>,
316		<&iomuxc_gpio_emc_18_gpio9_io18>,
317		<&iomuxc_gpio_emc_19_gpio9_io19>,
318		<&iomuxc_gpio_emc_20_gpio9_io20>,
319		<&iomuxc_gpio_emc_21_gpio9_io21>,
320		<&iomuxc_gpio_emc_22_gpio9_io22>,
321		<&iomuxc_gpio_emc_23_gpio9_io23>,
322		<&iomuxc_gpio_emc_24_gpio9_io24>,
323		<&iomuxc_gpio_emc_25_gpio9_io25>,
324		<&iomuxc_gpio_emc_26_gpio9_io26>,
325		<&iomuxc_gpio_emc_27_gpio9_io27>,
326		<&iomuxc_gpio_emc_28_gpio9_io28>,
327		<&iomuxc_gpio_emc_29_gpio9_io29>,
328		<&iomuxc_gpio_emc_30_gpio9_io30>,
329		<&iomuxc_gpio_emc_31_gpio9_io31>;
330};
331