/hal_stm32-latest/stm32cube/stm32wbaxx/soc/ |
D | stm32wba50xx.h | 2214 #define DMA_CCR_RESET_Pos (1U) macro 2215 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32wba52xx.h | 2799 #define DMA_CCR_RESET_Pos (1U) macro 2800 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32wba54xx.h | 2982 #define DMA_CCR_RESET_Pos (1U) macro 2983 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32wba5mxx.h | 2982 #define DMA_CCR_RESET_Pos (1U) macro 2983 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32wba55xx.h | 2982 #define DMA_CCR_RESET_Pos (1U) macro 2983 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
/hal_stm32-latest/stm32cube/stm32h5xx/soc/ |
D | stm32h503xx.h | 3820 #define DMA_CCR_RESET_Pos (1U) macro 3821 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32h523xx.h | 5176 #define DMA_CCR_RESET_Pos (1U) macro 5177 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32h562xx.h | 5619 #define DMA_CCR_RESET_Pos (1U) macro 5620 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32h533xx.h | 5585 #define DMA_CCR_RESET_Pos (1U) macro 5586 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32h573xx.h | 8112 #define DMA_CCR_RESET_Pos (1U) macro 8113 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32h563xx.h | 7703 #define DMA_CCR_RESET_Pos (1U) macro 7704 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
/hal_stm32-latest/stm32cube/stm32u5xx/soc/ |
D | stm32u545xx.h | 6267 #define DMA_CCR_RESET_Pos (1U) macro 6268 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32u535xx.h | 5867 #define DMA_CCR_RESET_Pos (1U) macro 5868 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32u575xx.h | 6266 #define DMA_CCR_RESET_Pos (1U) macro 6267 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32u585xx.h | 6715 #define DMA_CCR_RESET_Pos (1U) macro 6716 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32u595xx.h | 6522 #define DMA_CCR_RESET_Pos (1U) macro 6523 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32u5a5xx.h | 6971 #define DMA_CCR_RESET_Pos (1U) macro 6972 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32u5f7xx.h | 6818 #define DMA_CCR_RESET_Pos (1U) macro 6819 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32u599xx.h | 6810 #define DMA_CCR_RESET_Pos (1U) macro 6811 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32u5g7xx.h | 7267 #define DMA_CCR_RESET_Pos (1U) macro 7268 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32u5f9xx.h | 6938 #define DMA_CCR_RESET_Pos (1U) macro 6939 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/ |
D | stm32h7r3xx.h | 4974 #define DMA_CCR_RESET_Pos (1U) macro 4975 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32h7s7xx.h | 5498 #define DMA_CCR_RESET_Pos (1U) macro 5499 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32h7s3xx.h | 5419 #define DMA_CCR_RESET_Pos (1U) macro 5420 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|
D | stm32h7r7xx.h | 5051 #define DMA_CCR_RESET_Pos (1U) macro 5052 #define DMA_CCR_RESET_Msk (0x1UL << DMA_CCR_RESET_Pos) /*!< 0x00000002…
|