Home
last modified time | relevance | path

Searched refs:ALIGN (Results 1 – 25 of 108) sorted by relevance

12345

/Zephyr-latest/soc/cdns/xtensa_sample_controller/include/
Dxtensa-sample-controller.ld188 .dram1.rodata : ALIGN(4)
195 .dram1.literal : ALIGN(4)
202 .dram1.data : ALIGN(4)
209 .dram1.bss (NOLOAD) : ALIGN(8)
211 . = ALIGN (8);
214 . = ALIGN (8);
216 _memmap_seg_dram1_0_end = ALIGN(0x8);
219 .dram0.rodata : ALIGN(4)
226 .dram0.literal : ALIGN(4)
233 .dram0.data : ALIGN(4)
[all …]
/Zephyr-latest/soc/nxp/imxrt/imxrt7xx/hifi1/
Dlinker.ld145 .ResetVector.text : ALIGN(4)
152 .ResetVector.literal : ALIGN(4)
159 .WindowVectors.text : ALIGN(4)
166 .Level2InterruptVector.literal : ALIGN(4)
173 .Level2InterruptVector.text : ALIGN(4)
180 .Level3InterruptVector.literal : ALIGN(4)
187 .Level3InterruptVector.text : ALIGN(4)
194 .DebugExceptionVector.literal : ALIGN(4)
201 .DebugExceptionVector.text : ALIGN(4)
208 .NMIExceptionVector.literal : ALIGN(4)
[all …]
/Zephyr-latest/soc/nxp/imxrt/imxrt7xx/hifi4/
Dlinker.ld141 .ResetVector.text : ALIGN(4)
148 .ResetVector.literal : ALIGN(4)
155 .WindowVectors.text : ALIGN(4)
162 .Level2InterruptVector.literal : ALIGN(4)
169 .Level2InterruptVector.text : ALIGN(4)
176 .Level3InterruptVector.literal : ALIGN(4)
183 .Level3InterruptVector.text : ALIGN(4)
190 .DebugExceptionVector.literal : ALIGN(4)
197 .DebugExceptionVector.text : ALIGN(4)
204 .NMIExceptionVector.literal : ALIGN(4)
[all …]
/Zephyr-latest/soc/amd/acp_6_0/adsp/
Dlinker.ld191 .ResetVector.text : ALIGN(4)
198 .ResetVector.literal : ALIGN(4)
205 .WindowVectors.text : ALIGN(4)
212 .Level2InterruptVector.literal : ALIGN(4)
219 .Level2InterruptVector.text : ALIGN(4)
226 .Level3InterruptVector.literal : ALIGN(4)
233 .Level3InterruptVector.text : ALIGN(4)
240 .Level4InterruptVector.literal : ALIGN(4)
247 .Level4InterruptVector.text : ALIGN(4)
254 .Level5InterruptVector.literal : ALIGN(4)
[all …]
/Zephyr-latest/soc/cdns/sample_controller32/include/
Dxtensa-sample-controller32.ld26 #define MPU_SEGMENT_SIZE_ALIGN . = ALIGN(XCHAL_MPU_ALIGN);
27 #define HDR_MPU_SEGMENT_SIZE_ALIGN ALIGN(XCHAL_MPU_ALIGN)
28 #define HDR_4K_OR_MPU_SEGMENT_SIZE_ALIGN ALIGN(XCHAL_MPU_ALIGN)
31 #define MPU_SEGMENT_SIZE_ALIGN . = ALIGN(4);
32 #define HDR_MPU_SEGMENT_SIZE_ALIGN ALIGN(4)
33 #define HDR_4K_OR_MPU_SEGMENT_SIZE_ALIGN ALIGN(4096)
158 .dram1.rodata : ALIGN(4)
165 .dram1.literal : ALIGN(4)
172 .dram1.data : ALIGN(4)
179 .dram1.bss (NOLOAD) : ALIGN(8)
[all …]
/Zephyr-latest/soc/nxp/imx/imx8/adsp/
Dlinker.ld186 .ResetVector.text : ALIGN(4)
193 .ResetVector.literal : ALIGN(4)
200 .WindowVectors.text : ALIGN(4)
207 .Level2InterruptVector.literal : ALIGN(4)
214 .Level2InterruptVector.text : ALIGN(4)
221 .Level3InterruptVector.literal : ALIGN(4)
228 .Level3InterruptVector.text : ALIGN(4)
235 .DebugExceptionVector.literal : ALIGN(4)
242 .DebugExceptionVector.text : ALIGN(4)
249 .NMIExceptionVector.literal : ALIGN(4)
[all …]
/Zephyr-latest/soc/nxp/imx/imx8m/adsp/
Dlinker.ld186 .ResetVector.text : ALIGN(4)
193 .ResetVector.literal : ALIGN(4)
200 .WindowVectors.text : ALIGN(4)
207 .Level2InterruptVector.literal : ALIGN(4)
214 .Level2InterruptVector.text : ALIGN(4)
221 .Level3InterruptVector.literal : ALIGN(4)
228 .Level3InterruptVector.text : ALIGN(4)
235 .DebugExceptionVector.literal : ALIGN(4)
242 .DebugExceptionVector.text : ALIGN(4)
249 .NMIExceptionVector.literal : ALIGN(4)
[all …]
/Zephyr-latest/soc/nxp/imx/imx8ulp/adsp/
Dlinker.ld180 .ResetVector.text : ALIGN(4)
187 .ResetVector.literal : ALIGN(4)
194 .WindowVectors.text : ALIGN(4)
201 .Level2InterruptVector.literal : ALIGN(4)
208 .Level2InterruptVector.text : ALIGN(4)
215 .Level3InterruptVector.literal : ALIGN(4)
222 .Level3InterruptVector.text : ALIGN(4)
229 .DebugExceptionVector.literal : ALIGN(4)
236 .DebugExceptionVector.text : ALIGN(4)
243 .NMIExceptionVector.literal : ALIGN(4)
[all …]
/Zephyr-latest/soc/nxp/imx/imx8x/adsp/
Dlinker.ld187 .ResetVector.text : ALIGN(4)
194 .ResetVector.literal : ALIGN(4)
201 .WindowVectors.text : ALIGN(4)
208 .Level2InterruptVector.literal : ALIGN(4)
215 .Level2InterruptVector.text : ALIGN(4)
222 .Level3InterruptVector.literal : ALIGN(4)
229 .Level3InterruptVector.text : ALIGN(4)
236 .DebugExceptionVector.literal : ALIGN(4)
243 .DebugExceptionVector.text : ALIGN(4)
250 .NMIExceptionVector.literal : ALIGN(4)
[all …]
/Zephyr-latest/soc/nxp/imxrt/imxrt5xx/f1/
Dlinker.ld141 .ResetVector.text : ALIGN(4)
148 .ResetVector.literal : ALIGN(4)
155 .WindowVectors.text : ALIGN(4)
162 .Level2InterruptVector.literal : ALIGN(4)
169 .Level2InterruptVector.text : ALIGN(4)
176 .Level3InterruptVector.literal : ALIGN(4)
183 .Level3InterruptVector.text : ALIGN(4)
190 .DebugExceptionVector.literal : ALIGN(4)
197 .DebugExceptionVector.text : ALIGN(4)
204 .NMIExceptionVector.literal : ALIGN(4)
[all …]
/Zephyr-latest/subsys/testsuite/coverage/
Dcoverage_ram.ld15 . = ALIGN(_region_min_align);
24 . = ALIGN(_region_min_align);
32 SECTION_PROLOGUE(_GCOV_BSS_SECTION_NAME, (NOLOAD), ALIGN(16))
37 . = ALIGN(8);
48 . = ALIGN(4);
61 . = ALIGN(1 << LOG2CEIL(. - __gcov_bss_start));
75 . = ALIGN(4);
Dcoverage_rodata.ld7 . = ALIGN(8);
9 . = ALIGN(4);
/Zephyr-latest/soc/infineon/cat1a/psoc6_legacy/
Dnoinit.ld10 . = ALIGN(8);
13 . = ALIGN(4);
16 . = ALIGN(4);
19 . = ALIGN(4);
/Zephyr-latest/subsys/testsuite/include/zephyr/
Dztest_unittest.ld9 .data.ztest_expected_result_area : ALIGN(4)
15 .data.ztest_suite_node_area : ALIGN(4)
21 .data.ztest_unit_test_area : ALIGN(4)
27 .data.ztest_test_rule_area : ALIGN(4)
/Zephyr-latest/soc/espressif/esp32/
Dmcuboot.ld78 . = ALIGN(4) + 16;
84 .iram0.vectors : ALIGN(4)
115 . = ALIGN (16);
119 . = ALIGN (4);
127 . = ALIGN(4);
133 . = ALIGN(4);
136 . = ALIGN(4) + 16;
139 .dram0.data : ALIGN(16)
141 . = ALIGN(4);
145 . = ALIGN(4);
[all …]
/Zephyr-latest/soc/espressif/esp32c2/
Dmcuboot.ld43 . = ALIGN (16);
77 . = ALIGN(256);
85 . = ALIGN(4);
90 . = ALIGN(4);
95 . = ALIGN (16);
97 . = ALIGN(16);
100 . = ALIGN(16);
104 . = ALIGN(16);
133 . = ALIGN(4);
152 . = ALIGN(4);
[all …]
/Zephyr-latest/soc/espressif/esp32c3/
Dmcuboot.ld43 . = ALIGN (16);
77 . = ALIGN(256);
85 . = ALIGN(4);
90 . = ALIGN(4);
95 . = ALIGN (16);
97 . = ALIGN(16);
100 . = ALIGN(16);
104 . = ALIGN(16);
133 . = ALIGN(4);
152 . = ALIGN(4);
[all …]
/Zephyr-latest/soc/espressif/esp32c6/
Dmcuboot.ld43 . = ALIGN (16);
77 . = ALIGN(256);
85 . = ALIGN(4);
90 . = ALIGN(4);
95 . = ALIGN (16);
97 . = ALIGN(16);
100 . = ALIGN(16);
104 . = ALIGN(16);
133 . = ALIGN(4);
152 . = ALIGN(4);
[all …]
/Zephyr-latest/soc/espressif/esp32s3/
Dmcuboot.ld81 . = ALIGN(4);
87 .iram0.vectors : ALIGN(4)
118 . = ALIGN (16);
122 . = ALIGN (4);
133 . = ALIGN(4);
139 . = ALIGN(4);
142 . = ALIGN(4);
145 .dram0.data : ALIGN(16)
147 . = ALIGN(4);
152 . = ALIGN(4);
[all …]
/Zephyr-latest/soc/espressif/esp32s2/
Dmcuboot.ld74 . = ALIGN(4) + 16;
77 .iram0.vectors : ALIGN(4)
109 . = ALIGN (16);
120 . = ALIGN(4);
126 . = ALIGN(4);
129 . = ALIGN(4);
136 . = ALIGN(4);
138 . = ALIGN(4);
164 . = ALIGN(4);
172 . = ALIGN(4);
[all …]
/Zephyr-latest/soc/infineon/cat1b/cyw20829/
Dbootstrap.ld17 . = ALIGN(4);
50 . = ALIGN(4);
56 . = ALIGN(4);
60 . = ALIGN(4);
67 . = ALIGN(4);
86 . = ALIGN(4);
92 . = ALIGN(4);
111 . = ALIGN(4);
/Zephyr-latest/tests/application_development/code_relocation/
Dcustom-sections.ld5 . = ALIGN(4);
8 __custom_section_end = ALIGN(4);
/Zephyr-latest/soc/nordic/nrf54h/
Dalign.ld8 . = (ALIGN(16) > 0 ? ALIGN(16) : 16) - 1;
/Zephyr-latest/soc/nordic/nrf92/
Dalign.ld8 . = (ALIGN(16) > 0 ? ALIGN(16) : 16) - 1;
/Zephyr-latest/soc/nxp/mcx/mcxw/
Dsections.ld8 .noinit_rpmsg_sh_mem (NOLOAD) : ALIGN(4)
14 . = ALIGN(4) ;

12345