Home
last modified time | relevance | path

Searched refs:SPI_TXCRCR_TXCRC_Pos (Results 1 – 25 of 201) sorted by relevance

123456789

/hal_stm32-latest/stm32cube/stm32wb0x/soc/
Dstm32wb05.h2612 #define SPI_TXCRCR_TXCRC_Pos (0UL) /*!<SPI TXCRCR:… macro
2615 …e SPI_TXCRCR_TXCRC_0 (0x1U << SPI_TXCRCR_TXCRC_Pos)
2616 …e SPI_TXCRCR_TXCRC_1 (0x2U << SPI_TXCRCR_TXCRC_Pos)
2617 …e SPI_TXCRCR_TXCRC_2 (0x4U << SPI_TXCRCR_TXCRC_Pos)
2618 …e SPI_TXCRCR_TXCRC_3 (0x8U << SPI_TXCRCR_TXCRC_Pos)
2619 … SPI_TXCRCR_TXCRC_4 (0x10U << SPI_TXCRCR_TXCRC_Pos)
2620 … SPI_TXCRCR_TXCRC_5 (0x20U << SPI_TXCRCR_TXCRC_Pos)
2621 … SPI_TXCRCR_TXCRC_6 (0x40U << SPI_TXCRCR_TXCRC_Pos)
2622 … SPI_TXCRCR_TXCRC_7 (0x80U << SPI_TXCRCR_TXCRC_Pos)
2623 …SPI_TXCRCR_TXCRC_8 (0x100U << SPI_TXCRCR_TXCRC_Pos)
[all …]
Dstm32wb07.h2706 #define SPI_TXCRCR_TXCRC_Pos (0UL) /*!<SPI TXCRCR:… macro
2709 …e SPI_TXCRCR_TXCRC_0 (0x1U << SPI_TXCRCR_TXCRC_Pos)
2710 …e SPI_TXCRCR_TXCRC_1 (0x2U << SPI_TXCRCR_TXCRC_Pos)
2711 …e SPI_TXCRCR_TXCRC_2 (0x4U << SPI_TXCRCR_TXCRC_Pos)
2712 …e SPI_TXCRCR_TXCRC_3 (0x8U << SPI_TXCRCR_TXCRC_Pos)
2713 … SPI_TXCRCR_TXCRC_4 (0x10U << SPI_TXCRCR_TXCRC_Pos)
2714 … SPI_TXCRCR_TXCRC_5 (0x20U << SPI_TXCRCR_TXCRC_Pos)
2715 … SPI_TXCRCR_TXCRC_6 (0x40U << SPI_TXCRCR_TXCRC_Pos)
2716 … SPI_TXCRCR_TXCRC_7 (0x80U << SPI_TXCRCR_TXCRC_Pos)
2717 …SPI_TXCRCR_TXCRC_8 (0x100U << SPI_TXCRCR_TXCRC_Pos)
[all …]
Dstm32wb09.h2637 #define SPI_TXCRCR_TXCRC_Pos (0UL) /*!<SPI TXCRCR:… macro
2640 …e SPI_TXCRCR_TXCRC_0 (0x1U << SPI_TXCRCR_TXCRC_Pos)
2641 …e SPI_TXCRCR_TXCRC_1 (0x2U << SPI_TXCRCR_TXCRC_Pos)
2642 …e SPI_TXCRCR_TXCRC_2 (0x4U << SPI_TXCRCR_TXCRC_Pos)
2643 …e SPI_TXCRCR_TXCRC_3 (0x8U << SPI_TXCRCR_TXCRC_Pos)
2644 … SPI_TXCRCR_TXCRC_4 (0x10U << SPI_TXCRCR_TXCRC_Pos)
2645 … SPI_TXCRCR_TXCRC_5 (0x20U << SPI_TXCRCR_TXCRC_Pos)
2646 … SPI_TXCRCR_TXCRC_6 (0x40U << SPI_TXCRCR_TXCRC_Pos)
2647 … SPI_TXCRCR_TXCRC_7 (0x80U << SPI_TXCRCR_TXCRC_Pos)
2648 …SPI_TXCRCR_TXCRC_8 (0x100U << SPI_TXCRCR_TXCRC_Pos)
[all …]
Dstm32wb06.h2706 #define SPI_TXCRCR_TXCRC_Pos (0UL) /*!<SPI TXCRCR:… macro
2709 …e SPI_TXCRCR_TXCRC_0 (0x1U << SPI_TXCRCR_TXCRC_Pos)
2710 …e SPI_TXCRCR_TXCRC_1 (0x2U << SPI_TXCRCR_TXCRC_Pos)
2711 …e SPI_TXCRCR_TXCRC_2 (0x4U << SPI_TXCRCR_TXCRC_Pos)
2712 …e SPI_TXCRCR_TXCRC_3 (0x8U << SPI_TXCRCR_TXCRC_Pos)
2713 … SPI_TXCRCR_TXCRC_4 (0x10U << SPI_TXCRCR_TXCRC_Pos)
2714 … SPI_TXCRCR_TXCRC_5 (0x20U << SPI_TXCRCR_TXCRC_Pos)
2715 … SPI_TXCRCR_TXCRC_6 (0x40U << SPI_TXCRCR_TXCRC_Pos)
2716 … SPI_TXCRCR_TXCRC_7 (0x80U << SPI_TXCRCR_TXCRC_Pos)
2717 …SPI_TXCRCR_TXCRC_8 (0x100U << SPI_TXCRCR_TXCRC_Pos)
[all …]
/hal_stm32-latest/stm32cube/stm32f1xx/soc/
Dstm32f101x6.h4418 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4419 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32f101xb.h4480 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4481 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32f100xb.h4885 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4886 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32f102x6.h5537 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
5538 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
/hal_stm32-latest/stm32cube/stm32f0xx/soc/
Dstm32f030x6.h3893 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
3894 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0xFFFFFFFF */
Dstm32f030x8.h3937 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
3938 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0xFFFFFFFF */
Dstm32f070x6.h3973 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
3974 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0xFFFFFFFF */
Dstm32f031x6.h4054 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4055 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0xFFFFFFFF */
Dstm32f030xc.h4263 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4264 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0xFFFFFFFF */
Dstm32f038xx.h4026 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4027 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0xFFFFFFFF */
Dstm32f070xb.h4131 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4132 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0xFFFFFFFF */
/hal_stm32-latest/stm32cube/stm32l0xx/soc/
Dstm32l041xx.h4789 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4790 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32l010x8.h4464 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4465 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32l010xb.h4512 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4513 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32l011xx.h4529 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4530 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32l021xx.h4666 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4667 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32l031xx.h4652 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4653 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32l051xx.h4761 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4762 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32l010x4.h4420 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4421 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32l010x6.h4472 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
4473 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */
Dstm32l081xx.h5032 #define SPI_TXCRCR_TXCRC_Pos (0U) macro
5033 #define SPI_TXCRCR_TXCRC_Msk (0xFFFFUL << SPI_TXCRCR_TXCRC_Pos) /*!< 0x0000FFFF */

123456789