Home
last modified time | relevance | path

Searched refs:PWR_CSR_REGLPF_Pos (Results 1 – 25 of 41) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32l0xx/soc/
Dstm32l041xx.h3267 #define PWR_CSR_REGLPF_Pos (5U) macro
3268 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l010x8.h2975 #define PWR_CSR_REGLPF_Pos (5U) macro
2976 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l010xb.h2983 #define PWR_CSR_REGLPF_Pos (5U) macro
2984 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l011xx.h3076 #define PWR_CSR_REGLPF_Pos (5U) macro
3077 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l021xx.h3204 #define PWR_CSR_REGLPF_Pos (5U) macro
3205 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l031xx.h3139 #define PWR_CSR_REGLPF_Pos (5U) macro
3140 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l051xx.h3217 #define PWR_CSR_REGLPF_Pos (5U) macro
3218 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l010x4.h2967 #define PWR_CSR_REGLPF_Pos (5U) macro
2968 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l010x6.h2973 #define PWR_CSR_REGLPF_Pos (5U) macro
2974 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l081xx.h3391 #define PWR_CSR_REGLPF_Pos (5U) macro
3392 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l071xx.h3263 #define PWR_CSR_REGLPF_Pos (5U) macro
3264 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l052xx.h3506 #define PWR_CSR_REGLPF_Pos (5U) macro
3507 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l062xx.h3634 #define PWR_CSR_REGLPF_Pos (5U) macro
3635 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l053xx.h3648 #define PWR_CSR_REGLPF_Pos (5U) macro
3649 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l072xx.h3651 #define PWR_CSR_REGLPF_Pos (5U) macro
3652 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l073xx.h3793 #define PWR_CSR_REGLPF_Pos (5U) macro
3794 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l083xx.h3921 #define PWR_CSR_REGLPF_Pos (5U) macro
3922 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l063xx.h3776 #define PWR_CSR_REGLPF_Pos (5U) macro
3777 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l082xx.h3779 #define PWR_CSR_REGLPF_Pos (5U) macro
3780 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
/hal_stm32-latest/stm32cube/stm32l1xx/soc/
Dstm32l152xb.h3827 #define PWR_CSR_REGLPF_Pos (5U) macro
3828 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l152xba.h3821 #define PWR_CSR_REGLPF_Pos (5U) macro
3822 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l100xba.h3815 #define PWR_CSR_REGLPF_Pos (5U) macro
3816 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l100xb.h3809 #define PWR_CSR_REGLPF_Pos (5U) macro
3810 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l151xb.h3694 #define PWR_CSR_REGLPF_Pos (5U) macro
3695 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */
Dstm32l151xba.h3703 #define PWR_CSR_REGLPF_Pos (5U) macro
3704 #define PWR_CSR_REGLPF_Msk (0x1UL << PWR_CSR_REGLPF_Pos) /*!< 0x00000020 */

12