Searched refs:LL_APB2_GRP1_PERIPH_MRBLE (Results 1 – 4 of 4) sorted by relevance
354 if (!LL_APB2_GRP1_IsEnabledClock(LL_APB2_GRP1_PERIPH_MRBLE)) in HAL_PWR_ConfigDEEPSTOP()357 LL_APB2_GRP1_EnableClock(LL_APB2_GRP1_PERIPH_MRBLE); in HAL_PWR_ConfigDEEPSTOP()366 LL_APB2_GRP1_DisableClock(LL_APB2_GRP1_PERIPH_MRBLE); in HAL_PWR_ConfigDEEPSTOP()430 if (!LL_APB2_GRP1_IsEnabledClock(LL_APB2_GRP1_PERIPH_MRBLE)) in HAL_PWR_ConfigSHUTDOWN()432 LL_APB2_GRP1_EnableClock(LL_APB2_GRP1_PERIPH_MRBLE); in HAL_PWR_ConfigSHUTDOWN()
73 if(!LL_APB2_GRP1_IsEnabledClock(LL_APB2_GRP1_PERIPH_MRBLE)) in HW_AES_Init()76 LL_APB2_GRP1_ForceReset(LL_APB2_GRP1_PERIPH_MRBLE); in HW_AES_Init()77 LL_APB2_GRP1_ReleaseReset(LL_APB2_GRP1_PERIPH_MRBLE); in HW_AES_Init()80 LL_APB2_GRP1_EnableClock(LL_APB2_GRP1_PERIPH_MRBLE); in HW_AES_Init()
566 #define __HAL_RCC_RADIO_CLK_ENABLE() LL_APB2_GRP1_EnableClock(LL_APB2_GRP1_PERIPH_MRBLE)568 #define __HAL_RCC_RADIO_CLK_DISABLE() LL_APB2_GRP1_DisableClock(LL_APB2_GRP1_PERIPH_MRBLE)720 … __HAL_RCC_RADIO_IS_CLK_ENABLED() LL_APB2_GRP1_IsEnabledClock(LL_APB2_GRP1_PERIPH_MRBLE)722 …HAL_RCC_RADIO_IS_CLK_DISABLED() !(LL_APB2_GRP1_IsEnabledClock(LL_APB2_GRP1_PERIPH_MRBLE))869 #define __HAL_RCC_RADIO_FORCE_RESET() LL_APB2_GRP1_ForceReset(LL_APB2_GRP1_PERIPH_MRBLE)874 …efine __HAL_RCC_RADIO_RELEASE_RESET() LL_APB2_GRP1_ReleaseReset(LL_APB2_GRP1_PERIPH_MRBLE)
189 #define LL_APB2_GRP1_PERIPH_MRBLE RCC_APB2ENR_MRBLEEN macro