Home
last modified time | relevance | path

Searched refs:IPCC_C2CR_RXOIE (Results 1 – 25 of 40) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32wbxx/drivers/include/
Dstm32wbxx_ll_ipcc.h238 SET_BIT(IPCCx->C2CR, IPCC_C2CR_RXOIE); in LL_C2_IPCC_EnableIT_RXO()
249 CLEAR_BIT(IPCCx->C2CR, IPCC_C2CR_RXOIE); in LL_C2_IPCC_DisableIT_RXO()
260 return ((READ_BIT(IPCCx->C2CR, IPCC_C2CR_RXOIE) == (IPCC_C2CR_RXOIE)) ? 1UL : 0UL); in LL_C2_IPCC_IsEnabledIT_RXO()
/hal_stm32-latest/stm32cube/stm32wlxx/drivers/include/
Dstm32wlxx_ll_ipcc.h238 SET_BIT(IPCCx->C2CR, IPCC_C2CR_RXOIE); in LL_C2_IPCC_EnableIT_RXO()
249 CLEAR_BIT(IPCCx->C2CR, IPCC_C2CR_RXOIE); in LL_C2_IPCC_DisableIT_RXO()
260 return ((READ_BIT(IPCCx->C2CR, IPCC_C2CR_RXOIE) == (IPCC_C2CR_RXOIE)) ? 1UL : 0UL); in LL_C2_IPCC_IsEnabledIT_RXO()
Dstm32wlxx_hal_ipcc.h134 ((__HANDLE__)->Instance->C2CR |= IPCC_C2CR_RXOIE) : \
154 ((__HANDLE__)->Instance->C2CR &= ~IPCC_C2CR_RXOIE) : \
/hal_stm32-latest/stm32cube/stm32mp1xx/drivers/include/
Dstm32mp1xx_ll_ipcc.h238 SET_BIT(IPCCx->C2CR, IPCC_C2CR_RXOIE); in LL_C2_IPCC_EnableIT_RXO()
249 CLEAR_BIT(IPCCx->C2CR, IPCC_C2CR_RXOIE); in LL_C2_IPCC_DisableIT_RXO()
260 return ((READ_BIT(IPCCx->C2CR, IPCC_C2CR_RXOIE) == (IPCC_C2CR_RXOIE)) ? 1UL : 0UL); in LL_C2_IPCC_IsEnabledIT_RXO()
Dstm32mp1xx_hal_ipcc.h133 ((__HANDLE__)->Instance->C2CR |= IPCC_C2CR_RXOIE) : \
153 ((__HANDLE__)->Instance->C2CR &= ~IPCC_C2CR_RXOIE) : \
/hal_stm32-latest/stm32cube/stm32wbxx/soc/
Dstm32wb50xx.h9885 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32wb1mxx.h9907 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32wb30xx.h9881 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32wb35xx.h11328 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32wb55xx.h12233 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32wb5mxx.h12233 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
/hal_stm32-latest/stm32cube/stm32wbxx/soc/Include/
Dstm32wb10xx.h9735 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32wb15xx.h9907 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
/hal_stm32-latest/stm32cube/stm32wlxx/soc/
Dstm32wl5mxx.h9875 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32wl54xx.h9875 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32wl55xx.h9875 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
/hal_stm32-latest/stm32cube/stm32mp1xx/soc/
Dstm32mp151dxx_ca7.h21557 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32mp151fxx_cm4.h21720 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32mp151axx_ca7.h21557 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32mp151axx_cm4.h21523 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32mp151dxx_cm4.h21523 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32mp151cxx_ca7.h21754 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32mp151cxx_cm4.h21720 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32mp151fxx_ca7.h21754 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro
Dstm32mp153axx_ca7.h23108 #define IPCC_C2CR_RXOIE IPCC_C2CR_RXOIE_Msk /*!< Processor M0+ R… macro

12