Home
last modified time | relevance | path

Searched refs:DMA_CLLR_UT2_Msk (Results 1 – 25 of 31) sorted by relevance

12

/hal_stm32-latest/stm32cube/stm32wbaxx/soc/
Dstm32wba50xx.h2367 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
2368 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32wba52xx.h2952 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
2953 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32wba54xx.h3135 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
3136 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32wba5mxx.h3135 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
3136 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32wba55xx.h3135 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
3136 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
/hal_stm32-latest/stm32cube/stm32h5xx/soc/
Dstm32h503xx.h4007 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
4008 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32h523xx.h5369 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
5370 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32h562xx.h5812 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
5813 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32h533xx.h5778 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
5779 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32h573xx.h8305 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
8306 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32h563xx.h7896 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
7897 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
/hal_stm32-latest/stm32cube/stm32u5xx/soc/
Dstm32u545xx.h6457 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
6458 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32u535xx.h6057 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
6058 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32u575xx.h6456 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
6457 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32u585xx.h6905 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
6906 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32u595xx.h6712 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
6713 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32u5a5xx.h7161 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
7162 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32u5f7xx.h7008 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
7009 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32u599xx.h7000 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
7001 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32u5g7xx.h7457 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
7458 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32u5f9xx.h7128 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
7129 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
/hal_stm32-latest/stm32cube/stm32h7rsxx/soc/
Dstm32h7r3xx.h5164 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
5165 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32h7s7xx.h5688 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
5689 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32h7s3xx.h5609 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
5610 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…
Dstm32h7r7xx.h5241 #define DMA_CLLR_UT2_Msk (0x1UL << DMA_CLLR_UT2_Pos) /*!< 0x40000000… macro
5242 #define DMA_CLLR_UT2 DMA_CLLR_UT2_Msk /*!< Update tra…

12